• 제목/요약/키워드: timing jitter

검색결과 85건 처리시간 0.033초

디지틀 전송 장치의 지터 허용치 (Jitter Tolerances in Digital Transmission Equipment)

  • 고정훈;이만섭;박문수
    • 대한전자공학회논문지
    • /
    • 제26권3호
    • /
    • pp.14-21
    • /
    • 1989
  • 디지틀 전송장치에서 지터 허용치는 신호를 재생하기 위해 사용하는 클럭 추출 회로의 특성에 좌우되며, 특히 비동기 다중화 장치에서는 이외에 프레임 형태, 이로인한 위치맞춤의 형태(justification process), 동기화기/역동기화기에서의 버퍼 단수, PLL의 전달함수, PLL의 동작범위 등이 지터 허용치에 큰 변수가 된다. 본 논문에서는 특히 비동기 다중화 장치에서, 이상의 변수가 주어졌을 때 지터 허용치를 구하기 위한 새로운 알고리듬을 제시하였으며 이 알고리듬을 이용해 이상의 변수가 입력 지터 허용치에 미치는 영향을 분석하였다. 45M - 140M 다중화 장치에서 입력지터 허용치를 측정하였으며 측정 결과는 계산치와 근사함을 보였다.

  • PDF

WCDMA 시스템을 위한 판정궤환 동기식 동기추적 회로의 설계 및 성능분석 (Design and Performance Analysis of a Decision-feedback Coherent Code Tracking Loop for WCDMA Systems)

  • 박형래;양연실;김영선;김창주
    • 한국통신학회논문지
    • /
    • 제29권4A호
    • /
    • pp.429-438
    • /
    • 2004
  • 본 논문에서는 WCDMA 시스템을 위한 판정궤환 동기식 동기추적 회로 (decision-feedback coherent code tracking loop)를 설계하고 AWGN 환경과 페이딩 환경에서 위상 에러와 심볼 에러의 영향을 고려하여 지터 분산을 해석한다. 먼저, AWGN 환경에서의 지터 분산을 위상 에러와 비트 오율을 포함하여 펄스성형 필터(pulse-shaping filter), 타이밍 오프셋 (timing offset), 신호 대 잡음비 (signal-to-interferences ratio), 루우프 대역폭(loop-bandwidth)에 대한 일반식으로 유도하고 페이딩 환경에서 지터 분산의 상한치 (upper bonnd)를 유도한다. 끝으로, WCDMA 순방향 링크의 DPCH 프레임 포맷 #13을 목표 시스템(target system)으로 설정하여 2차 동기식 등기추적 회로를 설계하고 AWGN 환경과 Rayleigh 페이딩 환경에서 지터 분산의 이론치와 시뮬레이션 결과를 비교, 분석한다.

A 0.12GHz-1.4GHz DLL-based Clock Generator with a Multiplied 4-phase Clock Using a 0.18um CMOS Process

  • Chi, Hyung-Joon;Lee, Jae-Seung;Sim, Jae-Yoon;Park, Hong-June
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권4호
    • /
    • pp.264-269
    • /
    • 2006
  • A $0.12GHz{\sim}1.4GHz$ DLL-based clock generator with the capability of multiplied four phase clock generation was designed using a 0.18um CMOS process. An adaptive bandwidth DLL with a regulated supply delay line was used for a multiphase clock generation and a low jitter. An extra phase detector (PD) in a reference DLL solves the problem of the initial VCDL delay and achieves a fast lock time. Twice multiplied four phase clocks were generated at the outputs of four edge combiners, where the timing alignment was achieved using a coarse lock signal and the 10 multiphase clocks with T/8 time difference. Those four clocks were combined one more time using a static XOR circuit. Therefore the four times multiplication was achieved. With a 1.8V supply, the rms jitter of 2.1ps and the peak-to-peak jitter of 14.4ps were measured at 1.25GHz output. The operating range is $0.12GHz{\sim}1.4GHz$. It consumes 57mW and occupies 450*325um2 of die area.

Attosecond 의 극소 잡음을 갖는 harmonic modelock 반도체 레이저

  • 지상윤
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2007년도 하계학술발표회 논문집
    • /
    • pp.85-86
    • /
    • 2007
  • 본 연구에서는slab coupled optical waveguide amplifier (SCOWA)를 이용한 active modelock 레이저를 가지고 출력 펄스의 1Hz 에서 1 MHz 까지 timing jitter 잡음이 400 attosecond 이고 Nyquist 진동수까지는 7.5 femtosecond 임을 보고한다.

  • PDF

256-QAM 복조를 위한 NDD 클럭복원회로의 성능해석 (The Performance of a Non-Decision Directed Clock Recovery Circuit for 256 QAM Demodulator)

  • 장일순;조웅기;정차근;조경록
    • 한국통신학회논문지
    • /
    • 제25권1A호
    • /
    • pp.27-33
    • /
    • 2000
  • Gardner 알고리즘 PAM 통신 방식에서 대표적인 NDD (Non-Decision Directed) 심볼동기방식으로 사용되고 있으나, Multi-level PAM의 경우 패턴 노이즈가 증가하는 단점이 있으며 이를 보상하기 위해서는 진처리 필터를 이용하여 타이밍 지터를 감소시킬수 있다는 것이 알려져 왔다. 본 논문에서는 완전 디지털 256-QAM 복조기의 심볼 동기회로에서 채널의 rolloff 값이 낮은 값으로 대역 제한된 경우, 타이밍 지터의 양을 줄이고 PLL의 locking을 개선시키기 위해 전처리 필터를 사용한 NDD 알고리즘의 통계적 특성을 분석하고 이를 컴퓨터 시뮬레이션으로 검증하고 전처리 필터의 최적 파라미터 값을 도출한다.

  • PDF

고속 QPSK/16-QAM 수신기 칩 설계 (Design of a High Speed QPSK/16-QAM Receiver Chip)

  • 박기혁;선우명훈
    • 한국통신학회논문지
    • /
    • 제28권4B호
    • /
    • pp.237-244
    • /
    • 2003
  • 본 논문에서는 QPSK/16-QAM 방식의 LMDS(Local Multipoint Distribution Services) 용 downstream 수신기 칩 설계에 대해서 기술한다. 제안된 칩은 블라인드 등화기, 심볼 타이밍 복구회로, 반송파 복구회로로 구성된다. 블라인드 등화기는 CMA(Constant Module Algorithm)를 이용한 DFE(Decision Feedback Equalizer) 구조로 사용했다. 심볼 타이밍 복구회로는 Parabolic Interpolator를 이용하였고 반송파 복구회로는 Decision Directed Basis 방식을 이용하여 반송파의 주파수 옵셋, 위상 옵셋, 위상지터(Jitter)를 제거하였다. 구현된 수신기는 10, 20, 30 그리고 40 Mbps 의 4가지 데이터 전송률을 지원할 수 있고 심볼 전송률은 10 Mbaud까지 지원할 수 있으며 기존의QAM 수신기보다 빠른 구조이다.

전력 및 대역폭 효율적인 디지틀 전송 시스템을 위한 협대역 중첩 직교 변조 방식 (Compact-SQAM for Power & Bandwidth Algorithm of Output Error Method)

  • 박일근;서종수
    • 한국통신학회논문지
    • /
    • 제18권4호
    • /
    • pp.519-529
    • /
    • 1993
  • Compact-SQAM이라 명명된 전력 및 대역폭 효율적인 변조기법을 제시하였다. 부가백색잡음, 심볼간의 상호간섭방해 및 timing jitter가 존재하는 선형 및 비선형의 단일 방송파 전송환경하에서, 또한 각종 인접채널방해 - 즉, 목적 및 인접방해채널간의 간격 및 목적채널상의 페이딩정도가 다른 다수 반송파전송환경하에서 본 변조기법의 성능을 Computer simulation을 통해 실험적으로 분석하였다. 분석결과, Compact-SQAM은 기존의 QPSK, OQPSK, MSK, 1JF-OQPSK(또는 SQORC) 및 SQAM과 비교하여 대역폭 효율상의 장점이 있으며, 구현이 매우 간단한 복조기 사용시에도 그 오류확률특성이 우수함을 보였다. 특히, 가용-주파수대역이 극히 제한되는 비선형 다중 반송파 전송채널에서 타 변복조방식보다 주파수 이용 효율 및 오류확률 특성이 우수함을 보였다.

  • PDF

고속 인터페이스를 위한 원단누화 보상 기술 동향 (Far-End Crosstalk Compensation for High-Speed Interface)

  • 이원병;공배선
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.1046-1053
    • /
    • 2019
  • 멀티채널 단일 종단(single-ended) 환경에서 채널 사이의 상호인덕턴스 및 상호캐패시턴스에 의한 원단누화 현상(FEXT)은 결정적으로 채널의 대역폭 감소를 일으킨다. 원단누화에 의해 누화-유발 지터(CIJ)와 누화-유발 글리치(CIG)가 생기며 이들은 각각 타이밍 마진 감소와 전압 마진 감소를 일으킨다. 따라서 아이 오프닝 증가와 높은 데이터 전송속도를 얻기 위해서는 원단누화 현상을 보상해야 한다. 원단누화 보상은 송신단에서 타이밍 조절 또는 파형 변형을 통해 보상할 수 있다. 또한, 수신단에서 고역-필터를 사용하여 유사 원단누화 잡음을 만들어 보상하는 방법도 있다. 본 논문에서는 원단누화 보상의 최근 기술 동향을 소개하며, 이들의 장점과 단점을 논의한다.

Phase Jitter Analysis of Overlapped Signals for All-to-All TWSTFT Operation

  • Juhyun Lee;Ju-Ik Oh;Joon Hyo Rhee;Gyeong Won Choi;Young Kyu Lee;Jong Koo Lee;Sung-hoon Yang
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제12권3호
    • /
    • pp.245-255
    • /
    • 2023
  • Time comparison techniques are necessary for generating and keeping Coordinated Universal Time (UTC) and distributing standard time clocks. Global Navigation Satellite System (GNSS) Common View, GNSS All-in-View, Two-Way Satellite Time and Frequency Transfer (TWSTFT), Very Long Baseline Interferometry (VLBI), optical fiber, and Network Time Protocol (NTP) based methods have been used for time comparison. In these methods, GNSS based time comparison techniques are widely used for time synchronization in critical national infrastructures and in common areas of application such as finance, military, and wireless communication. However, GNSS-based time comparison techniques are vulnerable to jamming or interference environments and it is difficult to respond to GNSS signal disconnection according to the international situation. In response, in this paper, Code-Division Multiple Access (CDMA) based All-to-All TWSTFT operation method is proposed. A software-based simulation platform also was designed for performance analysis in multi-TWSTFT signal environments. Furthermore, code and carrier measurement jitters were calculated in multi-signal environments using the designed simulation platform. By using the technique proposed in this paper, it is anticipated that the TWSTFT-based time comparison method will be used in various fields and satisfy high-performance requirements such as those of a GNSS master station and power plant network reference station.