• 제목/요약/키워드: time clock

검색결과 821건 처리시간 0.029초

국내 옥수수 재배적지 예측을 위한 R 기반의 기후적합도 모델 병렬화 (R Based Parallelization of a Climate Suitability Model to Predict Suitable Area of Maize in Korea)

  • 현신우;김광수
    • 한국농림기상학회지
    • /
    • 제19권3호
    • /
    • pp.164-173
    • /
    • 2017
  • 기후변화에 대응하기 위해 다양한 작부체계 구축이 시도될 수 있다. 변화하는 기후조건에서 작물들이 최적의 재배지에 배치될 수 있도록 기후적합도를 평가하는 것이 중요하다. EcoCrop 모델과 같은 월별 기후자료를 사용하여 여러 작물의 재배적합도들 계산하는 모델을 사용할 경우, 고해상도의 전자기후도를 사용하여 우리나라의 복잡한 지형을 고려한 재배 적합도 계산이 가능하다. 그러나, 방대한 기후자료의 처리를 위해 여러 전산자원들을 동시에 사용할 수 있는 병렬처리 기술 개발이 선행되어야 한다. 본 연구에서는 공개용 통계분석 도구인 R을 기반으로 EcoCrop 모델을 병렬로 구동할 수 있는 스크립트를 개발하고, 이를 격자형 기후자료에 적용하여 옥수수의 재배적지를 예측하였다. 병렬 처리를 시도한 결과 CPU 코어 개수 증가에 따른 처리 시간 단축이 선형적으로 이루어지지는 않았으나 처리시간의 상당부분을 단축할 수 있었다. 예를 들어 16개의 CPU를 사용하였을 때 이상적인 시간보다 1.5배가 넘는 시간이 소모되었으나 총 시간이 90%정도 단축되었다. 이러한 기술들을 작물 생육 모델들이 개발되지 않은 작물들에 적용할 경우, 기후변화 조건에 적응할 수 있는 작부체계 설계를 지원할 수 있을 것이다. 또한, 본 연구에서 사용한 기술들은 CPU 코어가 많은 워크스테이션에서 작동이 가능하나, 여러 컴퓨터를 연결한 중형 컴퓨터에 사용할 수 있는 MPI 기술을 적용할 수 있는 기술개발이 필요할 것이다.

LASPI: 지원점 보간법을 이용한 H/W 구현에 용이한 스테레오 매칭 방법 (LASPI: Hardware friendly LArge-scale stereo matching using Support Point Interpolation)

  • 박상현;기미레 디팍;김정국;한영기
    • 정보과학회 논문지
    • /
    • 제44권9호
    • /
    • pp.932-945
    • /
    • 2017
  • 논문에서는 정류(Rectification), 디스패리티 추정(Disparity Estimation) 및 시각화를 포함한 스테레오 비전 프로세싱 시스템의 새로운 하드웨어 및 소프트웨어 아키텍처를 개발하였다. 개발된 지원점 보간법을 이용한 대형 스테레오 매칭 방법(LASPI)은 고화질 이미지의 지원점 밀도가 높은 영역에서의 디스패리티 매칭에 있어, ELAS 등 기존 스테레오 매칭 방법과 비교할 때, 디스패리티 맵에 대한 품질 수준을 유지하면서도 실시간 성능 지원 측면에서 우수하다. LASPI는 자율주행 자동차에 적용되는 장애물 인식 시스템, 거리 검출 시스템, 장애물 검출 시스템 등, 안전에 민감한 모듈 적용을 위해, 프레임 처리속도의 실시간성, 거리 값 분해 성능의 정확성, 낮은 리소스 사용 등, 요구조건을 충족하도록 설계 되었다. 개발된 LASPI 알고리즘은 H/W 병렬처리 구조와 4 단계 파이프라인으로 구성된 FPGA로 구현되었다. 148.5MHz 클럭의 Xilinx Virtex-7 FPGA 기반으로 구현된 시스템은 각종 실험을 통해, HD급 이미지 ($1280{\times}720$ 픽셀)에 대해 실차에 응용 가능한 디스패리티 맵을 산출하면서도 실시간 처리 요구 조건인 초당 30 프레임 처리가 가능함을 확인하였다.

H.264/AVC 를 위한 높은 처리량의 2-D $8{\times}8$ integer transforms 병렬 구조 설계 (High Throughput Parallel Design of 2-D $8{\times}8$ Integer Transforms for H.264/AVC)

  • 미투라니 사르마;하니 티와리;조용범
    • 대한전자공학회논문지SD
    • /
    • 제49권8호
    • /
    • pp.27-34
    • /
    • 2012
  • 본 논문에서 H.264표준을 위해 2차원 $8{\times}8$ 순방향/역방향 정수 DCT 변환을 빠르고 효율적으로 계산할 수 있는 알고리즘을 제안한다. 순방향/역방향 변환은 간단한 시프트와 덧셈 동작을 사용하여 계산 복잡도를 줄였으며, DCT 연산에 메모리를 사용하지 않으므로 해서 불필요한 자원소모를 줄였다. 제안된 파이프라인 아키텍처의 최대 동작 주파수는 1.184GHz이며, 합성결과는 44864 게이트가 사용되어 25.27Gpixels/sec의 스루풋을 보여준다. 면적 비율에 비해 높은 스루풋으로 인해, 제안된 설계는 H.264/AVC 고해상도 비디오기술의 실시간 처리에 효율적으로 사용할 수 있다.

휴대 GPS 수신기용 RF IC, 신호처리 IC 및 소프트웨어 개발 (Development of RF IC, Signal Processing IC and Software for Portable GPS Receiver)

  • 염병렬;구경헌;송호준;지규인
    • 한국항행학회논문지
    • /
    • 제1권1호
    • /
    • pp.23-34
    • /
    • 1997
  • 다채널 디지털 GPS 수신기를 구현하기 위하여 RF-to-IF엔진 (엔진 1), 신호처리 엔진 (엔진 2), 항법 소프트웨어를 개발하였다. 고속 SiGe HBT률 이용한 LNA, 믹서, VCO 등의 하이브리드 IC를 COB형태로 구현하여 엔진 1 보드에 부착하였다. 6채널 디지털 상관기를 클락 및 마이크로프로세서 인터페이스와 함께 Altera Flex 10K FPGA 및 ASIC 기술로 구현하였다. 항법 소프트웨어는 GPS 신호의 트래킹 및 획득을 위한 상관기 제어, 메시지 저장, 위치 계산 등을 수행한다. 개발된 GPS수신기는 단일 채널 신호를 발생하는 STR2770 시뮬레이터를 이용하여 테스트하였는데, 성공적인 항법 신호획득 및 위치 계산 결과를 확인하였다.

  • PDF

특이치 분해를 위한 최적의 2차원 멀티코어 시스템 탐색 (Exploration of an Optimal Two-Dimensional Multi-Core System for Singular Value Decomposition)

  • 박용훈;김철홍;김종면
    • 한국컴퓨터정보학회논문지
    • /
    • 제19권9호
    • /
    • pp.21-31
    • /
    • 2014
  • 특이치 분해는 다양한 분야의 데이터 집단에서 고유한 특성을 찾는 특징 추출 분야에 많이 활용되고 있다. 하지만 특이치 분해의 복잡 행렬 연산은 많은 연산 시간을 요구한다. 본 논문에서는 특이치 분해의 대표적인 알고리즘인 one-sided block Jacobi를 고속 처리하기 위해 2차원 멀티코어 시스템을 이용하여 효율적으로 병렬 구현하고 성능을 향상시킨다. 또한, one-sided block Jacobi 알고리즘의 다양한 행렬 ($128{\times}128$, $64{\times}64$, $32{\times}32$, $16{\times}16$)을 서로 다른 2차원 PE 구조에 구현하고 성능 및 에너지를 분석함으로써 각 행렬에 대한 최적의 멀티코어 구조를 탐색한다. 더불어 동일한 행렬의 one-sided block Jacobi 알고리즘에 대해 선택된 멀티코어 구조와 상용 고성능 그래픽스 프로세싱 유닛 (GPU)과의 성능 비교를 통해 제안한 2차원 멀티코어 방법의 잠재 가능성을 확인한다.

류마티스 관절염 환자의 수면 및 관련 요인에 관한 연구 (A Study on Sleep in Rheumatoid Arthritis Patients)

  • 김금순;유경희
    • 기본간호학회지
    • /
    • 제6권2호
    • /
    • pp.198-210
    • /
    • 1999
  • This study is to investigate sleep patterns of rheumatoid arthritis patients through a survey research. The subjects for this study were 97 patients registered in Hanyang University Hospital Rheumatoid Arthritis Center, and the period of data collection was from July 15, 1998 to August 30, 1998. The research instruments used in this study were the measures of sleep, pain, and fatigue, and SPSSWIN 8.0 Program was used for data analysis. The research results are as follows ; The patients went to bed between 11 and 12 p.m., but many of them found difficulty in falling asleep within 5 minutes. They woke up quite early at around 4 to 6 o'clock in the morning and remained in bed about 1 hour. Only 39 percent of the subjects reported satisfaction with their sleep. Fifty six percent of the subjects took a nap, generally did in the afternoon and 22.7 percent of them napped for half an hour. They suffered sleep disturbance, but their sleep environments were calm and comfortable, and they turn off the light when they went to sleep. As for the quality of sleep, over 50 percent of the subjects reported not being able to sleep deeply, 30 percent of the subjects woke up frequently during sleep, 60 percent experienced frequent arousal after sleep onset. Over 90 subjects slept for 6 to 8 hours. This shows that even though they had rheumatoid arthritis, the patients remained in bed for a sufficient period of time. They also reported waking up or turning frequently during sleep. The sense of fatigue from sleep disturbance scored a relatively high 35.84 points on average against the possible score of 64 points. Behavior for sleep promotion was very active. Sleep disturbance occurred in proportion to the sense of fatigue and pain, and was negatively correlated with quality of sleep. The pain had positive correlations with the illness duration, sleep disturbance and had a negative correlation with the quality of sleep.

  • PDF

VLSI 회로 연결선의 동적 전력 소모 계산법 (Dynamic Power Estimation Method of VLSI Interconnects)

  • 박중호;정문성;김승용;김석윤
    • 대한전자공학회논문지SD
    • /
    • 제41권2호
    • /
    • pp.47-54
    • /
    • 2004
  • 현재까지 연결선을 타이밍(timing) 관점에서 해석하려는 시도들은 많았지만, 전력 소모의 관점에서 해석하려는 시도는 많지 않았다. 그러나 지금은 연결선의 저항 성분과 신호의 상승 시간이 점차 증가하는 추세에 따라 회로 연결선에서의 전력 소모가 증가하고 있는 시점이다. 특히, 클럭 신호선의 경우 칩 전체 전력 소모 중 30% 이상을 차지하고 있다. 따라서 회로 연결선에서의 전력 소모를 효과적으로 계산하는 방법이 필요하며, 본 논문에서는 회로 연결선의 동적 전력 소모를 계산하는 간단하면서도 정확한 방법을 제시하고자 한다. 사이즈가 큰 연결선의 동적 전력 소모를 계산하기 위한 축소 모형을 제안하고, 이 축소모형을 구성하는 방법을 제시한다. 제안한 축소 모형의 해석을 통해 연결선 전체의 동적 전력 소모를 근사할 수 있음을 보이고, 이를 간단히 계산하는 방법을 제안 하고자 한다. 노드 수 100∼1000개까지 RC 회로에 대해 제안한 방법을 적용한 결과 연결선의 전력 소모는 HSPICE에 비해 1.86%의 평균 상대 오차 및 9.82%의 최대 상대 오차를 보였다.

비동기방식 UWB통신용 CMOS 아날로그 송수신단의 설계 (A Design of CMOS Transceiver for noncoherent UWB Communication system)

  • 박중완;문용;최성수
    • 대한전자공학회논문지SD
    • /
    • 제42권12호
    • /
    • pp.71-78
    • /
    • 2005
  • 이 논문에서는 비동기 OOK 방식의 UWB 시스템에서 사용할 수 있는 아날로그 송수신단을 설계하였다. 설계한 송수신단은 $0.18{\mu}m$ CMOS 공정을 사용하여 구현 하였으며, SPICE 모의실험과 측정을 통하여 검증을 하였다. 제안된 송수신단은 병렬기, 아날로그-디지털 변환기, 클럭 생성기, 위상고정루프(PLL), 그리고 임펄스 생성기 등으로 이루어져 있다. 동작속도는 125MHz로 동작하는 아날로그-디지털 변환기 8개를 병렬로 연결하여 1Gbps의 속도를 얻으며, 8개의 병렬화된 출력을 얻는다. 이 출력은 D-F/F에 의해 동기화되고, 이 동기화된 출력들은 기저대역으로 전달된다. 임펄스 생성기는 CMOS 디지털 게이트로 이루어져 있으며, 약 1ns의 폭을 가지는 임펄스를 생성한다. 본 논문에서 제안된 송수신단의 모의실험 결과와 측정결과는 저전력 UWB 시스템의 구현이 가능하고, 병렬화를 택해서 높은 데이터 전송률을 얻을 수 있다는 가능성을 보여준다.

무선전력통신 시스템의 저전력화를 위한 기술적 개선방안 (Study on The Technical Improvement in Wireless Power Communication System with Low Power)

  • 정성인;이승민;이효성;이흥호
    • 대한전자공학회논문지TC
    • /
    • 제47권1호
    • /
    • pp.53-57
    • /
    • 2010
  • 본 논문은 기존의 방사선 피폭량을 실시간으로 산출하는 배터리 내장형 유선 혹은 RF형 선량계가 있었지만, 배터리를 제거하여 무전력으로 구동하는 알고리즘을 제안하고자 한다. 유선형 선량계의 경우, 유지 및 관리가 주기적으로 필요하다는 단점이 있다. 또한 배터리가 내장된 RF형 선량계의 경우에는 그 크기가 크고 배터리의 교체 등이 요구되고 있다. 특히 RF형 선량계는 큰 전력 소모량으로 인해 구현하기에는 많은 전력이 필요하다는 문제점을 가지고 있다. 본 논문은 저전력으로 구동하기 위한 방안으로써 마이크로컨트롤러의 동작 클럭을 낮추고, 정류기의 효율을 개선되도록 설계하였다. 또한 외부메모리 및 DC/DC 컨버터를 제거하여 선량계 회로의 간소화를 하였다. 이러한 연구는 회로의 간소화 및 소형화하는데 도움을 줄 수 있을 뿐만 아니라 무전원 비접촉형 선량계의 설계 및 응용기술에 많은 영향을 줄 수 있을 것으로 기대된다.

메모리 인터페이스를 위한 적응형 프리엠퍼시스를 가지는 8-Gb/s/채널 비균형 4-레벨 펄스진폭변조 입출력회로 (An 8-Gb/s/channel Asymmetric 4-PAM Transceiver with an Adaptive Pre-emphasis for Memory Interface)

  • 장영찬;전영현
    • 대한전자공학회논문지SD
    • /
    • 제46권8호
    • /
    • pp.71-78
    • /
    • 2009
  • 고속 메모리의 인터페이스를 위한 8 ${\times}$ 8-Gb/s/채널 4-레벨 펄스진폭변조 입출력회로를 1.35V의 공급전압을 가지는 70nm DRAM 공정을 이용하여 설계하였다. 4-레벨 펄스진폭변조를 위한 3 가지의 eye opening에서 상위와 하위 eye의 전압과 시간의 마진을 증가시키기 위해 비균형 4-레벨 펄스진폭변조의 신호전송 기법을 제안한다. 제안한 기법은 수신 단에서의 기준 전압 노이즈 영향을 33% 감소시키며, 이를 통계적인 수식을 통해 분석한다 일반적인 직렬 인터페이스 대비 신호 손실이 적은 DRAM 채널의 ISI(신호간의 간섭)를 줄이기 위해 수신 단에서 단일 비트 펄스의 테스트 신호를 적분함으로 ISI를 측정하는 적응형 프리앰퍼시스 기법을 구현한다. 또한, 이를 위해 정해진 테스트 패턴에 의해 최적의 ISI를 측정하기 위한 적분 클럭의 시간 보정기법을 제안한다.