• 제목/요약/키워드: time clock

검색결과 819건 처리시간 0.026초

신체활동 작업치료가 치매노인의 실행기능에 미치는 영향 (Effects of Occupational Therapy with Physical Exercise on Demented old Adult's Executive Function)

  • 이유나;박지혁;임경민
    • 한국콘텐츠학회논문지
    • /
    • 제13권5호
    • /
    • pp.322-331
    • /
    • 2013
  • 본 연구는 신체활동 프로그램이 경 중등도 치매노인의 실행기능에 미치는 효과를 알아보고 치매노인의 신체활동 프로그램 기초자료를 제시하기 위하여 작업치료의 일환으로 실시하였다. 2012년 4월부터 2012년 6월까지 서울시 ${\bigcirc}{\bigcirc}$주간보호시설에 내원한 지역사회 거주 치매환자 8명을 대상으로 하였으며 신체활동 프로그램은 전 후 평가를 제외한 10주 동안 주 1회 50분씩 실시하였다. 평가도구는 언어유창성검사(Verbal Fluency: VF)와 길 만들기 검사(Trail Making Test A/B; TMT A/B), 시계그리기 검사(Clock Drawing Test; CDT)가 사용되었다. 실험결과 신체활동 프로그램 실시 전에 비하여 실시 후 치매노인의 VF, TMT A 상 점수는 통계학적으로 유의한 차이가 없었으나(p>0.1) CDT 점수는 실험 전 후 유의미한 변화가 있었다(p<0.1). 본 연구의 결과로 볼 때 신체활동 작업치료 프로그램이 경 중등도 치매노인의 실행기능 유지 및 향상에 긍정적인 효과의 가능성을 확인할 수 있었다.

Live GPS L1과 동기된 항법신호 생성 분석 (Analysis of the GPS Signal Generator for the Live GPS Signal Synchronization)

  • 김태희;신천식;김재훈
    • 한국위성정보통신학회논문지
    • /
    • 제10권1호
    • /
    • pp.71-76
    • /
    • 2015
  • 신호와 동기된 위성항법신호를 생성하기 위한 하드웨어 신호생성기를 구현한 후 실험을 통하여 성능을 분석하였다. GPS동기 항법신호생성기의 하드웨어 구현을 위하여 현재 GPS 위성과 동기된 시각정보 및 GPS위성에서 전송하고 있는 항법신호와 동일한 신호를 생성하기 위하여 GPS신호를 수신할 수 있는 혠 모듈을 Novatel사의 OEMStar를 이용하였다.GPS 동기 신호를 생성하기 위하여 GPS 동기 항법 신호 생성기에서 GPS 수신모듈에서 제공되는 클럭정보를 이용하여 기준 클럭을 조절하였으며 또한 신호 생성기 내부의 하드웨어의 지연을 고려하여 GPS 신호를 생성했다. 본 논문에서는 GPS 동기 항법신호 생성기의 성능을 측정하기 위하여 Live GPS 신호와 생성 신호간 신호절체를 통하여 수신기의 영향을 분석하였다. 실험을 통하여 Live GPS 신호에서 생성신호로 절체가 이루어지는 시점에서도 신호의 끊김없이 항법해가 생성되는 것을 확인하였다.

저 면적 타원곡선 암호프로세서를 위한 GF(2$^{m}$ )상의 새로운 산술 연산기 (A New Arithmetic Unit Over GF(2$^{m}$ ) for Low-Area Elliptic Curve Cryptographic Processor)

  • 김창훈;권순학;홍춘표
    • 한국통신학회논문지
    • /
    • 제28권7A호
    • /
    • pp.547-556
    • /
    • 2003
  • 본 논문에서는 저 면적 타원곡선 암호프로세서를 위한 GF(2$^{m}$ )상의 새로운 산술 연산기를 제안한다. 제안된 연산기는 바이너리 확장 최대공약수 알고리즘과 MSB(Most Significant Bit) 우선 곱셈 알고리즘으로부터 하드웨어 공유를 통하여 LFSR(Linear Feed Back Shft Register)구조로 설계되었으며, 나눗셈 및 곱셈 모두를 수행 할 수 있다. 즉 나눗셈 모드에서 2m-1 클락 사이클 지연 후 나눗셈의 결과를 출력하며, 곱셈 모드에서 m 클락 사이클 지연 후 곱셈 결과를 각각 출력한다. 본 논문에서 제안된 연산기를 기존의 나눗셈기들과 비교 분석한 결과 적은 트랜지스터의 사용으로 계산 지연시간을 감소 시켰다. 또한 제안된 연산기는 기약다항식의 선택에 어떠한 제약도 두지 않을 뿐 아니라 매우 규칙적이고 묘듈화 하기 쉽기 때문에 필드 크기 m 에 대하여 높은 확장성 및 유연성을 제공한다 따라서, 본 연구에서 제안된 산술 연산기는 타원곡선 암호프로세서의 나눗셈 및 곱셈 연산기로 사용될 수 있다. 특히 스마트 카드나 무선통신기기와 같은 저 면적을 요구하는 응용들에 매우 적합하다.

치매 환자 인지기능 검사(CDT, K-MMSE, K-3MS, CDR)의 임상적 유용성 비교 (Comparing Clinical Usefulness of Cognitive Function Tests (CDT, K-MMSE, K-3MS, CDR) in Dementia Patient)

  • 신홍현;소희영;이애영
    • 재활간호학회지
    • /
    • 제11권2호
    • /
    • pp.90-98
    • /
    • 2008
  • Purpose: The purpose of this study was to examine the cognitive function and degree of dementia patient by doing clock drawing test and to explore the relationship among other dementia screening test. Method: The study subjects were 94 dementia in patients department. The data was collected by face to face interview by clinical psychologist from January 2007 to February 2008. The tools were Clock Drawing Test, K-MMSE, K-3MS and CDR Scale. Results: 1) The average score of CDT was 5.13 (2.54), of K-MMSE was 20.53 (4.85), of K-3MS was 61.66 (16.46), and of CDR was 1.2 (.72), those scores showed dementia. 2) There was a statistically the significant difference in CDT (F=2.83, p=.043) and CDR (F=2.00, p=.008) by age. CDT has shown the differences by gender (t=-2.42, p=.018) and education (F=7.66, p=.000). 3) There were significant relationships between CDT and K-MMSE (r=-.294. p=.004), K-3MS (r=-.335, p=.001), and CDR (r=.286, p=.008). Conclusion: It is believed that using CDT which measures the visuospatial ability of dementia patients and K-MMSE which assesses an ability of language and orientation and K-3MS at the same time helps examining the beginning and the progressive degree of dementia more easily and objectively.

  • PDF

다중 디지털 신호의 비교를 위한 병렬 기법의 VLSI 설계 (VLSI Design of Parallel Scheme for Comparison of Multiple Digital Signals)

  • 서영호;이용석;김동욱
    • 한국정보통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.781-788
    • /
    • 2017
  • 본 논문에서는 여러 디지털 신호의 크기를 비교하기 위한 알고리즘 및 디지털 회로를 제안한다. 제안하고자 하는 알고리즘은 여러 입력을 동시에 비교한 후에 간단한 디지털 논리 함수를 이용하여 그 입력들 중에서 가장 큰 값(혹은 가장 작은 값)을 검출하는 방법을 제공할 수 있다. 이 방식의 단점은 하드웨어 자원이 증가하는 것인데, 이를 위해 중복된 논리동작을 재사용하는 방법을 제안한다. 제안하고자 하는 방식은 회로 속도의 증가, 즉 지연시간의 감소에 초점을 맞추었다. 제안한 비교 알고리즘은 HDL로 구현한 후에 Altera사의 Cyclone III EP3C40F324A7 FPGA 환경에서 실험하였다. 4입력의 경우에 1.20배의 하드웨어 자원을 사용하면서 1.66배 만큼 동작 속도를 증가시킬 수 있다. 또한 8입력의 경우에는 2.15배의 하드웨어 자원을 사용하면서 2.29배로 동작 속도를 증가시킬 수 있다.

가정용 연료전지 시스템의 요금 분석을 통한 최적 운전 방법 검토 (Study on Optimization of Operation in household Fuel Cell System)

  • 박대흠;차광석;조호규;정영관
    • 한국수소및신에너지학회논문집
    • /
    • 제23권6호
    • /
    • pp.598-603
    • /
    • 2012
  • Despite the high efficiency and eco-friendly of Household Fuel Cell System it has hardly obtained popularity mainly due to its high prices. In order to encourage use of the system prices and operational expenses need to become economical. In this study, optimization through simulation was conducted to find out the optimal operational condition. As a result of simulation the system is operated with DSS operation from 5 O'clock to 19 O'clock for 14 hours at the constant output of 0.4kW to maximize reduction of energy rate. this DSS operation condition can reduce 200,000 won of energy rates in 35 pyoung apartment for a year. And, we can know that starting time of DSS operation don't effect to energy rates through the simulation. Furthermore, the household fuel cell system with the rated output of 1kW should be reduced to 0.4 - 0.6kW which can promote installation of household Fuel Cell System. Now, the household fuel cell system don't have been used widely due to economical efficiency. but, in the near future, Fuel Cell will be used to household by decrease of LNG price caused by development of shale gas.

Multi-Channel Data Acquisition System Design for Spiral CT Application

  • Yoo, Sun-Won;Kim, In-Su;Kim, Bong-Su;Yun Yi;Kwak, Sung-Woo;Cho, Kyu-Sung;Park, Jung-Byung
    • 한국의학물리학회:학술대회논문집
    • /
    • 한국의학물리학회 2002년도 Proceedings
    • /
    • pp.468-470
    • /
    • 2002
  • We have designed X-ray detection system and multi-channel data acquisition system for Spiral CT application. X-ray detection system consists of scintillator and photodiode. Scintillator converts X-ray into visible light. Photodiode converts visible light into electrical signal. The multi-channel data acquisition system consists of analog, digital, master and backplane board. Analog board detects electrical signal and amplifies signal by 140dB. Digital board consists of MUX(Multiplex) which routes multi-channel analog signal to preamplifier, and ADC(Analog to Digital Converter) which converts analog signal into digital signal. Master board supplies the synchronized clock and transmits the digital data to image reconstructor. Backplane provides electrical power, analog output and clock signal. The system converts the projected X-ray signal over the detector array with large gain, samples the data in each channel sequentially, and the sampled data are transmitted to host computer in a given time frame. To meet the timing limitation, this system is very flexible since it is implemented by FPGA(Field Programmable Gate Array). This system must have a high-speed operation with low noise and high SNR(signal to noise ratio), wide dynamic range to get a high resolution image.

  • PDF

응용 프로그램 특성을 고려한 동적 전압 조절 기법 (Dynamic Voltage Scaling Technique Considering Application Characteristics)

  • 조영진;장래혁
    • 대한전자공학회논문지SD
    • /
    • 제46권12호
    • /
    • pp.96-104
    • /
    • 2009
  • 일반적인 동적 전압 조절(dynamic voltage scaling)의 가정과는 다르게 실제 시스템에 있어서는 응용 프로그램의 성능이 프로세서의 동작 속도에 정비례하지 않는다. 본 연구에서는 응용 프로그램의 성능과 동작 속도의 관계를 실측을 통하여 수치화하여 응용 프로그램의 특성을 모델링하고 각기 다른 응용 프로그램 특성 계수를 갖는 태스크 집합에 적합한 스케줄링 기법을 제시하였다. 또한, 모든 태스크의 단위 수행시간 변화에 따른 에너지의 변화량이 동일해야 에너지 최적이 된다는 해석적인 정리를 제시하였다. 본 연구에서 제시하는 스케줄링 기법은 이러한 해석적 정리에 기반을 두기 때문에 항상 각 태스크에 시스템 에너지 최적이 되는 조절비를 제시한다. 합성 태스크 집합을 이용한 실험결과에서 기존 연구 대비 약 7%의 추가적인 에너지 절감 효과를 얻을 수 있었다.

주파수 적응성을 갖는 부지연 회로의 설계기법 (Design Methodology of the Frequency-Adaptive Negative-Delay Circuit)

  • 김대정
    • 전자공학회논문지SC
    • /
    • 제37권3호
    • /
    • pp.44-54
    • /
    • 2000
  • 본 논문에서는 표준 메모리 공정에 구현 가능한 주파수 적응성을 갖는 부지연 회로의 설계기법에 대해 제안한다. 제안하는 설계기법은 기본적으로 아날로그 SMD (synchronous mirror delay) 형태의 부지연 회로로서 입력클록의 주기와 구현하고자 하는 부의 지연 시간의 차이에 해당하는 시간을 아날로그 회로의 개념으로 측정하고 다음 번 주기에서 반복한다. 출력클록의 발생과 관련되는 부수적인 지연을 측정단의 앞 단인 지연모델 단에서 상쇄하는 기존의 SMB 기법과는 달리, 반복단에서 상쇄하는 새로운 기법을 통하여 넓은 부지연 범위를 구현하여 특히 고속동작에서의 부지연 특성을 원할하게 한다. 또한 넓은 범위의 주파수 동작범위를 구현하기 위해 해당하는 주파수 범위에서 아날로그 회로가 최적의 동작 조건을 갖추도록 하기 위한 새로운 주파수 감지기 및 최적조건 설정기법을 제안한다. 제안된 회로의 응용으로서 초고속 DRAM인 DDR SDRAM에 적용하는 예를 보였으며, 0.6㎛ n-well double-poly double-metal CMOS 공정을 사용하여 모의실험 함으로써 그 유용성을 입증한다.

  • PDF

LCFQ ( Linear Clock Fair Queueing ) 알고리즘의 설계와 성능 분석 (Design and Performance of Linear Clock Fair Queueing Algorithm)

  • 김영한;이재용
    • 전자공학회논문지S
    • /
    • 제36S권1호
    • /
    • pp.1-8
    • /
    • 1999
  • 종합 서비스망에서, 트랙픽을 발생시키는 각각의 플로우에 대하여 QoS(Quality of Service)를 적절하게 제공하기위해서는 호스트와 라우터에 자원 예약뿐만 아니라 효율적인 트랙픽 스케쥴링이 채택되어야 한다. 본 논문에서는 가상시간이 선형적으로 증가하는 새로운 페어 큐잉 알고리즘에 제안한다. 본 논문에서 제안된 알고리즘은 각 플로우에 대하여 기존의 SCFQ(Self-Clocked Fair Queneing) 알고리즘과 유사한 구현 복잡성을 갖으면서 더 감소된 최대 지연와 평균 지연시간을 제공하고 공평성 측면에서도 개선됨을 보여준다. 또한 자신에게 할당된 대역폭보다 더 많은 트랙픽을 발생시키는 플로우에 의해 다른 플로우는 영향을 받지 않도록하는 독립성 특성 또한 SCFQ보다 더 좋은 성능을 보인다. 본 논문에서는 제안된 알고리즘에 대한 공평성을 증명했고, 최대지연과 평균지연시간에 대한 시뮬레이션 결과를 나타냈다.

  • PDF