• 제목/요약/키워드: synchronization technique

검색결과 325건 처리시간 0.026초

직접대역확산 기법을 적용한 전력선 모뎀의 구현 (Implementation of Power Line Modem Using a Direct Sequence Spread Spectrum Technique)

  • 송문규;김대우;사공석진;차균현
    • 한국통신학회논문지
    • /
    • 제18권2호
    • /
    • pp.218-230
    • /
    • 1993
  • 전력선을 통신선로로 이용시 전송신호는 전력선 채널특성인 주파수 선택적인 페이딩(fading)과 간섭 그리고 시변감쇠에 많은 영향을 받을 수 있다. 이러한 영향은 시변이며 임의의 주파수에서 일어나므로 예측하기 어렵다. 본 논문에서는 가정 혹은 소규모 사무실 내에서 비교적 저속 데이터를 안전하게 전송하는 전력선 모뎀을 구현하기 위해 대역확산 기법 중 실현이 비교적 용이하고 잡음 특성이 우수한 직접확산 방식을 적용하였다. 대역확산 기법을 적용할 경우 PN(pseudo noise)부호 발생회로와 복잡한 동기회로 등의 부가적인 하드웨어가 요구되지만, 본 논문에서는 이러한 하드웨어의 일부를 시스템 자체에 내장된 프로세서를 이용한 소프트웨어로 처리하였고, 복잡한 동기회로 대신 60 Hz의 전력신호를 이용한 간단한 동기 회로를 구성하였다. 구현된 동기회로는 대역확신 기법에 본질적인 동기획득 시간의 소요 문제를 제거할 수 있으며, 아울러 60 Hz의 전력신호 자체의 영교차 지터의 영향을 피하도록 설계되었다. 결과적으로 본 논문에서는 대역확산 기법을 적용하면서도 대역확산에 필요한 일부 하드웨어를 소프트웨어화함으로써 소형, 경량화를 이루며, 전력선 상에서 데이타를 안전하게 전송하는 전력선 모뎀을 구현하였다.

  • PDF

동기신호 최적화 기법을 통한 고품위급 모니터의 디지털 신호처리회로 구현 (English Digital Signal Processing Circuit in HD Monitor using Synchronization Signal Optimization)

  • 천성렬;김익환;이호근;하영호
    • 한국통신학회논문지
    • /
    • 제28권11C호
    • /
    • pp.1152-1160
    • /
    • 2003
  • 본 논문에서는 다양한 해상도의 신호 입력을 지원하는 고품위급 모니터의 디지털 신호처리 회로를 제안한다. 기존의 디지털 회로에서 ADC(Analog to Digital Convertor)와 VDP(Video Display Processor)로부터 발생하는 내부 디지털 PLL(Phase-locked Loop)의 낮은 성능과 IC의 내부 편차문제, 모듈간의 상이한 전압 차이 때문에, 다양한 입력 신호에서 안정된 동기신호 처리를 할 수 없는 문제가 있었다. 이를 해결하기 위해서 다양한 해상도의 신호 입력으로부터 동기 신호들의 규칙성을 이용하여 동기 신호를 관리하면서 시스템의 간섭을 최소화하는 동기신호 최적화 기법을 제안하였다. 제안한 방법을 적용한 결과 다양한 해상도에서 안정적으로 동기신호를 처리함으로써 여러 모드의 입력신호에 대응할 수 있었다.

Bio-inspired 알고리즘을 이용한 OFDMA 기반 메쉬 네트워크의 분산 주파수 동기화 기법 (A Distributed Frequency Synchronization Technique for OFDMA-Based Mesh Networks Using Bio-Inspired Algorithm)

  • 유현종;이미나;조용수
    • 한국통신학회논문지
    • /
    • 제37B권11호
    • /
    • pp.1022-1032
    • /
    • 2012
  • 본 논문에서는 OFDMA 기반의 무선 메쉬 네트워크에서 다수의 노드 간 발생하게 되는 주파수 비동기 문제를 해결하기 위해 생체모방 알고리즘(bio-inspired algorithm)을 이용하여 인접 노드 간 지역적인 주파수 동기화를 통해 메쉬 네트워크 전체를 하나의 주파수로 수렴시켜 나가는 분산 주파수 동기화 방식을 제안한다. 메쉬 네트워크의 주파수 수렴 특성은 네트워크의 규모와 구성 노드들의 배치에 따라 서로 다르기 때문에 특정 토폴로지의 경우 주파수 수렴을 위해 많은 시간이 소요될 수 있다. 제안하는 기법은 가중치 적용을 통하여 메쉬 토폴로지 형태에 크게 의존하지 않는 빠른 주파수 동기화를 이룰 수 있음을 확인한다.

OFDM 기반의 셀룰러 시스템을 위한 동기화 및 셀 탐색 기법 (A Synchronization & Cell Searching Technique for OFDM-based Cellular Systems)

  • 김광순;김성웅;장경희;조용수
    • 한국통신학회논문지
    • /
    • 제29권1A호
    • /
    • pp.65-76
    • /
    • 2004
  • 본 논문에서는 OFDM 기반의 셀룰러 시스템의 하향 링크를 위해 동기화 프리앰블 및 셀 탐색 프리앰블을 포함한 프리앰블 구조를 제안하고, 프리앰블을 이용한 효과적인 하향 링크 동기화 및 셀 탐색 기법을 제안한다. 동기화 과정은 연속적 또는 주기적으로 전송되는 하향 링크 신호를 이용한 초기 심볼 타이밍 추정과 동기화 프리앰블을 이용한 프레임 동기, 시간 및 주파수 동기의 수행 과정으로 이루어지며, 셀 탐색은 셀 탐색 프리앰블을 이용하여 이루어진다. 각각의 동기화와 셀 탐색 과정의 성능을 분석하구 컴퓨터 모의 실험을 통하여 성능 분석 결과를 확인한다. 모의 실험을 통하여 제안된 프리앰블을 이용한 동기화와 셀 탐색 알고리즘은 열악한 셀룰러 환경에서도 강건한 성능을 보임을 확인한다.

First-order Generalized Integrator Based Frequency Locked Loop and Synchronization for Three-Phase Grid-connected Converters under Adverse Grid Conditions

  • Luo, Zhaoxu;Su, Mei;Sun, Yao;Liu, Zhangjie;Dong, Mi
    • Journal of Power Electronics
    • /
    • 제16권5호
    • /
    • pp.1939-1949
    • /
    • 2016
  • This paper presents an alternative frequency adaptive grid synchronization technique named HDN-FLL, which can accurately extract the fundamental positive- and negative-sequence components and interested harmonics in adverse three-phase grid voltage. The HDN-FLL is based on the harmonic decoupling network (HDN) consisting of multiple first order complex vector filters (FOCVF) with a frequency-locked loop (FLL), which makes the system frequency adaptive. The stability of the proposed FLL is strictly verified to be global asymptotically stable. In addition, the linearization and parameters tuning of the FLL is also discussed. The structure of the HDN has been widely used as a prefilter in grid synchronization techniques. However, the stability of the general HDN is seldom discussed. In this paper, the transfer function expression of the general HDN is deduced and its stability is verified by the root locus method. To show the advantages of the HDN-FLL, a simulation comparison with other gird synchronization methods is carried out. Experimental results verify the excellent performance of the proposed synchronization method.

CAN 네트워크의 시간동기를 위한 IEEE1588 구현 (Implementation of IEEE1588 for Clock Synchronization)

  • 박성원;김인성;이동익
    • 한국통신학회논문지
    • /
    • 제39B권2호
    • /
    • pp.123-132
    • /
    • 2014
  • 본 논문에서는 CAN(Controller Area Network)의 시간동기를 위한 IEEE1588 알고리즘의 구현에 관한 연구결과를 제시한다. 시간동기는 네트워크 기반 임베디드 시스템의 안정성, 효율, 신뢰성 개선 측면에서 매우 중요하다. 최근 전용 칩을 이용하는 IEEE1588 표준이 Ethernet 기반 임베디드 시스템의 시간동기에 폭넓게 적용되고 있다. IEEE1588과 같은 표준화된 시간동기 기법은 기존의 'in-house' 시간동기 기법에 비해 많은 장점들을 제공하지만, CAN을 위한 IEEE1588 전용 칩은 현재까지 상용화된 제품을 찾아보기 어렵다. 본 논문에서는 전용 칩을 사용하지 않고 소프트웨어와 CAN 메시지만을 이용하여 IEEE1588 알고리즘을 구현한다. 제안된 방법의 효용성을 확인하기 위해 간단한 모델을 이용하여 추정한 동기정밀도와 실험용 네트워크를 통해 측정한 동기정밀도를 비교분석 한다.

저비용 네트워크 기반 임베디드 시스템을 위한 시간동기 기술 (Fault-tolerant clock synchronization for low-cost networked embedded systems)

  • 이동익
    • 센서학회지
    • /
    • 제16권1호
    • /
    • pp.52-61
    • /
    • 2007
  • Networked embedded systems using the smart device and fieldbus technologies are now found in many industrial fields including process automation and automobiles. However the discrepancy between a node's view of current time and the rest of the system can cause many difficulties in the design and implementation of a networked system. To provide a networked system with a global reference time, the problem of clock synchronization has been intensively studied over the decades. However, many of the existing solutions, which are mainly developed for large scale distributed computer systems, cannot be directly applied to embedded systems. This paper presents a fault-tolerant clock synchronization technique that can be used for a low-cost embedded system using a CAN bus. The effectiveness of the proposed method is demonstrated with a set of microcontrollers and DC motor-based actuators.

VLSI Implementation of Auto-Correlation Architecture for Synchronization of MIMO-OFDM WLAN Systems

  • Cho, Jong-Min;Kim, Jin-Sang;Cho, Won-Kyung
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제10권3호
    • /
    • pp.185-192
    • /
    • 2010
  • This paper presents a hardware-efficient auto-correlation scheme for the synchronization of MIMO-OFDM based wireless local area network (WLAN) systems, such as IEEE 802.11n. Carrier frequency offset (CFO) estimation for the frequency synchronization requires high complexity auto-correlation operations of many training symbols. In order to reduce the hardware complexity of the MIMO-OFDM synchronization, we propose an efficient correlation scheme based on time-multiplexing technique and the use of reduced samples while preserving the performance. Compared to a conventional architecture, the proposed architecture requires only 27% logic gates and 22% power consumption with acceptable BER performance loss.

불완전한 잡음 예측하에서 OFDM 시간 동기화 기법의 성능 분석 (Performance Analysis of OFDM Timing Synchronization Method with Imperfect Noise Estimation)

  • 이기창;윤영중
    • 한국통신학회논문지
    • /
    • 제32권3C호
    • /
    • pp.189-194
    • /
    • 2007
  • 본 논문에서는 시간 동기 추정을 위한 잡음 예측이 불완전한 경우에 직교분할 주파수 다중화 (OFDM) 시스템의 시간 동기 확률을 다중 경로 레일레이 페이딩 채널 환경에서 분석한다. 시간 동기 방식은 반복되는 CAZAC 시퀀스에 대한 상관기 구조를 가지며, 심벌간 간섭을 줄이기 위한 pre-advancement 기법을 적용한다. 시스템의 성능 평가 척도로서, 다중 경로 레일레이 채널 환경에서 유도된 동기 검파 확률을 분석한다.