• 제목/요약/키워드: receiver structure

검색결과 541건 처리시간 0.027초

센싱 수신기 구조에 따른 스펙트럼 센싱의 성능 비교 (Performance Comparison of Spectrum Sensing according to Structure of Sensing Receiver)

  • 강법주
    • 한국정보통신학회논문지
    • /
    • 제13권9호
    • /
    • pp.1891-1897
    • /
    • 2009
  • 본 논문에서는 CR(cognitive radio) 시스템의 throughput 측면에서 스펙트럼 센싱의 최적화를 다루고 있다. 기존의 논문은 incumbent 사용자의 출현에 의해 다른 채널의 탐색 및 채널전환 등을 고려하지 않은 상태에서 스펙트럼 센싱의 최적화 문제를 다루고 있다. 이에 반해 본 논문에서는 채널탐색 및 채널전환 등을 고려하여 CR 사용자의 throughput를 분석하고 있다. 또한 본 논문에서는 데이터 수신 경로와 분리된 센싱수신기를 갖는 형태의 센싱구조를 제시하고, 데이터 수신 경로를 센싱 수신기로 사용하는 경우와 분리된 센싱 수신기를 갖는 센싱 구조와의 센싱성능을 CR 사용자의 throughput 관점에서 비교하고 있다. 수치해석의 결과로는 incumbent 신호가 출현한 경우 채널이동을 위한 다른 빈 채널의 탐색에서 데이터 통신 경로와 분리된 센싱수신기에 의한 채널탐색을 통하여 throughput 효율이 향상됨을 보여주고 있다.

국제 표준 규격에 부합하는 효율적인 VDES 이득제어 방안 연구 (A Study on an Efficient VDES Gain Control Method Conforming to the International Standard)

  • 김용덕;황민영;김원용;김정현;유진호
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2022년도 춘계학술대회
    • /
    • pp.339-343
    • /
    • 2022
  • 본 연구에서는 VDES RF 수신기의 구조를 단순화하는 방법과 이 구조에서 국제 표준을 준수하기 위한 수신기의 이득 제어 방법을 설명하였다. 수신기의 원하는 신호와 원하지 않는 신호의 입력 레벨을 정의하고, 두 신호가 입력되면 수신기 출력에서 ADC의 포화 상태를 확인하였다. 회로 시뮬레이터에 의한 시뮬레이션 결과, 인접 채널 간섭비, 상호 변조, 차단 레벨에 대해 수신기의 출력 전력이 ADC의 SFDR 영역에 있는 것을 만족하였다. 본 연구를 통해 제안된 RF 수신기의 구조가 국제표준에 부합함을 알 수 있었다.

  • PDF

Orthogonal Reception Characteristics for the DS/SS Signals with Time-shifted m-Sequences

  • Baek Kyung Hoon;Hyun Kwang Min;Yoon Dong Weon;Park Sang Kyu
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 학술대회지
    • /
    • pp.658-662
    • /
    • 2004
  • This paper proposes an orthogonal reception structure for OS/SS communication with time-shifted m-sequences, and compares the performances of the proposed and conventional receiver. This structure provides two important characteristics to reference user signal with not only increment of auto-correlation value but also cancel of the cross-correlation value out to zero between the reference user and other user signals. In addition, the structure can be easily implemented with the conventional receiver adding an additional integrator path in parallel and an adder that sums the conventional path output and the new path output signal. Hence, the proposed structure can be applied for channel impulse response measurement, and efficiently used for multi-user interference signal cancellation and channel capacity increment by flexible structural inter-working operation, connection or disconnection, of the new path to conventional receiver structure.

  • PDF

패킷 대역 확산 블록 수신기의 성능 분석 (Performance Analysis of the Packet DS/SS Receiver using the BSP Methods)

  • 양대웅;강민구;박성경;홍대식;강창언
    • 한국통신학회논문지
    • /
    • 제19권1호
    • /
    • pp.47-55
    • /
    • 1994
  • 이 논문에서는 주파수 편차가 발생하는 채널에서 패킷 직접 대역확산(Direct-Sequence Spread Spectrum) 블록 수신기의 위상 반전 검출(Phase-jump detection) 오류 여부를 확인하는 PJED(Phase Jump Error Detector)의 성능을 고찰한다. 또한 정합 펄스 순간 추출기를 제시한다. 이동통신 채널상에서 발생하는 기존의 방식보다 간단한 구조를 갖는 정함펄스 순간 추출기를 제시한다. 이동통신 채널상에서 발생하는 주파수 편차는 패킷 DS/SS 블록 수신기를 사용함으로써 효율적으로 추정, 보상할 수 있는데 SNR(Signal to Noise Ratio)이 감소할수록 위상 반전 검출의 오류가 발생하며 이러한 위상 반전 검출의 오류를 방지하기 위한 대안으로서, 이 논문에서는 위상의 선형성을 이용하는 PJED를 제안하고 또한 신호 처리 시간을 단축시키고 수신기의 구조를 간단하게 만드는 정함펄스 순간 추출기를 제안한다. 실험 결과, PJED를 패킷 DS/SS 블록 수신기에 적용시킬 경우에는 PJED가 없는 수신기보다 동일한 BER에서 약 2dB정도의 성능개선을 보여준다. 또한 협대역 간섭신호가 존재할 경우도 약 2dB 정도의 성능향상을 나타낸다. 그리고 본 논문에서 제안한 단순한 구조의 정함펄스 순간 추출기를 사용하여도 정확한 정함 펄스 순간을 판단 할 수 있다.

  • PDF

능동 위상 배열 레이더의 디지털 수신기 제작 및 측정 (Design and Measurement of Active Phased Array Radar Digital Receiver)

  • 김태환;이성주;이동휘;홍윤석;조춘식
    • 한국전자파학회논문지
    • /
    • 제22권3호
    • /
    • pp.371-379
    • /
    • 2011
  • 최근의 다기능 레이더는 능동 위상 배열 안테나 구조를 이용하고 있다. 열약한 클러터 환경에서 표적을 탐지하기 위해서는 레이더 수신기의 동적 영역이 커야 한다. 능동 위상 배열 안테나 구조를 이용한 구조의 레이더는 SNR(Signal-to-Noise Ratio)를 향상시키지만, SFDR(Spurious Free Dynamic Range)은 개선되지 않는다. 본 논문에서는 높은 SFDR을 갖는 X-밴드 능동 위상 배열 레이더의 다채널 디지털 수신기를 설계하고 제작하였다. 32개의 T/R(Transmit/Receive) 모듈이 한 채널의 디지털 수신기와 연결되어 있다. 디지털 수신기내에 RF부, ADC부, 로컬 분배부 및 디지털 하향변환부가 존재하고, 한 개의 조립체 내에 2채널의 디지털 수신기가 포함되어 있다. 상용 FIFO 보드를 이용하여, 디지털 출력 신호에 대해, 디지털 수신기 주요 특성을 측정하였다. 제작된 디지털 수신기의 이득은 33 dB이고, SFDR은 81 dBc 이상이다.

On the Degradation of a UWB System Due to a Realistic TX-RX Antenna System

  • Jun, Min-Sik;Oh, Tae-Won
    • ETRI Journal
    • /
    • 제27권4호
    • /
    • pp.453-456
    • /
    • 2005
  • The ultra-wideband (UWB) signal radiation process in an antenna is different from that of a narrowband signal. In this paper, we study the degradation of the desired signal component according to the antenna structure and location of a receiver in a bipolar time-hopping UWB system. And we propose a receiver structure with an adaptive template waveform generator to compensate for the degradation caused by a realistic TX-RX antenna system.

  • PDF

시뮬레이션에 의한 바이스태틱 클러터 구조 분석 (Analysis of Bistatic Clutter Structure through Simulation)

  • 전현무;정용식;정원주;김종만;양훈기
    • 한국전자파학회논문지
    • /
    • 제27권1호
    • /
    • pp.96-99
    • /
    • 2016
  • 일반적으로 바이스태틱 클러터는 송신단과 수신단의 독립적인 이동에 의해 모노스태틱 클러터와는 달리 Angle-Doppler 평면에서 비선형적인 클러터 구조을 갖게 된다. 본 논문에서는 시뮬레이션 기법에 의해 Angle-Doppler 평면에서의 바이스태틱 클러터 구조를 이용해서 송신단과 수신단의 이동에 의한 클러터 구조 변화에 대해 분석한다. 또한, 시뮬레이션 결과를 통해 바이스태틱 레이더에서 클러터 공분산 행렬의 Rank가 가장 적게 되기 위한 송 수신단의 운용 조건을 보인다.

퇴적층들의 전단파 속도 평가를 위한 수신함수와 표면파 위상 속도의 통합 역산 (Joint inversion of receiver function and surface-wave phase velocity for estimation of shear-wave velocity of sedimentary layers)

  • ;산중호명
    • 지구물리와물리탐사
    • /
    • 제9권1호
    • /
    • pp.93-101
    • /
    • 2006
  • 이 연구에서는 유전자 알고리듬을 이용하여 수진기 함수와 표면파 위상 속도로부터 심부 퇴적층의 전단파 속도 구조를 결정하는 복합역산 방법을 제시하였다. 합성 탄성파 자료를 이용한 수치모형실험은 제시된 방법이 단지 수진기 함수만을 역산했을 때 발생하는 전단파 속도와 층 두께 사이의 trade-off와, 표면파 위상 속도만을 역산했을 때 심부구조에서의 불확실성을 피할 수 있음을 보여주고 있다 이 방법은 진앙거리 100km의 지진기록으로부터 얻은 수진기 함수들과 일본 Kanto 평원의 상시진동 배열 탐사로부터 얻은 레일리파의 위상속도에 적용되었으며, 추정된 심부구조는 선행된 굴절법 탐사 결과 및 심부 시추공 자료와 잘 일치하였다.

윈도우 기반 심벌 타이밍 복원 (Window based Symbol Timing Recovery)

  • 이철수;장승현;정의석;김병휘
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 학술대회 논문집 정보 및 제어부문
    • /
    • pp.487-489
    • /
    • 2005
  • This paper proposes a symbol timing recovery method that is simple in structure and can provide high speed symbol synchronization. Transmitter and receiver are not synchronized in communication systems using digital modulation. Receiver should search the timing variation of transmitter continuously. The proposed timing recovery method searches sample position by comparing previous sample value with next sample value. This method can be applied to digital and optical transceivers with high data rate.

  • PDF

직접변환수신기에 적합한 주파수 혼합기의 특성분석 (Frequency Miner Characteristics for Direct Conversion Receiver)

  • 박필재;유현규;조한진
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2000년도 종합학술발표회 논문집 Vol.10 No.1
    • /
    • pp.154-157
    • /
    • 2000
  • One of the problems using DCR(Direct Conversion Receiver) type architecture are DC offset, Poor channel selectivity. APDP(Anti Parallel Diode Pair) can be mood candidate for the DCR frequency mixer due to its inherent 2nd harmonic suppression. APDP shows good IP2 and DC suppression. This paper describes single APDP LO power characteristics, IP2, and receiver structure utilizing APDP frequency mixer.

  • PDF