• 제목/요약/키워드: opAmp

검색결과 215건 처리시간 0.027초

리액터 포화 검출시스템 (Flux saturation detector for Reactor)

  • 배정환;백보현;원충연
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.141-142
    • /
    • 2015
  • 전기전자 기술발달에 따라 여러 가지 형태의 전기전자 부품이 많이 사용되고 있다. 이러한 전기전자 부품은 트랜지스터, Op Amp 등의 능동소자와 저항, 캐패시터, 리액터 등의 수동소자로 구분할 수 있다. 능동소자의 경우에는 사용용도에 따라 대부분 제조사에서 명확한 사양을 제공하지만, 수동소자의 경우는 명확한 사양을 제공하지 못하는 부품들도 있다. 정격범위를 명확히 제시하지 못하는 소자에 대표적으로 리액터가 있으며, 경우에 따라 정격에 미달하는 수준의 제품도 유통되고 있는 실정이다. 본 논문은 리액터 설계사양에 해당하는 철심의 자속밀도에 대한 실제 제품의 자속밀도포화 여부를 확인할 수 있는 기기의 동작설명과 그 실험결과를 제시한다.

  • PDF

광변조를 이용한 다채널 무선 통신에 관한 연구 (Multi-channel wireless communication using light modulation)

  • 조성민;이혁
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1994년도 추계학술대회 논문집 학회본부
    • /
    • pp.382-384
    • /
    • 1994
  • Wireless communication has become a hot issue for its simplicity. Using light wave instead of micro wave has many advantages. It is simple to design a circuit because we can make a circuit with discrete components such as photo diode, photo detector, OP Amp[2]. And we can have many communication channels for we can use every frequency domain. In this paper, we design the wireless communication system and analyze the pulse signal. Then using ray tracing technology we simulate the distribution of light beam.

  • PDF

CMOS 구조를 이용한 DAC의 자체 테스트 기법에 관한 연구 (Built-In Self-Test of DAC using CMOS Structure)

  • 조성찬;김인수;민형복
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.1862-1863
    • /
    • 2007
  • Testing the analog/mixed-signal circuitry of a mixed-signal IC has become a difficult task. Offset error, gain error, Non-monotonic behavior, Differential Non-linearity(DNL) error, Integral Non-linearity(INL) error are important specifications used as test parameters for DAC. In this paper, we propose an efficient BIST structure for DAC testing. The proposed BIST adds the circuit which uses the capacitor and op-amp, and accomplishes a test.

  • PDF

상전류 변화를 이용한 Switched Reluctance Motor의 Sensorless 구동회로 (Sensorless Drive Circuit of a Switched Reluctance Motor using the Variation of Phase Currents)

  • 임준영;조관열;신두진;김창현;김정철
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 하계학술대회 논문집 A
    • /
    • pp.315-317
    • /
    • 1995
  • A simple drive circuit without position sensors for a switched reluctance motor is presented. The turn on and turn off points are determined by detecting the rate of change of the active phase current. The drive circuit consists of a current sensing resistor, RC filter, comparator, OP Amp, and OR gates. It is verified through the experiments that the switched reluctance motor with the proposed sensorless drive circuit is well operated in wide speed ranges.

  • PDF

이동 로봇 섀시 누전 모니터링 센서 개발 (Development of Leakage Current Sensor for Mobile Robot Chassis)

  • 김청월;권익현;김성득;이영태
    • 반도체디스플레이기술학회지
    • /
    • 제17권3호
    • /
    • pp.104-107
    • /
    • 2018
  • In this paper, we developed a sensor for monitoring the leakage current through the chassis of the robot. The leakage current sensor needs to be developed because it is a necessary part to prevent electric shock accidents that may occur through the chassis of a robot or an electric vehicle. This leakage monitoring sensor was developed to be mounted directly on the chassis of the robot. This sensor protects the control system from noise by discharging static and high-frequency noise that may occur in the chassis of the robot and monitors the leakage current by measuring the amount of current discharged through the ground. In this paper, a leakage monitoring sensor was developed with a simple structure using resistors, capacitors and OP-AMP, and the performance was evaluated.

Input Voltage Range Extension Method for Half-Bridge LLC Converters by Using Magamp Auxiliary Post-Regulator

  • Jin, Xiaoguang;Lin, Huipin;Xu, Jun;Lu, Zhengyu
    • Journal of Power Electronics
    • /
    • 제19권1호
    • /
    • pp.34-43
    • /
    • 2019
  • An improved half-bridge LLC converter with a magamp auxiliary post-regulator is proposed in this paper. The function of the magamp is bypassed when the converter works within the low input-voltage range. Meanwhile, it operates as an auxiliary post-regulator when the input voltage is high. By changing the blocking time of the magamp, the dc gain of the converter can be extended. Hence, the input voltage range of the converter is extended. The realization of proposed topology does not require a complicated circuit. The controller of the magamp can be easily implemented using only passive components, transistors and an OP amp. The generalized operational principle is analyzed and the design criterion for the magamp is presented. Finally, a 25V output, 400W experimental prototype was built and tested for a 160-300V input-voltage range to verify the feasibility of the proposed method.

Recent Advances in Radiation-Hardened Sensor Readout Integrated Circuits

  • Um, Minseong;Ro, Duckhoon;Kang, Myounggon;Chang, Ik Joon;Lee, Hyung-Min
    • Journal of Semiconductor Engineering
    • /
    • 제1권3호
    • /
    • pp.81-87
    • /
    • 2020
  • An instrumentation amplifier (IA) and an analog-to-digital converter (ADC) are essential circuit blocks for accurate and robust sensor readout systems. This paper introduces recent advances in radiation-hardening by design (RHBD) techniques applied for the sensor readout integrated circuits (IC), e.g., the three-op-amp IA and the successive-approximation register (SAR) ADC, operating against total ionizing dose (TID) and singe event effect (SEE) in harsh radiation environments. The radiation-hardened IA utilized TID monitoring and adaptive reference control to compensate for transistor parameter variations due to radiation effects. The radiation-hardened SAR ADC adopts delay-based double-feedback flip-flops to prevent soft errors which flips the data bits. Radiation-hardened IA and ADC were verified through compact model simulation, and fabricated CMOS chips were measured in radiation facilities to confirm their radiation tolerance.

0.35 um CMOS 공정을 이용한 플라이백 컨버터용 피크검출기의 집적회로 설계 (Integrated Circuit of a Peak Detector for Flyback Converter using a 0.35 um CMOS Process)

  • 한예지;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권7호
    • /
    • pp.42-48
    • /
    • 2016
  • 본 논문에서는 플라이백 DC-DC 컨버터에 사용되는 출력전압 정보를 보다 정확하게 감지하는 피크검출기를 집적회로로 설계하였다. 제안하는 피크검출기의 회로는 하나의 op-amp와 세 개의 트랜지스터로 이루어져 있다. 제안하는 회로는 단순한 구조로 이루어져 있기 때문에 제안하는 회로는 출력전압을 감지하는 과정에서 지연시간을 최소화 할 수 있다. 회로에서 op-amp와 몇 개의 트랜지스터를 사용함으로써, 제안하는 피크검출기가 종래의 커패시터와 다이오드로 설계된 피크검출기를 대신해 칩의 집적화가 가능해지고, 플라이백 컨버터의 모듈을 구성하는 소자가 트랜지스터로 대체되고 칩의 면적이 줄어들어 가격을 줄일 수 있다. 제안하는 회로는 0.35 um CMOS 공정을 이용하여 칩으로 제작하여 측정하였고, 칩 측정결과 모의실험결과와 잘 일치함을 보였다. 시뮬레이션 결과 사인파의 입력신호를 출력신호가 최대 0.3 ~ 3.1 %의 오차 범위 내에서 피크전압을 유지하는 것을 확인하였다. 칩 측정결과 모의실험결과와 잘 일치함을 보였다. 제안하는 회로의 결과를 통하여 종래의 피크검출기 회로의 좋지 않은 레귤레이션을 향상시키기 위하여 높은 플라이백 컨버터의 동작을 보일 수 있다. 플라이백 컨버터의 출력전압을 정확하게 감지하여 안정적인 컨버터 동작을 할 수 있을 것으로 사료된다.

저전력 동작을 위한 지연된 피드-포워드 경로를 갖는 3차 시그마-델타 변조기 (Third order Sigma-Delta Modulator with Delayed Feed-forward Path for Low-power Operation)

  • 이민웅;이종열
    • 전자공학회논문지
    • /
    • 제51권10호
    • /
    • pp.57-63
    • /
    • 2014
  • 본 논문은 전력소모와 면적을 줄인 지연된 피드-포워드 경로를 갖는 3차 SDM 구조를 제안하였다. 제안한 SDM은 기존의 적분기 2개로 구현된 3차 SDM(Sigma-Delta Modulator) 구조를 개선하였다. 제안된 구조에서는 기존 구조의 둘째 단에 지연된 피드-포워드 경로를 삽입함으로써 첫째 단의 계수 값을 2배로 증가시킬 수 있어 기존구조에 비하여 첫째 단 적분기 커패시터($C_I$)를 1/2로 감소시킬 수 있다. 그러므로 첫째 단 적분기의 부하 커패시턴스가 1/2로 작아지기 때문에 첫째 단 연산증폭기의 출력전류는 51%, 첫째 단의 커패시터 면적은 48% 감소되어 제안한 구조는 전력과 면적을 최적화 할 수 있다. 본 논문에서 제안한 구조를 이용하여 설계된 3차 SC SDM은 $0.18{\mu}m$ CMOS 공정에서 공급전압 1.8V, 입력신호 1Vpp/1KHz, 신호대역폭 24KHz, 샘플링 주파수 2.8224MHz 조건으로 시뮬레이션 하였다. 그 결과 SNR(Signal to Noise Ratio) 88.9dB, ENOB(Effective Number of Bits) 14비트이고 SDM의 전체 전력소모는 $180{\mu}W$이다.

전력절감용 재구성 연산증폭기를 사용한 4차 델타-시그마 변조기 설계 (Design of 4th Order ΣΔ modulator employing a low power reconfigurable operational amplifier)

  • 이동현;윤광섭
    • 전기전자학회논문지
    • /
    • 제22권4호
    • /
    • pp.1025-1030
    • /
    • 2018
  • 제안하는 4차 델타-시그마 변조기는 1개의 연산증폭기를 시분할 기법을 이용하여 4차 델타시그마 변조기를 구현한 구조를 이용하여 설계하였다. KT/C 잡음의 영향을 줄이기 위하여 첫 번째와 두 번째로 재사용하는 적분기의 적분 커패시터 사이즈를 크게 설계하였으며, 세 번째와 네 번째로 재사용하는 적분기의 적분 커패시터 사이즈는 작게 설계하였다. 다른 커패시터 용량을 한 개의 연산증폭기가 로드하기 때문에 안정도 문제를 해결하기 위하여 연산증폭기 단을 가변 하는 방법을 이용하였다. 전력을 절감하기 위하여, 1단으로 연산증폭기가 동작할 때 사용되고 있지 않는 2단을 구성하고 있는 CS증폭기와, 그 출력단에 붙어있는 연속모드 공통모드피드백회로 의 전류원을 차단하는 방법을 이용함으로써, 아이디어 적용전과 비교하였을 때, 15%의 전력 절감 효과를 얻었다. 제안한 변조기는 TSMC 0.18um CMOS N-well 1 poly 6 metal 공정을 이용하여 제작되었으며, 1.8V의 공급전압에서 305.55uW의 전력을 소모하였다. 256kHz의 샘플링 주파수, OSR 128, 1.024MHz의 클럭주파수, 250Hz 의 입력 싸인 파형을 공급하였을 때, 최대 SNDR은 66.3dB, 유효비트수는 10.6bits, DR은 83dB로 측정되었다. Fom(Walden)은 98.4pJ/step, Fom(Schreier)는 142.8dB 로 측정되었다.