• 제목/요약/키워드: main gate

검색결과 326건 처리시간 0.029초

시화호 수질의 연변화 양상에 대한 연구 (Annual Variation of Water Qualities in the Shihwa Lake)

  • 박준건;김은수;조성록;김경태;박용철
    • Ocean and Polar Research
    • /
    • 제25권4호
    • /
    • pp.459-468
    • /
    • 2003
  • Annual variation of water qualities in the Shihwa Lake were observed 18 times from June 1996 to October 2001. We studied at the station of the upper streams and near the water gate of lake. After the flow of the outer seawater through the water gate, the surface salinity in Shihwa Lake increased to the range of 25-30 psu in both stations after October 1998. Due to the declination of the salinity differences between the surface and the bottom water, the pycnocline in which had existed until 1997 has weakened, and made the water column mix vertically. This led to the improvement of anoxic/hypoxic environment at bottom waters after April 1998. However, despite the continuous flow of the outer seawater, the concentrations of chlorophyll-a at surface layer were varied from $2{\mu}g/l\;to\;60{\mu}g/l$, and these values indicated the eutrophication. The following organic matter load was greatly influencing the surface layer's COD concentration. During the rainy season, the salinity at the surface layer to the below 15 psu resulting in stratification between the surface and bottom layer. Organic matters that were provided from the surface layer to the bottom layer due to active primary production in the year exhausted dissolved oxygen at the bottom layer, and the bulks of organic matters at bottom gave rise to hypoxic or anoxic environment. It was observed that the enrichment of ammonia and phosphate were main factors to worsen the water quality of the Shihwa Lake. The results of examining the annual variations in Shiwha Lake through principal component analysis shown that water characteristics in the rainy season were similar with those before input of outer sea water.

Electrical Characterization of Amorphous Zn-Sn-O Transistors Deposited through RF-Sputtering

  • Choi, Jeong-Wan;Kim, Eui-Hyun;Kwon, Kyeong-Woo;Hwang, Jin-Ha
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.304.1-304.1
    • /
    • 2014
  • Flat-panel displays have been growing as an essential everyday product in the current information/communication ages in the unprecedented speed. The forward-coming applications require light-weightness, higher speed, higher resolution, and lower power consumption, along with the relevant cost. Such specifications demand for a new concept-based materials and applications, unlike Si-based technologies, such as amorphous Si and polycrystalline Si thin film transistors. Since the introduction of the first concept on the oxide-based thin film transistors by Hosono et al., amorphous oxide thin film transistors have been gaining academic/industrial interest, owing to the facile synthesis and reproducible processing despite of a couple of shortcomings. The current work places its main emphasis on the binary oxides composed of ZnO and SnO2. RF sputtering was applied to the fabrication of amorphous oxide thin film devices, in the form of bottom-gated structures involving highly-doped Si wafers as gate materials and thermal oxide (SiO2) as gate dielectrics. The physical/chemical features were characterized using atomic force microscopy for surface morphology, spectroscopic ellipsometry for optical parameters, X-ray diffraction for crystallinity, and X-ray photoelectron spectroscopy for identification of chemical states. The combined characterizations on Zn-Sn-O thin films are discussed in comparison with the device performance based on thin film transistors involving Zn-Sn-O thin films as channel materials, with the aim to optimizing high-performance thin film transistors.

  • PDF

Design and Implementation of Enhanced Resonant Converter for EV Fast Charger

  • Ahn, Suk-Ho;Gong, Ji-Woong;Jang, Sung-Roc;Ryoo, Hong-Je;Kim, Duk-Heon
    • Journal of Electrical Engineering and Technology
    • /
    • 제9권1호
    • /
    • pp.143-153
    • /
    • 2014
  • This paper presents a novel application of LCC resonant converter for 60kW EV fast charger and describes development of the high efficiency 60kW EV fast charger. The proposed converter has the advantage of improving the system efficiency especially at the rated load condition because it can reduce the conduction loss by improving the resonance current shape as well as the switching loss by increasing lossless snubber capacitance. Additionally, the simple gate driver circuit suitable for proposed topology is designed. Distinctive features of the proposed converter were analyzed depending on the operation modes and detail design procedure of the 10kW EV fast charger converter module using proposed converter topology were described. The proposed converter and the gate driver were identified through PSpice simulation. The 60kW EV fast charger which generates output voltage ranges from 50V to 500V and maximum 150A of output currents using six parallel operated 10kW converter modules were designed and implemented. Using 60kW fast charger, the charging experiments for three types of high-capacity batteries were performed which have a different charging voltage and current. From the simulation and experimental results, it is verified that the proposed converter topology can be effectively used as main converter topology for EV fast charger.

코발트 폴리사이드 게이트전극 형성에 관한 연구 (A Study on the Formation of Cobalt Policide Gate Electrode)

  • 심현상;구본철;정연실;배규식
    • 한국재료학회지
    • /
    • 제8권6호
    • /
    • pp.499-504
    • /
    • 1998
  • 코발트 폴리사이드 게이트 전극을 형성할 때, 원주형(columnar)과 입자형(granular)다결정 Si 및 비정질 Si 기판위에 Co 단일막(Co monolayer)또는 Co/Ti 이중막(Co/Ti bilayer)을 사용하여 형성한 $CoSi_{2}$의 열정안정을 비교하여 기판의 결정성과 CoSi/ sub 2/ 형성방법이 열적안정성에 미치는 영향을 연구하였다.$ 900^{\circ}C$에서 600초까지 급속열처리하였을 때 , 기판을 비정질을 사용하거나 기판에 관계없이 Co/Ti 이중막을 사용하면 열적안정성이 향상되었다, 이는 평탄하고 깨끗한 기판 Si표면과 지연된 Co확산으로 인해,조성이 균일하고 계면이 평탄한 CoSi$_{2}$가 형성되었기 때문이다. $ CoSi_{2}$의 열적안정성에 가장 중요한 인자는 열처리 초기 처음 형성된 실리사이드의 조성 균일성과 기판과의 계면 평탄성이었다.

  • PDF

Wireless PAN기반의 근거리 해상통신용 OFDM 송수신회로에 관한 연구 (OFDM System for Wireless-PAN related short distance Maritime Data Communication)

  • 조승일;차재상;박계각;양충모;김성권
    • 한국지능시스템학회논문지
    • /
    • 제19권1호
    • /
    • pp.145-151
    • /
    • 2009
  • 유비쿼터스 네트워크의 실현을 위한 4세대 통신방식의 유력한 후보로 부상하는 OFDM (Orthogonal Frequency Division Multiplexing) 통신방식이 육상에서 주목받고 있으며, 고속 데이터 전송을 위한 Wireless LAN의 표준기술로 확정되어 있다. 해상통신의 경우에서도 OFDM 통신방식은 VHF 대역을 이용한 데이터 전송방식으로 제안되고 있으며 ITU (International Telecommunication Union)는 해상통신에서 32-point FFT (Fast Fourier Transform)를 사용하도록 권고하고 있다. 해상 통신에서는 해양사고 및 조난 시에도 통신이 이루어져야 하는 한계상황을 고려하면 OFDM 통신시스템의 중요 디바이스인 FFT는 저전력으로 동작되어야 한다. 따라서 본 논문에서는 OFDM 방식의 중요 디바이스인 32-point FFT를 저전력으로 동작시키기 위해 radix-2와 radix-4를 이용하여 저전력 32-point FFT 알고리즘을 제안한다. 최적화된 설계로 32-point FFT를 저전력 동작이 가능하도록 설계하였으며, 제안한 알고리즘은 VHDL (VHSIC hardware description language)로 구현하고 FPGA (field-programmable gate array) Spartan3 board에 장착하여 Matlab의 이론값과 비교, 검증하였다.

Analysis of Random Variations and Variation-Robust Advanced Device Structures

  • Nam, Hyohyun;Lee, Gyo Sub;Lee, Hyunjae;Park, In Jun;Shin, Changhwan
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제14권1호
    • /
    • pp.8-22
    • /
    • 2014
  • In the past few decades, CMOS logic technologies and devices have been successfully developed with the steady miniaturization of the feature size. At the sub-30-nm CMOS technology nodes, one of the main hurdles for continuously and successfully scaling down CMOS devices is the parametric failure caused by random variations such as line edge roughness (LER), random dopant fluctuation (RDF), and work-function variation (WFV). The characteristics of each random variation source and its effect on advanced device structures such as multigate and ultra-thin-body devices (vs. conventional planar bulk MOSFET) are discussed in detail. Further, suggested are suppression methods for the LER-, RDF-, and WFV-induced threshold voltage (VTH) variations in advanced CMOS logic technologies including the double-patterning and double-etching (2P2E) technique and in advanced device structures including the fully depleted silicon-on-insulator (FD-SOI) MOSFET and FinFET/tri-gate MOSFET at the sub-30-nm nodes. The segmented-channel MOSFET (SegFET) and junctionless transistor (JLT) that can suppress the random variations and the SegFET-/JLT-based static random access memory (SRAM) cell that enhance the read and write margins at a time, though generally with a trade-off between the read and the write margins, are introduced.

복합연막탄 선회구동장치를 위한 정밀 BLDC 서보 위치 제어기 개발 (The Development of a Precision BLDC Servo Position Controller for the Composite Smoke Bomb Rotational Driving System)

  • 구본민;박무열;최중경;최승진
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.951-954
    • /
    • 2005
  • 본 논문은 BLCD 모터를 사용하여 복합연막탄 선회구동 장치를 정밀 제어하는 시스템 설계 및 알고리즘 개발을 그 목적으로 하고 있다. 복합연막탄은 적위협의 시계를 가리는 역할을 하므로 매우 짧은 시간 내에 적 위협을 감지하고 그에 대응해야 하므로 빠른 응답성을 갖도록 설계 되어야 한다. 따라서 300Hz ${\sim}$ 500Hz의 빠른 전류 응답성을 가지는 전류 제어기를 설계하였으며 기존에 많이 사용되던 공간벡터 PWM을 사용하지 않고 MIX-MAX PWM 방식을 사용하여 연산속도를 향상 시켰다. 연막탄이 정확히 발사되기 위한 정밀 위치제어기를 제안하였으며 PC기반의 모니터링 프로그램을 통해 전류, 전압, 위치, 속도 등의 파라메터를 그래프로 확인 가능하도록 구현하였다. 부동소숫점 방식의 고속 DSP인 TMS320VC33을 사용하여 제어기를 구성 하였으며 PWM발생부는 CPLD인 EPM7128을 사용하여 구현 하였다.

  • PDF

액화천연가스운반선의 PMS 성능 검증을 위한 FPGA 기반 HIL 시뮬레이터 개발 (Development of FPGA Based HIL Simulator for PMS Performance Verification of Natural Liquefied Gas Carriers)

  • 이광국
    • 한국정보통신학회논문지
    • /
    • 제22권7호
    • /
    • pp.949-955
    • /
    • 2018
  • HIL 시뮬레이션은 복잡한 실시간 임베디드 시스템을 개발하고 테스트하는 데 사용되는 기법이다. HIL 테스트는 해양플랜트와 같은 고부가가치 선박인 LNGC의 PMS 성능 검증을 위한 효율적인 플랫폼이 된다. 그러나 국내 조선소를 비롯한 연구기관에서 스스로 HIL 테스트를 수행하기에는 시간이 필요하다. 이 문제를 해결하기 위해, 본 연구는 전력 공급 장치 / 소비 장치, 제어콘솔, MSBD 로 구성된 FPGA 기반의 PMS-HIL 시뮬레이터를 제안한다. 제안된 HIL시뮬레이션 플랫폼은 실제 장비 데이터를 사용하였고, PMS의 부하 공유 테스트를 수행하였다. 제안된 시스템은 대칭, 비대칭 및 고정 부하분배를 통해 검증하였고 공장수락시험 대체 가능성을 보여 준다. 또한 향후 에너지관리시스템 개발을 비롯한 선박 자동화 및 자율운항을 위한 추가 시스템 개발 시 많은 도움을 줄 것으로 사료된다.

예측정확도 향상 전략을 통한 예측기반 병렬 게이트수준 타이밍 시뮬레이션의 성능 개선 (Performance Improvement of Prediction-Based Parallel Gate-Level Timing Simulation Using Prediction Accuracy Enhancement Strategy)

  • 양세양
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제5권12호
    • /
    • pp.439-446
    • /
    • 2016
  • 본 논문에서는 예측기반 병렬 이벤트구동 게이트수준 타이밍 시뮬레이션의 성능 개선을 위한 효율적인 예측정확도 향상 전략을 제안한다. 제안된 기법은 병렬 이벤트구동 로컬시뮬레이션들의 입력값과 출력값에 대한 예측을 이중으로 예측할 뿐만 아니라, 특별한 상황에서는 동적으로 예측할 수 있게 한다. 이중 예측은 첫번째 예측이 틀린 경우에 두번째 정적 예측 데이터로써 새로운 예측을 시도하게 되며, 동적 예측은 실제의 병렬 시뮬레이션 실행 과정 도중에 동적으로 축적되어진 지금까지의 시뮬레이션 결과를 예측 데이터로 활용하는 것이다. 제안된 두가지의 예측정확도 향상 기법은 병렬 시뮬레이션의 성능 향상의 제약 요소인 동기 오버헤드 및 통신 오버헤드를 크게 감소시킨다. 이 두가지 중요한 예측정확도 향상 방법을 통하여 6개의 디자인들에 대한 예측기반 병렬 이벤트구동 게이트수준 타이밍 시뮬레이션이 기존 통상적 방식의 상용 병렬 멀티-코어 시뮬레이션에 비하여 약 5배의 시뮬레이션 성능이 향상됨을 확인할 수 있었다.

실버세대를 위한 기능성 게임 콘텐츠 개발 (Developing Functional Game Contents for the Silver Generation)

  • 김은석;이현철;주재홍;허기택
    • 한국콘텐츠학회논문지
    • /
    • 제9권9호
    • /
    • pp.151-162
    • /
    • 2009
  • 고령화가 진전되면서 실버세대가 경제적으로 차지하는 비율도 매우 증가하여 생산과 소비의 주체가 되는 시대로 변모하고 있다. 실버세대의 경제적 활동이 증가하는데 반해 여가 활동을 대비하는 실버 콘텐츠개발은 아직 활성화되지 못한 실정이다. 실버세대는 신체적 노화로 지각능력과 학습능력, 운동능력 등이 젊은 사람에 비해 상대적으로 낮으며, 이동성이나 활동성 면에서도 취약하기 때문에 실버세대를 위한 기능성 실버콘텐츠와 사용이 용이한 인터페이스의 개발은 필수적이다. 본 논문에서는 실버세대의 여가 활용과 건강을 유지할 수 있는 하체 운동 효과를 갖는 게이트볼, 체감형 자전거, 두더지 게임 콘텐츠를 개발하기 위한 방법을 제안한다. 게임으로서의 재미와 함께 실버세대의 인지능력, 신체 활동 능력에 맞는 기능적 디자인 요소를 고려하였고, 실버세대들이 사용하기 쉬운 체감형 인터페이스와 개별적인 특성에 따른 맞춤형 진행 방법을 통해 지속적인 흥미와 하체운동 효과를 유도할 수 있도록 하였다.