• Title/Summary/Keyword: hardware and software

검색결과 2,764건 처리시간 0.028초

하둡 기반 빅 데이터 기법을 이용한 웹 서비스 데이터 처리 설계 및 구현 (Design and Implementation of an Efficient Web Services Data Processing Using Hadoop-Based Big Data Processing Technique)

  • 김현주
    • 한국산학기술학회논문지
    • /
    • 제16권1호
    • /
    • pp.726-734
    • /
    • 2015
  • 데이터를 구조화하여 사용하는 관계형 데이터베이스가 현재까지 데이터 관리에 가장 많이 사용되고 있다. 그러나 관계형 데이터베이스는 데이터가 증가되면 데이터를 저장하거나 조회할 때 읽기, 쓰기 연산 수행에 제약 조건이 발생되어 서비스가 느려지는 현상이 나타난다. 또 새로운 업무가 추가되면 데이터베이스 내 데이터는 증가되고 결국 이를 해결하기 위해 하드웨어의 병렬 구성, CPU, 메모리, 네트워크 등 추가적인 인프라 구성을 필요로 하게 된다. 본 논문에서는 관계형 데이터베이스의 데이터 증가로 느려지는 웹 정보서비스 개선을 위해 기존 관계형 데이터베이스의 데이터를 하둡 HDFS로 전송하고 이를 일원화하여 데이터를 재구성한 후 사용자에게 하둡 데이터 처리로 대량의 데이터를 빠르고 안전하게 추출하는 모델을 구현한다. 본 시스템 적용을 위해 웹 기반 민원시스템과 비정형 데이터 처리인 이미지 파일 저장에 본 제안시스템을 적용하였다. 적용결과 관계형 데이터베이스 시스템보다 제안시스템 데이터 처리가 0.4초 더 빠른 결과를 얻을 수 있었고 기존 관계형 데이터베이스와 같은 대량의 데이터를 처리를 빅 데이터 기법인 하둡 데이터 처리로도 웹 정보서비스를 지원이 가능하였다. 또한 하둡은 오픈소스로 제공되어 소프트웨어 구매 비용을 줄여주는 장점이 있으며 기존 관계형 데이터베이스의 데이터 증가로 효율적인 대용량 데이터 처리를 요구하는 조직에게 도움을 줄 수 있을 것이다.

휴대폰의 광원을 이용한 디지털 카드 시스템 (Mobile phone payment system using a light signal)

  • 허문행;신문선;류근호
    • 한국산학기술학회논문지
    • /
    • 제10권6호
    • /
    • pp.1237-1244
    • /
    • 2009
  • 본 논문에서는 모든 휴대폰이 가지고 있는 액정의 광원을 활용하여 데이터 전송및 비용처리를 할 수 있는 디지털 카드시스템을 제안한다. 즉, 휴대폰의 내장된 VM(Vurtual Machine)OS에 소프트웨어방식으로 카드번호와 같은 데이터를 내장한 버츄얼 모바일 카드를 생성하여 휴대폰에 탑재하고, 탑재된 모바일 카드에 휴대폰에 장착된 발광장치(LCD 백라이트 혹은 유기 EL)를 모바일 카드의 제어모듈이 모바일 카드의 내장 데이터를 펄스 선호로 발광하게 함으로써, 카드번호와 같은 데이터를 전용리더기로 수신토록 하는 모바일 디지털 카드 시스템이다. 제안하는 기술은 휴대폰의 광원을 컨트롤 하는 방법을 사용하여 전용 휴대폰의 필요 없이 보급된 대부분의 휴대폰에 적용 가능하며, 소프트웨어로 구현되어 다양한 기능을 추가하는 것이 가능하다. 그러나 휴대폰을 이용한 디지카드시스템은 휴대폰의 성능에 따라 데이터의 전송시간에 차이가 나고, 암호화 등의 이유로 데이터를 길게 하면 데이터의 길이에 비례하여 전송속도가 늘어나는 단점이 있다. 본 논문에서 제안한 디지카드 시스템은 이러한 문제점들을 해결하기 위하여 유기 EL(OLED)을 이용하여 속도를 획기적으로 향상시켰으며 또한 소프트웨어적으로 암호화를 해결하여 보안상의 문제 등을 해결하였다.

가상 동기화 기법을 이용한 SystemC 통합시뮬레이션의 병렬 수행 (Parallel SystemC Cosimulation using Virtual Synchronization)

  • 이영민;권성남;하순회
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제33권12호
    • /
    • pp.867-879
    • /
    • 2006
  • 이 논문에서는 여러 개의 소프트웨어 혹은 하드웨어 컴포넌트가 존재하는 MPSoC(Multiprocessor-System-on-a-chip) 아키텍처를 빠르면서도 정확하게 통합시뮬레이션 하는 내용을 다룬다. 복잡한 시스템을 설계하기 위해서 MPSoC 아키텍처가 점점 일반화되고 있는데, 이러한 아키텍처를 통합시뮬레이션 할 때는 시뮬레이터의 개수가 증가하고 그에 따라 시뮬레이터들 간의 시간 동기화 비용도 증가하므로 전체적인 통합시뮬레이션 성능이 감소된다. 최근의 통합시뮬레이션 연구들에 의해서 등장한 SystemC 통합시뮬레이션 환경이 빠른 성능을 보이고 있으나, 시뮬레이터의 개수가 증가할수록 성능은 반비례한다. 본 논문에서는 효율적인 시간동기를 통해 통합시뮬레이션의 성능을 증가시키는 기법인 가상동기화 기법을 확장하여, (1) SystemC 커널을 수정하지 않고도 가상 동기화 기법을 적용한 SystemC 통합시뮬레이션을 수행할 수 있고, (2) 병렬적으로 가상동기화 기법을 수행할 수 있게 하였다. 이를 통해 SystemC 통합시뮬레이션의 병렬적인 수행이 가능해졌는데, 널리 알려진 상용 SystemC 통합시뮬레이션 도구인 MaxSim과 비교하였을 때, H.263 디코더 예제의 경우 11배 이상의 성능 증가를 얻었고 정확도는 5% 이내로 유지되었다.

네트워크 프로세서 기반의 침입탐지 시스템 구현 (Experiments on An Network Processor-based Intrusion Detection)

  • Kim, Hyeong-Ju;Kim, Ik-Kyun;Park, Dae-Chul
    • 정보처리학회논문지C
    • /
    • 제11C권3호
    • /
    • pp.319-326
    • /
    • 2004
  • 많은 공격과 네트워크 데이터 처리량이 증가하는 오늘날의 네트워크 수요를 NIDS가 유지시키기 위해 하드웨어 및 소프트웨어 시스템 구조에서 급진적 새로운 접근이 필요하다. 본 논문에서는 패킷 필터링과 트래픽 측정 뿐아니라 고의행위를 검출하는 패킷 페이로드 검열을 지원하는 네트워크 프로세서 기반의 인라인 모드 NIS를 제안하고, 특히 2한계 경색구조를 사용하여 심층 패킷 정열기능으로부터 펄터링과 측정기능을 분리한다 그래서 심층 패킷 검열기능의 복잡하고 시간소비 곽이 인라인 모드 시스템의 기본 기능을 멈추게 하거나 방해하지 않게 했다. 프로토타입 NP 기반의 NIDS는 PC 플랫폼에서 구현하였으므로 실험결과는 제안한 구조가 첫 단계에서 두개의 기가비트 포트의 전체 트래픽을 측정과 필터가 신뢰할 수 있음을 보였다. 일반목적 프로세스 기만의 검열 성능과 비교 가능한 두 번째 단계에서 실시간으로 320Mbps까지 패킷 페이로드를 주사할 수 있었다. 그러나 시뮬레이션에서 100bps APP 해법을 선택할 때 선로상 속도가 2Gbps까지 가능한 심층 패킷 검색 결과를 얻었다.

Biphasic 자동형 제세동기 시스템 개발 (Development of an Automatic External Biphasic Defibrillator System)

  • 김정국;정석훈;권철기;함광근;김응주;박희남;김영훈;허웅
    • 대한의용생체공학회:의공학회지
    • /
    • 제25권2호
    • /
    • pp.119-127
    • /
    • 2004
  • 본 연구에서는 심장 돌연사(sudden cardiac death, SCD)의 주된 원인인 심실세동(ventricular fibrillation)을 기존의 monophasic 제세동기와는 달리 낮은 에너지에서 효율적으로 제거할 수 있는 biphasic 자동형 제세동기를 개발하였다. 개발한 제세동기는 고전압 충 $.$ 방전부와 신호 처리부의 하드웨어와 세동검출 알고리즘과 시스템 제어 알고리즘의 소프트웨어로 구성하였고, 160번의 연속적인 충 $.$ 방전 테스트를 통하여 안정성을 확인하였으며, ECC simulator에서 발생되는 6종의 총 30가지 세동신호에 실시간 세동점출 알고리즘을 적용하여 검출능력을 평가하였다 또한 그 시스템의 임상적 효용성과 안전성을 검증하기 위하여 5마리의 돼지를 대상으로 시스템의 적절한 세동 검출 및 세동 제거 능력을 실험하였고 그 후 시스템의 효용성을 향상시키기 위한 연구로 동일한 에너지를 다른 전압 레벨에서 방전시켜 이에 따른 제세동 효율을 조사하였다.

표준규격 교통신호제어기에서 교통류별 전용신호 구현방안 연구 (A Study on the Signal Control Unit's Reconstitution to Control the Separated Through/Left(or Right) Turn and the Median Bus Lane Signal for the Standard Traffic Signal Controller)

  • 한원섭;이호원;현철승;주두환;이철기
    • 한국ITS학회 논문지
    • /
    • 제8권5호
    • /
    • pp.57-70
    • /
    • 2009
  • 교통여건의 변화로 좌 우회전, 중앙버스 및 자전거 전용신호에 대한 요구가 증대되고 있다. 그러나 현재 운영되고 있는 표준규격 교통신호제어기는 4색등화기를 기반으로 하고 있어, 3색등화기의 방향별 차종별 전용신호를 운영하는 데 제약이 있다. 따라서 본 연구는 기존 표준 교통신호제어기에서 좌 우회전 및 중앙버스의 전용신호를 제어할 수 있는 물리적 소프트웨어적인 방안을 제시하였다. 물리적으로 보행 적, 보행 녹, 적, 황, 화살표 및 녹색등화의 6개 출력단자로 설계된 4색등화기의 신호등구동장치(LSU)를 적, 황, 녹색의 3개 씩 2단 배열로 그룹화 하여, 3색등화기의 전용신호로 사용하는 방안을 제시하였다. 소프트웨어적으로 신호 맵 데이터의 코드값을 3색등화기의 적1 황1 녹1 적2 황2 녹색2의 LSU 출력에 맞게 설정하여, 링별(A/B링) LSU별로 전용신호를 스텝별로 구동하는 방안을 제안하였다. 전용신호 도입 시의 운영효과를 중앙버스전용차로가 운영되고, 좌회전이 허용되는 서울시 망우역교차로를 대상으로 분석한 결과 버스전용차로가 운영되고 있는 주도로(동-서)에서 지체가 크게 개선되어 교차로 전체의 지체시간이 70초/대 이상 개선되는 것으로 분석되었다.

  • PDF

코워킹 스페이스의 구성과 운영요소에 대한 중요도 분석 (An Importance Analysis of Coworking Space Organization and Operating Components)

  • 배철희;김정엽;이현석
    • 부동산연구
    • /
    • 제28권4호
    • /
    • pp.23-35
    • /
    • 2018
  • 사무공간의 공유는 초기 회의실 대여 등 단순한 사무공간의 대여로 시작하여, 주 업무공간과 업무지원 공간을 분리하여 지원하는 공유 오피스를 거쳐, 커뮤니티 형성을 유도하여 입주멤버들 간의 협업과 시너지를 극대화 할 수 있는 공간인 코워킹 스페이스로 발전했다. 본 연구는 사례를 통해 코워킹 스페이스를 구성하는 공간의 특성에 대해 파악 한다. 하드웨어 차원의 구성요소와 소프트웨어 차원의 운영요소들 중에 중요하다고 판단되는 요소를 도출하고, 코워킹 스페이스의 현재 근무자들을 대상으로 설문조사와 분석을 통해 중요도에 따른 우선순위를 제시한다. 분석결과 상위요소는 '공간구성', '멤버쉽관리', '코워킹 관리', '건축요소' 순으로 조사되었다. 일반 항목을 특성별로 구분하여 분석 하였을 때 각 특성별로 요소들 간의 우선순위에 차이가 있음을 알 수 있었으며, 자연스러운 커뮤니티의 형성이 코워킹 스페이스의 구성에 있어 중요했다. 향후 코워킹 스페이스를 구상할 때 '공간구성'과 함께 코워킹 스페이스의 특성을 고려한 맞춤형 커뮤니티 활성화에 대한 고려가 필요함을 시사한다. 본 연구는 건축요소 부터 공간구성, 멤버쉽 관리, 코워킹 관리의 세부요소들 까지 분석하여 종합적인 우선순위를 제시하였다는 것에 의미가 있다.

국내 전문대학의 고등직업교육 분야 공적개발원조(Official Development Assistance) 참여방안에 관한 연구 (A Study on Methods for Korean Colleges to Participate in Higher Vocational Education Area of Official Development Assistance)

  • 이태정;윤우영
    • 디지털융복합연구
    • /
    • 제19권5호
    • /
    • pp.47-55
    • /
    • 2021
  • 현재 우리의 직업교육훈련(TVET) ODA는 첫째, 단기 프로젝트 성 지원사업에 전체 TVET 예산의 70%가 사용되어 프로젝트 간의 연계성이 떨어지고 있다. 둘째, TVET ODA 예산이 하드웨어 지원사업에 편중되어 투자 대비 파급효과가 낮고, 마지막으로, 사업 시작 전 수원국 내의 수요조사가 미흡하여 TVET 사업의 효과가 저하되는 문제점이 있다. 본 연구는 ODA 사업의 통계자료 분석을 통해 한국의 TVET ODA의 특성을 분석하였다. 본 연구에서는 한국 TVET ODA의 경향성과 한계를 극복하기 위한 국내 전문대학의 참여방안을 제시하였다. 전문대학은 오랜 산학협력을 통해 쌓아온 경험을 바탕으로 수원국 현지 수요와 기업의 요구사항에 적합한 맞춤형 인재를 양성하는 데 유리하다. 또한, 국내에서 시행 중인 자격검증제도를 현지에 이식하고, TVET 관련 인력을 파견함으로써 소프트웨어 지원을 강화할 수 있다. 한편, 전문대학이 가진 사업별 사후평가와 취업 후 관리에 대한 역량이 TVET 사업의 사후관리에도 적극적으로 활용될 수 있다. 본 연구를 통해 더욱 다양한 전문대학 참여방안이 논의되기를 희망한다.

예측적 다중계층 동적배분모형의 구축 및 알고리즘 개발 (The Development of Predictive Multiclass Dynamic Traffic Assignment Model and Algorithm)

  • 강진구;박진희;이영인;원제무;류시균
    • 대한교통학회지
    • /
    • 제22권5호
    • /
    • pp.123-137
    • /
    • 2004
  • 시간에 따라 변화하는 네트워크 상황을 반영하는 통행배분 연구가 활발히 진행되고 있다. 이러한 연구의 배경에는 통행배분 모델이 도로망 계획이라고 하는 하드웨어 분야의 계획에만 그치지 않고 교통관리나 제어라고 하는 소프트웨어 분야의 계획에도 활용하고자 하는 사회적 필요성의 증가 때문이다. 또한, 통행배분 모형의 이론과 현실 사이의 괴리를 줄이고자 하는 차원에서 연구되고 있는 모형으로 다중계층 통행배분 모형이 있다. 이 모형은 다중 운전자 계층과 다차종 계층으로 구분되며 이중에서 동적모형과 결합될 수 있는 보다 현실성 있는 분야는 다차종 분야이다. 이러한 배경에서 본 연구의 목적은 이 두 분야를 결합한 다차종 동적 통행배분 모형을 구축하고자 한다. 이것은 동적 이용자 균형 배분 모형이 현재 이슈화 되고 있는 첨단교통체계(ITS)의 이론적 지주가 되고 있으며 따라서 이러한 동적모형을 다중계층 모형과 결합시킴으로써 보다 현실성 있는 동적 모형이 구축될 수 있을 것으로 기대되기 때문이다. 그렇지만 다수의 차종을 고려하게 되는 경우 기존의 동적 배분 모형의 구축을 위하여 필요한 FIFO가 위반된다. 이것은 FIFO 제약 조건하에 구축되는 기존의 동적 배분 모델링 방법으로는 다차종 동적모형의 구축이 불가능함을 의미한다. 따라서 본 연구에서는 FIFO 제약조건을 완화 시킬 수 있는 동적 네트워크의 모형을 구축하였으며 동시에 기존의 네트워크 부화 기법의 하나인 시뮬래이션 기법을 수정하여 본 연구의 모형에 적용될 수 있도록 고안하였다. 또한 해법(알고리즘) 분야오 기존의 최단경로 산정 알고리즘을 수정한 시간종속적인 최단경로 알고리즘과, 기존의 MSA를 수정한 알고리즘도 구축하였다. 이렇게 구축된 모형과 알고리즘을 격자형 격자형 네트워크에 적용하여 동적이용자 균형해를 산정하여 구축된 알고리즘의 수렴성을 검증하였다.

갈로이 선형 궤환 레지스터의 일반화 (Generalization of Galois Linear Feedback Register)

  • 박창수;조경언
    • 전자공학회논문지CI
    • /
    • 제43권1호
    • /
    • pp.1-8
    • /
    • 2006
  • 본 논문은 의사난수발생기로 사용할 수 있는 산술 시프트 레지스터(ASR, Arithmetic Shift Register)를 제안한다. 산술 시프트 레지스터는 $GF(2^n)$상에서 0이 아닌 초기 값에 0 또는 1이 아닌 임의의 수 D를 곱하는 수열로 정의한다. 그리고 이를 본 논문에서는 ASR-D로 표현한다. $GF(2^n)$상에서 $'D^k=1'$ 되는 t가 $'t=2^n-1'$로 유일하게 되는 비복원다항식이 ASR-D의 특성다항식이며, ASR-D의 주기는 $'2^n-1'$로 최대주기를 가진다 갈로이 선형 궤환 시프트 레지스터는 $ASR-2^{-1}$에 해당한다. 그러므로 제안하는 산술 시프트 레지스터는 갈로이 선형 제환 시프트 레지스터를 일반화한 것이다. $GF(2^n)$상의 ASR-D의 선형복잡도는 $'n{\leq}LC{\leq}\frac{n^2+n}{2}'$으로 종래의 선형 궤환 시프트 레지스터와 비교하여 안정도가 높다. 제안한 산술 시프트 레지스터의 소프트웨어 구현은 종래의 선형 제환 시프트 레지스터에 비하여 효율적이며, 하드웨어 복잡도는 동일하다. 제안한 산술 시프트 레지스터는 종래의 선형 제환 시프트 레지스터와 같이 암호, 오류수정부호, 몬테카를로 적분, 데이터통신 등 여러 분야에서 폭 넓게 사용될 수 있다.