• 제목/요약/키워드: frequency multiplication

검색결과 144건 처리시간 0.024초

임피던스 튜브 내에 설치된 평판의 음파투과해석 (An Analysis of the Sound Transmission through a Plate Installed inside an Impedance Tube)

  • 김현실;김봉기;김상렬;이성현
    • 한국음향학회지
    • /
    • 제34권3호
    • /
    • pp.219-226
    • /
    • 2015
  • 본 논문은 단면이 정사각형인 임피던스 튜브 내에 고정된 평판의 STL(Sound Transmission Loss)을 해석적으로 구하는 방법을 다루었다. 평판의 진동과 튜브 내의 음장의 연성거동(coupled motion)을 고려하였는데 평판의 진동과 튜브 음장을 무한 급수의 합으로 전개하였으며 평면파 가정을 이용하여 처음 몇 개의 모드만 고려하여도 충분히 정확한 결과를 얻음을 보였다. 평판은 클램프(clamp) 지지로 가정하였는데 진동 모드는 단면의 가로 및 세로방향 보(beam) 진동 모드의 곱으로 전개하였고 고유진동수는 Rayleigh-Ritz 방법을 이용하여 구하였다. 평판의 STL은 가장 낮은 고유진동수에서 골(dip)을 가지며 주파수가 이보다 작아지면 STL은 커짐을 보였다. 기존 논문의 측정 및 FEM(Finite Element Method) 해석결과와 비교한 결과 잘 일치함을 확인하였다.

IMPATT 다이오드의 백여혼합에 관한 연구 (A Study on the Self-Excited Mixing effect of IMPATT Diodes)

  • 박규태;이종악;이태호
    • 대한전자공학회논문지
    • /
    • 제11권2호
    • /
    • pp.5-11
    • /
    • 1974
  • IMPATT다이오드의 자기혼합효과(self mixing effect)를 이론으로 해석하고 실험으로 확인하였다. 이론은 증배과정에서 외부의 마이크로도 신호에 의하여 공간전하가 변조를 받는 것에 근거하였다. 비이트출력은 신호전력과 IMPATT다이오드발진전력에 직선적으로 비례하였고 IMPATT다이오드의 부성저항이 클수록 비이트출력이 증대하였다. 실험은 GaAs의 EPi층과 금속사이의 Schottky접합을 갖는 IMPATT다이고드를 사용하였다. 전자계산기의 계산결과 10(GHz)에서 변환이득은 -0.4[db]였으며 실험치는 비이트주파수 20(MHz)에서 -6.6[db]였다. 이 차이는 Read모델의 단순한 가정과 공진기의 구조에 의한 것이었다. 1개의 다이오드가 국부발진 및 R합작용을 동시에 수행할 수 있었으며, 또 변환이득은 일반다이오드보다 높았고 IMPATT다이오드의 발진출력에 따란 증대시킬 수 있었다.

  • PDF

4차 보간 필터를 사용한 데시메이션 필터의 통과대역/저지대역 특성 개선 (Passband Droop and Stopband Attenuation Improvement of Decimation Filters Using Interpolated Fourth-Order Polynomials)

  • 장영범;이원상;유현중
    • 한국통신학회논문지
    • /
    • 제29권6C호
    • /
    • pp.777-784
    • /
    • 2004
  • 이 논문에서는 CIC(Cascaded Integrator-Comb) 필터와 half band 필터를 직렬로 연결하여 사용하는 데시메이션 필터의 주파수 응답을 향상시키는 보간 필터를 제안한다. 기존의 방식들은 통과대역의 리플 특성만을 향상시키나, 이 논문에서는 통과대역의 특성과 저지대역의 감쇠특성을 동시에 향상시키는 IFOP(Interpolated Fourth-Order Polynomials) 필터를 제안한다. 설계 방법도 저지대역을 특성향상을 완료한 후에 통과대역 특성을 향상시키므로 최적화 프로그램을 사용하지 않고도 체계적으로 설계가 가능함을 보였다. 제안된 필터는 곱셈이 2개 필요한 구조이므로 부가적인 연산량이 적으며, 또한 선형위상의 특성을 갖고 있으므로 선형위상 특성을 그대로 유지할 수 있다. 예제들을 통하여 저지대역과 통과대역의 특성이 향상되는 양을 관찰하였으며, Verilog-HDL coding을 통하여 계수 양자화 영향도 분석하였다.

IEEE 802.11a OFDM 타이밍 동기화기 블록의 저면적 설계 및 구현 (Low Area Design and Implementation for IEEE 802.11a OFDM Timing Synchronization Block)

  • 석상철;장영범
    • 대한전자공학회논문지SD
    • /
    • 제49권2호
    • /
    • pp.31-38
    • /
    • 2012
  • 이 논문에서는 IEEE 802.11a OFDM MODEM SoC용 타이밍 동기화 블록에 대한 저면적 구조를 제안한다. IEEE 802.11a의 타이밍 동기화 블록은 큰 구현 면적을 필요로 한다. 제안된 자기 상관 방식의 타이밍 동기화 블록 구조는 전치 직접형 필터 구조를 사용하여 곱셈 연산을 최소화하였다. 또한 CSD(Canonic Signed Digit) 계수를 이용하는 기술과 Common Sub-expression Sharing 기술을 적용하여 곱셈연산을 저면적으로 구현하였다. 제안된 타이밍 동기화 블록 구조에 대하여 Verilog-HDL 코딩과 0.13 micron 공정을 사용하여 합성한 결과, 기존 구조와 비교하여 22.7%의 구현 면적 감소 효과를 얻을 수 있었다.

A Multi-Level Accumulation-Based Rectification Method and Its Circuit Implementation

  • Son, Hyeon-Sik;Moon, Byungin
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제11권6호
    • /
    • pp.3208-3229
    • /
    • 2017
  • Rectification is an essential procedure for simplifying the disparity extraction of stereo matching algorithms by removing vertical mismatches between left and right images. To support real-time stereo matching, studies have introduced several look-up table (LUT)- and computational logic (CL)-based rectification approaches. However, to support high-resolution images, the LUT-based approach requires considerable memory resources, and the CL-based approach requires numerous hardware resources for its circuit implementation. Thus, this paper proposes a multi-level accumulation-based rectification method as a simple CL-based method and its circuit implementation. The proposed method, which includes distortion correction, reduces addition operations by 29%, and removes multiplication operations by replacing the complex matrix computations and high-degree polynomial calculations of the conventional rectification with simple multi-level accumulations. The proposed rectification circuit can rectify $1,280{\times}720$ stereo images at a frame rate of 135 fps at a clock frequency of 125 MHz. Because the circuit is fully pipelined, it continuously generates a pair of left and right rectified pixels every cycle after 13-cycle latency plus initial image buffering time. Experimental results show that the proposed method requires significantly fewer hardware resources than the conventional method while the differences between the results of the proposed and conventional full rectifications are negligible.

수정진동자를 이용한 적조예측 방법의 개발 (Development of Red-Tide Prediction Technique Using Quartz Crystal Oscillator)

  • 김병철;김영한;장상목
    • 한국항해항만학회지
    • /
    • 제28권6호
    • /
    • pp.573-578
    • /
    • 2004
  • 해조류의 증식에 가장 큰 영향을 주는 것은 증식에 필요한 영양소와 적절한 수온 등 성장환경을 적절하게 유지시킬 필요가 있으나 해조류의 종류가 매우 다양하여 이들 각각에 개별적으로 대처하는 것이 매우 어렵다. 그러므로 본 연구에서는 실제의 미생물이 서식하고 있는 원수를 이용하여 적절한 온도를 유지시켜 미생물의 증식을 촉진시키고 이러한 미생물의 개체수를 측정하는 센서를 개발하였다. 이 센서를 이용하면 해조류의 양이 갑자기 증가하는 초기상황을 찾아낼 수 있으므로 해조류의 급격한 증식을 미리 예측할 수 있다.

밀링가공에서의 커더 런 아웃량 검출에 관한 연구 (A Study on the Detection of Cutter Runout Magnitude in Milling)

  • 황준;정의식;이기용;신승춘;남궁석
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1995년도 추계학술대회 논문집
    • /
    • pp.151-156
    • /
    • 1995
  • This paper presents a methodology for real-time detecting and identifying the runout geometry of an end mill. Cutter runout is a common but undesirable phenomenon in multi-tooth machining such as end-milling process because it introduces variable chip loading to insert which results in a accelerated tool wear,amplification of force variation and hence enlargement vibration amplitude. Form understanding of chip load change kinematics, the analytical sutting force model was formulated as the angular domain convolution of three dynamic cutting force component functions. By virtue of the convolution integration property, the frequency domain expression of the total cutting forces can be given as the algebraic multiplication of the Fourier transforms of the local cutting forces and the chip width density of the cutter. Experimental study are presented to validata the analytical model. This study provides the in-process monitoring and compensation of dynamic cutter runout to improve machining tolerance tolerance and surface quality for industriql application.

  • PDF

복합근전도로부터 자발성분과 유발성분을 추출하기 위한 알고리즘 개발 (A New Algorithm for Extracting Voluntary Component and Evoked Component from Mixed EMG)

  • 송동진;황선희;강곤
    • 대한의용생체공학회:의공학회지
    • /
    • 제29권6호
    • /
    • pp.502-511
    • /
    • 2008
  • This study was designed to develop a new algorithm to extract the voluntary EMG and the evoked EMG from a mixed EMG generated when the muscle is stimulated both voluntarily and by electrical stimulation in the FES system. The proposed parallel filter algorithm consists of three phases: (1) Fourier transform of the mixed EMG, (2) multiplication of the transformed signal to two frequency functions, and (3) inverse Fourier transform. Four incomplete spinal cord injured patients participated in the experiments to evaluate the algorithm by measuring the knee extensor torque and the EMG signals from the quadriceps. Two functions of the algorithms were evaluated: (1) extraction of the evoked EMG and (2) the voluntary EMG from the mixed EMG. The results showed that the algorithm enabled us to separate the two EMG components in real time from the mixed EMG. The algorithm can and will be used for estimating the voluntary torque and the evoked torque independently through an artificial neural network based on the two EMG components, and also for generating a trigger signal to control the on/off time of the FES system.

고체지구조석계산에 있어 몇 가지 이론적 고찰 (Some Theoretical Considerations in Body Tide Calculation)

  • 나성호;신영홍;백정호
    • 지구물리와물리탐사
    • /
    • 제14권2호
    • /
    • pp.133-139
    • /
    • 2011
  • 지구조석을 계산하는데 있어 가장 주요한 항은 달이나 태양에 의한 구면조화차수가 2인 항으로서 지구조석의 약 98%를 이루며, 나머지는 3차 이상의 고차 항들이다. 그런데 차수 3항과 그 이상의 고차수의 항들의 값들은 차수 2항과는 다른 상수가 각각 곱하여져서 계산되어야 한다. 본 연구에서는 조석에 의한 중력변화, 변위 및 수직선의 변화에 대한 바른 계산을 검토하였으며, 필요한 관련상수들을 다시 구하였다. 동일차수내의 다른 계수의 조화함수적 조석주기의존성을 토의하였다. 한편, 지구조석을 계산하는데 관련된 중요한 개념들을 요약 소개하였다.

GPS를 이용한 위치 결정에서의 오차 해석 (An Error Analysis of GPS Positioning)

  • 박찬식
    • 제어로봇시스템학회논문지
    • /
    • 제7권6호
    • /
    • pp.550-557
    • /
    • 2001
  • There are several applications and error analysis methods using GPS(Global Positioning System) In most analysis positioning and timing errors are represented as the multiplication of DOP(Dilution Of Precision) and measurement errors, which are affected by the receiver and measurement type. Therefore, lots of DOPs are defined and used to analyze and predict the performance of positioning and timing systems. In this paper, the relationships between these DOPs are investigated in detail, The relationships between GDOP(Geometric DOP), PDOP(Position DOP) and TDOP(Time DOP) in the absolute positioning are de-rived. Using these relationships, the affect of clock bias is analyzed. The relationships between RGDOP(Relative DOP) and PDOP are also derived in relative positioning where the single difference and double dif-ference techniques are used. From the results, it is expected that using the common clock will give better performance when the single difference technique is used while the effects of clock is eliminate when the double difference technique is used. Finally, the error analyses of dual frequency receivers show that the narrow lane measurements give more accurate results than wide line of or L1. L2 independent measurements.

  • PDF