• 제목/요약/키워드: dual-band VCO

검색결과 21건 처리시간 0.025초

GSM / WCDMA 통신용 이중대역 CMOS 주파수 합성기 설계 (Design of a Dual band CMOS Frequency Synthesizer for GSM and WCDMA)

  • 한윤택;윤광섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.435-436
    • /
    • 2008
  • This paper presents a dual band frequency synthesizer for GSM and Wideband CDMA which is designed in a standard 0.13um CMOS 1P6M process. The shared components include phase frequency detector (PFD), charge pump (CP), loop filter, integer frequency divider(128/129 DMP, 4bit PC, 3bit SC) and Low noise Ring-VCO. A high-speed low power dual modulus prescaler is proposed to operate up to 2.1GHz at 3.3V supply voltage with 2mW power consumption by simulation. The simulated phase noise of VCO is -101dBc/Hz at 200kHz offset frequency from 1.9GHz.

  • PDF

Dual Coupled Spiral 공진기를 이용한 X-대역 저위상 잡음 전압 제어 발진기 (X-band Low Phase Noise VCO Using Dual Coupled Spiral Resonator)

  • 김양현;서철헌;하성재;이복형
    • 대한전자공학회논문지TC
    • /
    • 제46권11호
    • /
    • pp.56-60
    • /
    • 2009
  • 본 논문에서는 낮은 위상잡음을 개선하기 위하여 마이크로스트립 사각 병렬 나선형 공진기를 이용한 향상된 전압 제어 발진기를 제시하였다. 마이크로스트립 사각 개방 루프 공진기는 큰 결합 계수 값을 갖는데 이는 Q값을 크게 만들고 전압 제어발진기의 위상 잡음을 줄일 수 있다. 1.8 V의 공급 전압을 사용한 전압 제어 발진기는 8.935~9.4 GHz의 주파수 조절 범위에서 -115.0~-117.34 dBc/Hz @100 kHz의 위상 잡음 특성을 갖는다. 마이크로스트립 사각 병렬 나선형 공진기와 일반적인 나선형 공진기를 비교했을 때, 개선된 Q값 특성은 -32.7 dB와 -57.6 dB이다. 제작된 저위상 잡음 전압 제어 발진기는 X-대역에서 전압 발진기로 이용될 수 있음을 확인 하였다.

초소형 중계기용 듀얼 밴드 주파수합성기 개발에 관한 연구 (A Study on the Development of Dual-band PLL Frequency Synthesizer for miniature Repeater)

  • 나영수;김진섭;강용철;변상기;나극환
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 통신소사이어티 추계학술대회논문집
    • /
    • pp.37-40
    • /
    • 2003
  • The 1.63㎓, 2.33㎓ dual-band PLL frequency synthesizer has been developed for applications to the miniature repeater. The miniature dual-band repeater will be used at shopping mall, basements and underground parking lots. The in-loop 1.63㎓, 2.33㎓ dual-band PLL frequency synthesizer has been developed by designing Si BJT VCO and PLL loop circuits with Colpitts. The prototype of 1.63㎓, 2.33㎓ dual-band PLL frequency synthesizer of size 19${\times}$19${\times}$8(mm) has shown operating frequencies of 1.63㎓, 2.33㎓ ranges, RF output of 1dBm(PCS), 1dBm(IMT-2000), phase noise of -100 dBc/Hz(PCS), -95dBc/Hz(IMT-2000) at 10KHz offset, harmonics suppression of -24dB c(PCS), -15dBc(IMT-2000).

  • PDF

메타구조의 이중 사각 루프를 이용한 X-Band 전압 제어 발진기 구현에 관한 연구 (Low Phase Noise VCO with X -Band Using Metamaterial Structure of Dual Square Loop)

  • 신두섭;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제47권12호
    • /
    • pp.84-89
    • /
    • 2010
  • 본 논문에서는 마이크로스트립 사각 개방 루프 이중 Split Ring 공진기를 이용하여 전압 제어 발진기의 위상 잡음 특성을 줄이기 위한 새로운 구조를 제안하였다. 이러한 특성 실현을 위하여 마이크로스트립 사각 개방 루프의 형태를 갖는 사각 형태의 이중 Split Ring 공진기에 대하여 연구하였다. 일반적인 마이크로스트립 선로 공진기뿐만 아니라 위상 잡음 특성을 개선하기 위하여 제안된 마이크로스트립 사각 개방 루프 공진기와 마이크로스트립 사각 개방 루프 Split Ring 공진기와 비교할 경우에도 마이크로스트립 사각 개방 루프 이중 SRR는 더 큰 결합 계수를 갖으며, 이로 인하여 얻을 수 있는 더 높은 Q 값을 통하여 전압 제어 발진기의 위상 잡음을 줄 일 수 있다. 1.7V의 공급 전력을 갖는 전압 제어 발진기는 주파수 조절 범위, 11.74~11.75 GHz에서 -123.2~-122.0 dBc/Hz @ 100 kHz의 위상 잡을 특성을 갖는다. 이 전압 제어 발진기의 Figure Of Merit (FOM)은 동일한 주파수 조절 범위에서 -214.8~-221.7 dBc/Hz @ 100 kHz를 갖는다. 기본적인 마이크로스트립 선로 공진기, 마이크로스트립 사각 개방 루프 공진기와 비교할 경우, 제안된 공진기를 이용한 전압 제어 발진기의 위상 잡음 특성은 각각 26 dB, 10 dB 개선되었다.

디스플레이 인터페이스에 적용된 6 Gbps급 송신기용 PLL(Phase Locked Loop) 설계 (A Design of PLL for 6 Gbps Transmitter in Display Interface Application)

  • 유병재;조현묵
    • 전기전자학회논문지
    • /
    • 제17권1호
    • /
    • pp.16-21
    • /
    • 2013
  • 최근 주파수 합성기는 협대역으로 설계를 하거나 광대역 주파수 합성기의 경우 이중루프구조로 설계하여 위상잡음을 줄이는 방식을 사용하고 있다. 그러나 이중루프구조의 주파수 합성기는 전압제어발진기의 중심주파수 불일치와 추가적인 루프를 필요로 하는 단점을 가지고 있다. 본 논문에서는 800Mhz ~ 3Ghz를 지원하는 새로운 구조의 단일루프 형태의 다중제어 광대역 주파수 합성기를 제안한다. 본 논문의 주파수 합성기의 전압제어발진기는 Coarse 제어 전압과 Fine제어전압을 고정되며, 최종적으로 낮은 Kvco를 가지게 된다. 주파수 합성기의 모의실험은 UMC $0.11{\mu}m$ 공정에서 검증하였으며, 제안된 주파수 합성기는 다양한 응용분야에 사용될 수 있을 것으로 기대된다.

저 비용 듀얼 대역 전압 제어 발진기 설계 (An Ultra Low Cost, Dual-band VCO Design at GSM/DCN)

  • 오태성;이영훈
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2001년도 종합학술발표회 논문집 Vol.11 No.1
    • /
    • pp.235-238
    • /
    • 2001
  • 단일 단말기로부터 멀티 통신이 가능하게 됨에 따라 광대역 또는 듀얼대역에서 사용되는 RF 소자 개발이 중요시되고 있다. 그러므로 소형, 저 비용의 멀티대역 VCO(Voltage Controlled Oscillator)개발이 요구된다. 본 논문에서 GSM/DCN 대역에서 사용 가능한 듀얼밴드 VCO을 설계하였다. 하나의 발진부, 듀얼 공진부, 완충증폭기, 스위치회로로 구성되었으며, 위상 보정 기법을 이용하여 각 밴드에 대한 발진 조건을 만족시키므로 사용 부품의 수를 줄일 수 있어 저 비용, 소형화, 낮은 위상잡음(phase noise)을 얻을 수 있다. 설계된 듀얼 VCO는 GSM 대역에서 -110dBc/Hz(100kHz offset) 이하의 위상 잡음과 DCN 대역에서 -108dBc/Hz(100kHz offset)의 위상 특성을 보인다. 출력전력은 0$\pm$3dBm이며 소비전력 7mA로 만족할만한 성능을 보인다.

  • PDF

WLAN을 위한 5.2GHz/2.4GHz 이중대역 주차수 합성기의 설계 (Design of a 5.2GHz/2.4GHz Dual band CMOS Frequency Synthesizer for WLAN)

  • 김광일;이상철;윤광섭;김석진
    • 한국통신학회논문지
    • /
    • 제32권1A호
    • /
    • pp.134-141
    • /
    • 2007
  • 본 논문은 $0.18{\mu}m$ CMOS 공정으로 설계된 5.2GHz와 2.4GHz 이중 대역 무선 송수신기를 위한 주파수합성기를 제안한다. 2.4GHz 주파수는 스위치드 커패시터와 2분주기를 동작시켜서 발생시키고, 5.2GHz는 전압 제어 발진기의 출력 주파수로부터 직접 발생시키도록 설계하였다. 제안된 주파수합성기의 전체 전력소모는 25mW이며, 전압 제어 발진기의 전력소모는 3.6mW이다. 모의 실험된 주파수 합성기의 위상 잡음은 스위치드 커패시터 회로가 동작할 때, 200kHz 옵셋 주파수에서 -101.36dBc/Hz이고, 락킹 시간은 $4{\mu}s$이다.

A CMOS Frequency divider for 2.4/5GHz WLAN Applications with a Simplified Structure

  • Yu, Q.;Liu, Y.;Yu, X.P.;Lim, W.M.;Yang, F.;Zhang, X.L.;Peng, Y.
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제11권4호
    • /
    • pp.329-335
    • /
    • 2011
  • In this paper, a dual-band integer-N frequency divider is proposed for 2.4/5.2 GHz multi-standard wireless local area networks. It consists of a multi-modulus imbalance phase switching prescaler and two all-stage programmable counters. It is able to provide dual-band operation with high resolution while maintaining a low power consumption. This frequency divider is integrated with a 5 GHz VCO for multi-standard applications. Measurement results show that the VCO with frequency divider can work at 5.2 GHz with a total power consumption of 22 mW.

저전력 2.5GHz/0.5GHz CMOS 이중 주파수합성기 완전 집적화 설계 (Fully Integrated Design of a Low-Power 2.5GHz/0.5GHz CMOS Dual Frequency Synthesizer)

  • 강기섭;오근창;박종태;유종근
    • 전기전자학회논문지
    • /
    • 제11권1호통권20호
    • /
    • pp.15-23
    • /
    • 2007
  • 본 논문에서는 0.2$\mu$m CMOS 공정을 사용하여 무선 LAN 응용을 위한 이중대역 주파수 합성기를 설계하였다. 회로 설계시 저전력 특성에 중점을 두었다. 특히 VCO, 프리스케일러 등 핵심회로 설계시 전력소모를 최소화하도록 하였다. 모든 구성 소자를 on-chip화하여 외부 소자의 필요성을 제거 하였으며, 다양한 주파수에 동작이 가능하도록 외부 데이터에 의해 동작 주파수를 프로그램 한 수 있도록 하였다. 설계된 주파수 합성기의 RF 대역 동작 주파수 범위는 2.3GHz$\sim$2.7GHz이며, IF 대역 범위는 250MHz$\sim$800MHz이다. 설계된 RF 블록과 IF 블록은 2.5V의 전원으로부터 각각 5.14mA@2.5GHz와 1.08mA@0.5GHz의 적은 전류를 소모한다. IF 대역에서 측정된 위상 잡음은 in-band에서는 -85dBc/Hz이고, 1MHz offset 에서는 -105dBc/Hz이다. 전체 칩 크기는 1.7mm$\times$l.7mm 이다.

  • PDF

초고속 정보통신망을 위한 이동수신 시스템에 관한 연구 (A Study on the Mobile Communication System for the Ultra High Speed Communication Network)

  • 김갑기;문명호;신동헌;이종악
    • 전기전자학회논문지
    • /
    • 제2권1호
    • /
    • pp.1-14
    • /
    • 1998
  • 본 논문에서는 초고속 정보통신망에 이용할 수 있는 이동수신 시스템 단말기의 RF 핵심부품인 안테나, 저잡음 증폭기, 혼합기, VCO와 베이스밴드 처리부에서의 변복조 시스템을 연구하였다. 고속 디지털 통신을 행하는 경우, 안테나의 대역폭과 멀티패스에 의해 생기는 선택성 페이딩이 커다란 문제가 될 수 있는 데 이를 해결하기 위한 방안으로 루프구조의 자계 안테나 특성을 갖는 광대역 소형 MSA(Microstrip Antenna)를 설계 제작하였다. 2단 저잡음 증폭기는 잡음 특성이 우수한 NE32584C를 사용하여 첫단에서 0.4dB 이하의 잡음지수를 갖도록 최적화 하였으며, 두 번째 단은 충분한 이득을 얻을 수 있도록 설계하였다. 그 결과 전체 잡음 지수는 중심 주파수에서 약 0.5dB, 이득은 39dB를 얻었다. 분포형 주파수 혼합기는 Dual-Gate GaAs MESFET를 사용하여 입력단에 하이브리드를 사용하지 않고 10dB 이상의 LO/RF 분리도를 얻었고, 회로의 크기를 최소화하였다. 또한, 선형적인 혼합 신호를 출력하여 베이스밴드에서의 신호왜곡을 감소 시켰으며, 주파수 혼합작용과 증폭작용이 동시에 이루어지므로 변환이득을 얻을 수 있고 분포형 증폭이론을 적용하여 광대역특성을 갖도록 설계하였다. VCO(voltage control oscillator)의 설계는 대신호 해석을 통한 발진기 이론을 도입하여 비교적 안정된 신호를 출력할 수 있도록 설계 제작하였다. 베이스밴드 처리부의 변복조 시스템은 선호의 대역폭을 넓히고 내잡음 간섭성 등에 우수한 방식으로 알려져 있는 DS/SS(Direct Sequence/spread Spectrum) 방식의 시스템 설계이론을 적용하였다. 본 연구에서는 BER 특성이 우수하고 고속 디지털 신호처리에 유리한 DQPSK 변/복조방식을 채택하였으며 PN 부호 발생기는 m-계열 부호를 출력하도록 하였다.

  • PDF