• 제목/요약/키워드: digital LDO

검색결과 15건 처리시간 0.019초

위상 배열 안테나를 위한 C-대역 CMOS 양방향 T/R 칩셋 (A C-Band CMOS Bi-Directional T/R Chipset for Phased Array Antenna)

  • 한장훈;김정근
    • 한국전자파학회논문지
    • /
    • 제28권7호
    • /
    • pp.571-575
    • /
    • 2017
  • 논문은 $0.13{\mu}m$ TSMC CMOS 공정을 이용한 위상 배열 안테나의 C-대역 양방향 T/R 칩셋에 관한 연구이다. 위상 배열 안테나의 필수 부품인 T/R 칩셋은 6 비트 위상변위기, 6 비트 가변 감쇄기, 양방향 증폭기로 구성하였다. 위상 변위기의 경우 정밀한 빔 조향을 위해서 $5.625^{\circ}$의 간격으로 최대 $354^{\circ}$까지 제어가 가능하며, 측엽 레벨을 제어하기 위한 가변 감쇄기는 0.5 dB 간격으로 최대 31.5 dB까지 감쇄가 가능하다. 또한, 1.2 V의 안정적인 전원공급을 위한 LDO(Low Drop Output) 레귤레이터와 디지털 회로의 제어가 간편하도록 SPI(Serial Peripheral Interface)를 집적화 하였으며, 칩 크기는 패드를 포함하여 $2.5{\times}1.5mm^2$이다.

밀리미터파 추적 레이더용 전원공급기 개발 (Development of Power Supply for Millimeter-wave Tracking Radars)

  • 이동주;최진규;주지한;권준범;변영진
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.123-127
    • /
    • 2021
  • 밀리미터파 추적 레이더는 다양한 환경조건에서 운용 가능해야하므로 기존의 추적 레이더에 비해 동등 이상의 연산능력 및 소형화를 요구한다. 본 논문에서는 밀리미터파 추적 레이더에 적용하기 위한 소형 전원공급기 설계 및 구현방안에 대해 기술한다. FPGA/DSP 등 디지털회로의 저전압/고전류 및 전압 정밀도 요구사항 충족을 위해 Point of Load (POL) 컨버터를 적용하였으며, 전력밀도를 향상시키고 시스템 효율을 개선할 수 있다. 부하가 크지 않은 출력전압에는 LDO (Low Dropout) 등을 적용하여 최대 출력 375 W, 출력 전원 8종의 단일 입력-다중 출력 전원공급기를 개발하였다. 최대 부하 조건에서 전압정밀도 <±2 %, 잡음레벨 <50 mVpp 특성을 확인하였다.

Design of a High Dynamic-Range RF ASIC for Anti-jamming GNSS Receiver

  • Kim, Heung-Su;Kim, Byeong-Gyun;Moon, Sung-Wook;Kim, Se-Hwan;Jung, Seung Hwan;Kim, Sang Gyun;Eo, Yun Seong
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제4권3호
    • /
    • pp.115-122
    • /
    • 2015
  • Global Positioning System (GPS) is used in various fields such as communications systems, transportation systems, e-commerce, power plant systems, and up to various military weapons systems recently. However, GPS receiver is vulnerable to jamming signals as the GPS signals come from the satellites located at approximately 20,000 km above the earth. For this reason, various anti-jamming techniques have been developed for military application systems especially and it is also required for commercial application systems nowadays. In this paper, we proposed a dual-channel Global Navigation Satellite System (GNSS) RF ASIC for digital pre-correlation anti-jam technique. It not only covers all GNSS frequency bands, but is integrated low-gain/attenuation mode in low-noise amplifier (LNA) without influencing in/out matching and 14-bit analogdigital converter (ADC) to have a high dynamic range. With the aid of digital processing, jamming to signal ratio is improved to 77 dB from 42 dB with proposed receiver. RF ASIC for anti-jam is fabricated on a 0.18-μm complementary metal-oxide semiconductor (CMOS) technology and consumes 1.16 W with 2.1 V (low-dropout; LDO) power supply. And the performance is evaluated by a kind of test hardware using the designed RF ASIC.

IC-임베디드 PCB 공정을 사용한 DVB-T/H SiP 설계 (Design of DVB-T/H SiP using IC-embedded PCB Process)

  • 이태헌;이장훈;윤영민;최석문;김창균;송인채;김부균;위재경
    • 대한전자공학회논문지SD
    • /
    • 제47권9호
    • /
    • pp.14-23
    • /
    • 2010
  • 본 논문에서는 유럽에서 사용되는 이동형 디지털 방송인 DVB-T/H 신호를 수신 및 신호처리 가능한 DVB-T/H SiP를 제작하였다. DVB-T/H SiP는 칩이 PCB 내부에 삽입될 수 있는 IC-임베디드 PCB 공정을 적용하여 설계되었다. DVB-T/H SiP에 삽입된 DVB-T/H IC는 신호를 수신하는 RF 칩과 어플리케이션 프로세서에서 활용할 수 있도록 수신된 신호를 변환하는 디지털 칩 2개를 원칩화한 모바일 TV용 SoC 이다. SiP 에는 DVB-T/H IC를 동작하기 위해 클럭소스로써 38.4MHz의 크리스탈을 이용하고, 전원공급을 위해 3MHz로 동작하는 DC-DC Converter와 LDO를 사용하였다. 제작된 DVB-T/H SiP는 $8mm{\times}8mm$ 의 4 Layer로 구성되었으며, IC-임베디드 PCB 기술을 사용하여 DVB-T/H IC는 2층과 3층에 배치시켰다. 시뮬레이션 결과 Ground Plane과 비아의 확보로 RF 신호선의 감도가 개선되었으며 SiP로 제작하는 경우에 Power 전달선에 존재하는 캐패시터와 인덕터의 조정이 필수적임을 확인하였다. 제작된 DVB-T/H SiP의 전력 소모는 평균 297mW이며 전력 효율은 87%로써 기존 모듈과 동등한 수준으로 구현되었고, 크기는 기존 모듈과 비교하여 70% 이상 감소하였다. 그러나 기존 모듈 대비평균 3.8dB의 수신 감도 하락이 나타났다. 이는 SiP에 존재하는 DC-DC Converter의 노이즈로 인한 2.8dB의 신호 감도 저하에 기인한 것이다.

CMOS 공정을 이용한 1.8 GHz 6-포트 기반의 임피던스 변조기 (1.8-GHz Six-Port-Based Impedance Modulator Using CMOS Technology)

  • 김진현;김정근
    • 한국전자파학회논문지
    • /
    • 제29권5호
    • /
    • pp.383-388
    • /
    • 2018
  • 본 논문은 CMOS 공정을 이용하여 1.8 GHz 대역에서 임의의 부하 임피던스를 스위치 제어를 통해 가변 하는 6-포트 기반의 임피던스 변조기에 관한 연구이다. 1.8 GHz 대역 임피던스 변조기는 전력 분배기(Wilkinson power divider), $90^{\circ}$ 하이브리드 결합기(quadrature hybrid coupler), 그리고 각각의 서로 다른 부하 임피던스 선택을 위한 SP3T 스위치들로 구성하였다. 제안된 임피던스 변조기는 1.4~2.2 GHz에서 -13 dB 삽입손실과 10 dB 이상의 입/출력 반사손실 결과를 얻었다. 또한, 3.3 V의 안정적인 전원공급을 위한 LDO(Low Drop Output) 레귤레이터와 디지털 회로 제어가 간편하도록 SPI(Serial Peripheral Interface)를 집적화했으며, 칩 크기는 패드를 포함하여 $1.7{\times}1.8mm^2$이다.