• Title/Summary/Keyword: common mode signal

검색결과 100건 처리시간 0.028초

뇌기능 영상을 위한 TRFGE와 CGE 기법에서 자화율 효과의 정량적 해석 (Quantitative Analysis of Susceptibility Effects in TRFGE and CGE Sequences for Functional MRI)

  • 정순철;노용만;조장희
    • Investigative Magnetic Resonance Imaging
    • /
    • 제1권1호
    • /
    • pp.66-74
    • /
    • 1997
  • 혈액의 산소화와 불 산소화에 따른 국부적인 자화율 효과의 변화에 의한 자장의 불 균일성에 민감한 경사 자장 에코 기법은 현재의 뇌기능 MR 영상의 기본이 되고 있다. 일반적으로 이러한 경사 자장 에코기법은 $T2^{*}$ 혹은 BOLD효과에 의한 자장의 불 균일성의 증가가 신호의 감소로 나타난다. BOLD 효과는 주자장에 대한 핏줄의 방향이나 영상 형식, 즉, 횡단면, 관상면, 또는 시상면에 따라 달라진다. 그래서 영상 형식과 영상면에 대한 기울임 각에 따른 신호의 변화와 BOLD 효과의 변화에 대한 정량적인 연구를 하였다. 연구는 자화율 효과에 대해 다른 민감도를 가지는 TRFGE 와 CGE 기법으로 이루어졌다. 컴퓨터 모의 실험과 실험 결과를 본 논문에 나타내었다.

  • PDF

상용 이미지 처리 프로세서를 이용한 열화상 이미지 처리 모듈 개발 (Development of Thermal Image Processing Module Using Common Image Processor)

  • 한준환;차정우;김보미;임재성
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제9권1호
    • /
    • pp.1-8
    • /
    • 2020
  • 열화상 장비는 빛이 없는 암흑 상태에서도 물체에서 발산하는 적외선을 탐지하여 이를 영상으로 제공하는 장비이다. 이러한 장점으로 기존 활용되던 군사 분야와 더불어 자동차 및 감시시스템 등 다양한 민수 분야로 활용분야가 넓어지고 있다. 본 논문에서는 상용 이미지 처리 프로세서를 이용한 열화상 이미지 처리 모듈을 제안한다. 제안한 모듈은 기존 FPGA 기반 열화상 이미지 모듈대비 약 10~20%의 성능향상을 보이며, 대기모드를 포함하면 최대 50%까지 성능향상을 보인다. 그리고 시스템 모듈화를 통한 높은 확장성을 보장한다. 뿐만 아니라 제안한 모듈은 기존의 FPGA 기반 모듈의 단점인 낮은 확장성과 재활용성을 보완함으로써 개발 기간 및 비용 단축, 다양한 응용이 가능하다. 따라서, 이러한 장점으로 다양한 고객의 요구사항 만족, 제품 설계 및 개발 일정 단축 등 다양한 이점을 얻을 것으로 기대한다.

Enhanced least square complex frequency method for operational modal analysis of noisy data

  • Akrami, V.;Zamani, S. Majid
    • Earthquakes and Structures
    • /
    • 제15권3호
    • /
    • pp.263-273
    • /
    • 2018
  • Operational modal analysis is being widely used in aerospace, mechanical and civil engineering. Common research fields include optimal design and rehabilitation under dynamic loads, structural health monitoring, modification and control of dynamic response and analytical model updating. In many practical cases, influence of noise contamination in the recorded data makes it difficult to identify the modal parameters accurately. In this paper, an improved frequency domain method called Enhanced Least Square Complex Frequency (eLSCF) is developed to extract modal parameters from noisy recorded data. The proposed method makes the use of pre-defined approximate mode shape vectors to refine the cross-power spectral density matrix and extract fundamental frequency for the mode of interest. The efficiency of the proposed method is illustrated using an example five story shear frame loaded by random excitation and different noise signals.

디지털 오디오 프로세서용 전류모드 소자의 성능 개선에 관한 연구 (Performance Improvement of Current-mode Device for Digital Audio Processor)

  • 김성권;조주필;차재상
    • 한국인터넷방송통신학회논문지
    • /
    • 제8권5호
    • /
    • pp.35-41
    • /
    • 2008
  • 본 논문은 디지털 오디오 신호처리의 고속 및 저전력 동작을 구현하기 위한 전류모드 신호처리의 고성능 회로에 관하여 설계방안을 제시한다. 디지털 오디오 프로세서는 FFT(fast Fourier transform)와 같은 디지털 연산 동작이 필요하며, FFT 프로세서는 그 설정 포인트에 따라, 전력이 많이 필요하게 되며, 또한 고속 동작의 요구에 따라, 전력의 부담은 증대되고 있다. 따라서, 디지털 오디오 프로세서에 SI(switched current) circuit을 이용하는 analog current-mode 신호처리의 응용이 적용되게 되었다. 그러나 SI circuit을 구성하는 current memory는 clock-feedthrough의 문제점을 갖기 때문에, 전류 전달 특성에 있어서 오차를 발생시킨다. 본 논문에서는 current memory의 문제점인 clock- feedthrough의 해결방안으로 switch MOS에 dummy MOS의 연결을 검토하고, 0.25um process로 제작하기 위하여 switch MOS와 dummy MOS의 width의 관계를 도출하고자 한다. 시뮬레이션 결과, memory MOS의 width가 20um, 입력전류와 바이어스전류의 비가 0.3, switch MOS의 width가 2~5um일 경우에 switch MOS와 dummy MOS의 width는 $W_{M4}=1.95W_{M3}+1.2$의 관계로 정의되고, switch MOS의 width가 5~10um일 경우에 width는 $W_{M4}=0.92W_{M3}+6.3$의 관계로 정의되는 것을 확인하였다. 이 때, 정의된 MOS transistor의 width관계는 memory MOS의 설계에 유용한 지침이 될 것이며, 저전력 고속 동작의 디지털 오디오 프로세서의 적용에 매우 유용할 것으로 기대된다.

  • PDF

Overhearing을 적용한 CSMA/CA 기반 대상인식통신 성능 분석 (Performance Analysis of Peer Aware Communications with CSMA/CA Based on Overhearing)

  • 이제원;안재민;이근형;박태준
    • 한국통신학회논문지
    • /
    • 제39B권5호
    • /
    • pp.251-259
    • /
    • 2014
  • 본 논문은 IEEE 802.15.8 Peer Aware Communications (PAC) common 발견 모드를 위한 초절전 서비스 발견 프로토콜을 제안한다. 전력 소비를 최소화하기 위해서 Basic Repetition Block (BRB)를 정의한다. BRB를 통해서 단말은 동작모드를 선택할 수 있으며 다른 단말들과 동기를 맞출 수 있다. 제안한 MAC 절차는 overhearing기반의 Carrier Sense Multiple Access with Collision Avoidance (CSMA/CA)이다. overhearing을 통해 단말이 요청 신호를 보낸 후 응답신호를 받지 못하더라도 동일 그룹의 단말을 발견할 수 있다. IEEE 802.15.8 PAC 에서는 common 발견모드의 성능을 시뮬레이션 시간동안 발견된 평균 단말 수, 발견 latency, 평균 전력소비에 관해서 제시할 것을 요구하고 있다. 그룹 당 단말의 수와 채널 환경을 고려하여 2가지 시나리오에 대해 시뮬레이션을 수행하고 제안한 기법의 결과를 CSMA/CA와 비교한다. 그 결과 제안한 기법은 단말은 높은 에너지 효율을 얻을 수 있을 뿐 아니라 제한된 영역에 단말의 수가 많을수록 시뮬레이션 시간 동안 발견된 평균 단말의 수가 증가함을 알 수 있다.

공통모드 전압 보정기능을 갖는 LCD 드라이버용 듀얼모드 LVDS 전송회로 (Dual-Level LVDS Circuit with Common Mode Bias Compensation Technique for LCD Driver ICs)

  • 김두환;김기선;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제6권3호
    • /
    • pp.38-45
    • /
    • 2006
  • 본 논문은 LCD driver IC의 전송선 당 데이터 전송률을 2배로 하기 위한 이중 저전압 차동신호 전송 (DLVDS) 회로를 제안한다. 제안된 회로에서는 2-비트 데이터를 하나의 송신기에서 입력 받고, 2-비트 데이터를 듀얼레벨을 갖는 차동신호로 전송한다. 따라서 기존의 저전압 차동신호 전송기법(LVDS)의 특징을 유지하면서 2-비트 데이터를 2개의 전송선을 통하여 전송할 수 있다. 제안된 송신기는 전류원 피드백 회로를 이용하여 출력의 공통모드 바이어스 흔들림을 보상했다. 그리하여 기존의 회로의 입력 바이어스와 기준 바이어스 전압 차이로 출력의 공통모드 바이어스 흔들림이 발생하는 문제가 해결되었다. 수신기에서는 디코드 회로를 통해 원래의 2-비트 입력 데이터를 복원할 수 있다. 제안된 회로는 $0.25{\mu}m$ CMOS 공정으로 설계하였고, 시뮬레이션 결과 1-Gbps/2-line의 전송률을 갖고, 2.5V의 전원에서 35-mW의 전력소모를 나타냈다.

  • PDF

An Adaptive UPFC Based S tabilizer forDamping of Low Frequency Oscillation

  • Banaei, M.R.;Hashemi, A.
    • Journal of Electrical Engineering and Technology
    • /
    • 제5권2호
    • /
    • pp.197-208
    • /
    • 2010
  • Unified power flow controller (UPFC) is the most reliable device in the FACTS concept. It has the ability to adjust all three control parameters effective in power flow and voltage stability. In this paper, a linearized model of a power system installed with a UPFC has been presented. UPFC has four control loops that by adding an extra signal to one of them, increases dynamic stability and load angle oscillations are damped. In this paper, after open loop eigenvalue (electro mechanical mode) calculations, state-space equations have been used to design damping controller and it has been considered to influence active and reactive power flow durations as the input of damping controller, in addition to the common speed duration of synchronous generators as input damper signal. To increase stability, further Lead-Lag and LQR controllers, a novel on-line adaptive controller has been used analytically to identify power system parameters. Closed-loop calculations of the electro mechanical mode verify the improvement of system pole placement after controller designing. Suitable operation of adaptive controller to decrease rotor speed oscillations against input mechanical torque disturbances is confirmed by the simulation results.

CSA 시스템을 위한 양극 뇌파증폭기의 개발 (Development of a High-Performance Bipolar EEG Amplifier for CSA System)

  • 유선국;김창현;김선호;김동준
    • 대한의용생체공학회:의공학회지
    • /
    • 제20권2호
    • /
    • pp.205-212
    • /
    • 1999
  • 수술실에서 수술도중 환자의 뇌파를 관찰하고자 할 경우에 전기수술기를 사용하게 되면 매우 높은 주파수와 큰 전압의 전기적 잡음이 발생하게 되며, 기존의 뇌파측정기는 이 잡음에 의해서 포화되어 뇌파 측정이 불가능하다. 본 연구에서는 고신뢰도의 뇌파 측정용 CSA 시스템을 구성하기 위하여 전기수술기의 간섭이 적은 양극 뇌파증폭기를 개발하고자 하였다. 개발된 양극 뇌파 증폭기는 balanced filter를 사용하여 전기수술기의 잡음이 뇌파 증폭기의 입력으로 들어가는 것을 줄이도록 하였으며, 전치증폭기의 전원과 신호를 접지와 분리하여 전기수술기에서 나온 전류가 뇌파 증폭기를 통해 접지로 흘러 들어가는 경로를 차단하였고, 높은 주파수에서도 CMRR 특성이 좋은 차동증폭기를 사용하여 고주파 성분의 공통 성분 잡음을 제거함으로써 전기수술기의 잡음을 상당히 줄일 수 있었다. 이와 같이 개발된 양극 뇌파증폭기는 고이득, 저잡음, 높은 CMRR, 고입력 임피던스, 낮은 열잡음 등의 특성을 가지므로 순수한 뇌파의 측정에 유용하며, 전기수술기를 사용할 경우에도 지속적으로 뇌파를 측정할 수 있는 고신뢰도의 CSA 시스템의 구현에 이용할 수 있다.

  • PDF

DC/DC 컨버터의 파라미터 변동에 따른 분기 특성 (Bifurcation Characteristics of DC/DC Converter with Parameter Variation)

  • 오금곤;조금배;김재민;조진섭;정삼용
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 1999년도 전력전자학술대회 논문집
    • /
    • pp.650-654
    • /
    • 1999
  • In this paper, author describe the simulation results concerning the period doubling bifurcation route to chaos of DC/DC boost converter under current mode control to show that it is common phenomena on switching regulator when parameters are improperly chosen or continuously varied beyond the ensured region by system designer. Bifurcation diagrams of periodic orbits of inductor current and capacitor voltage of DC/DC boost converter are plotted with sampled data at moment of each clock pulse causing switching on. DC/DC boost converter studied on this paper is modelled by its state space equations as per switching condition under continuous conduction mode. Current reference signal and capacitance are chosen as the bifurcation parameters and those are varied in step for iterative calculation to find bifurcation points of periodic orbits of state variables.

  • PDF

Reduced-Resolution Intra Block Coding Mode

  • Park, Sung-Jae;Nam, Jung-Hak;Sim, Dong-Gyu;Oh, Seoung-Jun;Hong, Jin-Woo
    • ETRI Journal
    • /
    • 제31권1호
    • /
    • pp.80-82
    • /
    • 2009
  • In this letter, a new intra-block coding mode is presented to improve the coding efficiency for band-limited signals. A band-limited block is sub-sampled, and the sub-sampled signal is coded on the basis of the conventional prediction/transform coding. The rest of the samples are reconstructed by interpolation at the decoder side without any side information. Experimental results show that the proposed algorithm achieves coding gains of 2.7% for common intermediate format (CIF), 4.29% for quarter CIF, and 6.39% for 720p60 sequences against the H.264/AVC JM10.2 reference software.

  • PDF