• 제목/요약/키워드: Viterbi Decoder

검색결과 176건 처리시간 0.026초

작은 에러를 갖는 Max 회로 기반 아날로그 절대값 계산 회로 (Max-based Analog Absolute Circuits with Small Error)

  • 마헤스워 사;임해평;양창주;이준호;김형석
    • 한국산학기술학회논문지
    • /
    • 제10권2호
    • /
    • pp.248-255
    • /
    • 2009
  • 통신시스템에서의 에러의 처리는 매우 중요한 문제로서 비터비 디코더와 같은 에러처리를 위해서 주로 절대값으로 표현하기 때문에 아날로그 절대값 회로가 자주 필요하게 된다. 이 논문에서는 절대값을 정확하게 계산할 수 있는 아날로그 절대값 회로를 제안하였다. 제안한 절대값 회로에는 부호가 반대인 두 신호들을 만든 다음, 이 신호들을 아날로그MAX회로에 인가하여 둘 중 최대값을 출력하게 하는 방법이다. 이 구조를 회로로 구현하기 위해서는 두 개의 입력 신호를 반대방향으로 차를 구하여, 크기는 같고 부호가 다른 두 개의 신호를 만든 다음 이들을 MAX회로의 입력으로 사용하는 회로를 설계하였다. 본 논문에서는 제안한 회로를 Hspice를 이용하여 시뮬레이션을 수행했으며, 그 결과를 제시하였다.

CDMA2000 1X용으로 구현된 스마트 안테나 기지국 시스템의 성능분석 (Performance Analysis of Smart Antenna Base Station Implemented for CDMA2000 1X)

  • 김성도;이원철;최승원
    • 한국통신학회논문지
    • /
    • 제28권9A호
    • /
    • pp.694-701
    • /
    • 2003
  • 본 논문에서는 CDMA2000 1X용 스마트 안테나 기지국을 구현하고 기지국 각 모듈의 구조와 새로운 기능을 소개한다. 구현된 스마트 안테나 기지국은 배열안테나, 주파수 상/하향 변환기, ADC/DAC, 확산기/역확산기, 길쌈 부호기/비터비 복호기, 탐색기, 추적기, 빔포머, 캘리브레이션(calibration) 등 여러 종류의 서브 시스템으로 구성되는 복합 시스템이다. 캘리브레이션 과정을 거친 후 순방향과 역방향 링크에서 원하는 빔패턴이 생성됨을 실험을 통해서 확인하였다. 또한, 본 논문의 스마트 안테나 기지국에 채택된 적응 알고리즘이 가입자당 4개의 핑거를 지원하는데 충분한 속도와 정확성을 가짐을 확인 하였으며, PCS 대역의 상용 단말기를 사용한 실험을 통해 제안된 스마트 안테나 기지국이 기존의 다이버시티 기지국에 비해 우수한 성능을 가짐을 FER(Frame Error Rate)로 확인하였다.

광위성 통신 및 광무선 LAN의 구현을 위한 대기 광통신 성능향상에 관한 연구 (A study of the performance improvement of atmospheric optical communication for realization of optical satellite communication and optical radio LAN)

  • 김영권;정진호;김재평;김인호;홍권의;한종석
    • 전기전자학회논문지
    • /
    • 제1권1호
    • /
    • pp.138-155
    • /
    • 1997
  • 무선광통신은 RF보다 고속도 대용량 정보전송이 가능하며, 높은 안테나이득을 얻을 수 있다. 그러나, 무선광통신에서 사용하는 대기채널은 흡수 교란 산란 등의 현상이 문제되고 있다. 이 현상들은 광무선통신시스템의 성능을 제한한다. 본 논문은 그 중에서 교란의 현상을 줄이기 위해 교란강도측정기와 광무선LAN을 제작하고, (2,1,6) 길쌈부호기와 비터비복호기를 사용하여 통신성능을 개선한 다음, 이를 실험적으로 확인하였다. 또한, 산란이 광무선통신시스템의 성능에 미치는 영향을 알아보기 위해 각 기상조건과 상, 하향링크에 따른 지구국안데나 직경을 수치해석하여 그 결과를 제시하였다.

  • PDF

MB-OFDM 방식 UWB 모뎀의 SoC칩 설계 (MB-OFDM UWB modem SoC design)

  • 김도훈;이현석;조진웅;서경학
    • 한국통신학회논문지
    • /
    • 제34권8C호
    • /
    • pp.806-813
    • /
    • 2009
  • 본 논문은 고속 무선 통신을 위한 모뎀 설계에 관한 것이다. 고속 통신을 위한 기술에는 여러 가지가 있는데, 그 중 넓은 주파수를 사용하고 여타 서비스에 주파수 간섭을 일으키지 않는 기술인 MB-OFDM (Multi-Band Orthogonal Frequency Division Multiplexing) 방식의 UWB (Ultra-Wideband) 모뎀의 SoC (System-on-Chip) 칩을 설계하였다. 개발된 모뎀 SoC 칩의 기저대역 시스템은 WiMedia에서 정의한 표준안을 따라서 설계되었다. 설계된 SoC 칩은 코어 부분인 FFT/lFFT (Fast Fourier Transform/lnverse Fast Fourier Transform), 송신부, 심볼동기 및 주파수 오프셋 추정부, 비터비 디코더, 그리고 기타 수신부등으로 구성되어 있다. 반도체 공정은 90nm CMOS (Complementary Metal-Oxide-Semiconductor) 공정을 사용하였고, 칩 사이즈는 약 5mm x 5mm 이다. 2009년 7월 20일에 fab-out되었다.

시간영역 문턱값을 이용한 OFDM 시스템의 채널 추정 성능 향상 (Performance Improvement of Channel Estimation based on Time-domain Threshold for OFDM Systems)

  • 이유석;김형남
    • 한국통신학회논문지
    • /
    • 제33권9C호
    • /
    • pp.720-724
    • /
    • 2008
  • OFDM 시스템에서의 채널 추정은 주로 주파수 영역에서 수신단에 알려진 파일럿 신호를 이용하여 이루어진다. 이러한 채널 추정은 크게 LS 기법과 MMSE 기법으로 나누어지는데 LS 기법은 MMSE 기법보다 복잡도가 낮아서 구현이 간단하다는 장점이 있지만 잡음의 효과를 고려하지 않기 때문에 MMSE 기법보다 추정 성능이 다소 떨어진다. 본 논문에서는 이러한 LS 기법의 단점을 극복하기 위하여 시간영역으로 변환된 채널 계수에 최적의 문턱값(Threshold)을 적용하여 잡음을 제거함으로써 채널 추정의 성능을 향상시킬 수 있는 방법을 제안한다. 문턱값은 주파수영역에서 추정된 채널 계수의 웨이브렛 변환을 통하여 얻어진 표준편차에 의해 결정된다. 모의실험을 통해 제안된 방법이 기존 LS 기법보다 모든 SNR에서 채널 추정 성능이 우수함을 보인다.

채널 상태 정보를 사용하지 않는 비동기식 복조기를 위한 다중 격자 부호화 연속 위상 주파수 변조 방식의 성능분석 (Performance Analysis on the Multiple Trellis Coded CPFSK for the Noncoherent Receiver without CSI)

  • 김창중;이호경
    • 한국통신학회논문지
    • /
    • 제28권10C호
    • /
    • pp.942-948
    • /
    • 2003
  • 채널 상태 정보 (Channel State Information, CSI)를 사용하지 않는 비동기식 복조기를 위한 다중 격자 부호화 연속 위상 주파수 변조 방식 (Multiple Trellis Coded Modulation applied to Continuous Phase Frequency Shift Keying, MTCM/CPFSK)의 성능을 비상관적인 라이시안 페이딩 채널상에서 분석하였다. 복조기에서 신호 판별에 적합한 척도(metric)로 수신 신호와 후보 신호 사이의 제곱 교차 상관값 (squared cross-correlation)을 사용하였으며, 이 때 신호쌍 오류(Pairwise Error Probability, PEP)를 구하였다. 또한, PEP를 이용하여 신호 사이의 등가 정규화 기하 제곱 거리 (Equivalent Normalized Squared Distance, ENSD)를 구하고, 완벽한 CSI를 사용하는 비동기식 MTCM/CPFSK의 ENSD와 비교하였다. 마지막으로, PEP를 변환 함수 상한법(Transfer Function Bounding, TFB)에 대입하여 각각의 방법에 의해 구해진 이론적인 비트 오류 성능(Bit Error Rate, BER)을 비교하고, 모의실험 결과를 통하여 검증하였다.