• 제목/요약/키워드: Two-bit storage

검색결과 57건 처리시간 0.031초

차세대 자기기록 채널을 위한 LDPC-LDPC 곱 부호의 성능 평가 (Performance Evaluation of LDPC-LDPC Product Code for next Magnetic Recording Channel)

  • 박동혁;이재진
    • 전자공학회논문지
    • /
    • 제49권11호
    • /
    • pp.3-8
    • /
    • 2012
  • 2차원 곱 부호는 저장장치 시스템에서 연집 오류를 정정하기 위해 연구되었다. RS-LDPC 곱 부호는 횡 방향의 RS 부호와 종 방향의 LDPC 부호로 이루어져 있다. 먼저 횡 방향의 RS 부호를 이용하여 연집 오류를 검출하며, 이 연집 오류의 위치 정보를 활용하여 종 방향의 LDPC 부호로 오류를 정정한다. 저장장치에서는 여러 가지 요인에 의해 연집 오류가 발생할 수 있다. 따라서 저장장치 시스템에서는 연집 오류에 강한 부호가 필요하다. RS-LDPC 곱 부호는 연집 오류에 강하다. 하지만 저장 밀도가 커지면서 연집 오류의 길이는 더 길어지게 된다. 따라서 본 논문에서는 긴 연집 오류에도 강한 특성을 보이는 LDPC-LDPC 곱 부호를 제안한다. 또한, RS-LDPC 곱 부호와 비교하여 LDPC-LDPC 곱 부호는 횡 방향으로 LDPC 부호를 사용하여 많은 램덤 오류가 발생 하였을 때 안정적인 성능 이득이 있다.

디지털 데이터의 홀로그래피 저장에서 뒤틀린 니매틱 액정 디스플레이로 세기 및 위상 변조에 기초한 2진 데이터의 광학적 표현 (Optical representation of binary data based on both intensity and phase modulation with a twisted-nematic liquid crystal display for holographic digital data storage)

  • 신동학;오용석;장주석
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2001년도 춘계종합학술대회
    • /
    • pp.497-502
    • /
    • 2001
  • 디스크형 기록매질을 사용하는 홀로그래픽 메모리에서 뒤틀린 니매틱 액정 디스플레이를 사용하여 세기와 위상을 동시에 변조하는 방법을 제안한다. 세기변조에 대해서 액정 디스플레이 픽셀의 밝고 어두운 상태에 따라 2진의 off (0) 과 on (1)을 표현하기 때문에 기존의 방식과 다를 짓이 없다. 그러나 우리의 방식에서는 on의 상태에서 서로 다른 2가지의 위상지연을 만들 수 있다. 이 2 가지의 위상지연이 180도에 가까울 경우, Fourier 면 홀로그램을 기록할 때 데이터 영상의 dc 성분을 감소시켜 기록면에서의 빔 세기 분포를 향상시킬 수 있다. 제안한 방식에 대한 유용성을 실험으로 데모하였다.

  • PDF

디지털 데이터의 Fourier 홀로그램 저장에서 기록면의 빔세기 균일도 향상을 위한 2진 데이터의 새로운 광학적 표현 (Novel optical representation of binary data to improve the beam intensity uniformity at the recording plane in the storage of Fourier holograms of digital data)

  • 장주석;신동학;오용석
    • 한국광학회지
    • /
    • 제12권4호
    • /
    • pp.339-344
    • /
    • 2001
  • 특히 디스크형 기록 매질에 홀로그래픽 데이터를 저장함에 있어서 뒤틀린 니매틱 액정디스플레이를 사용하여 세기와 위상을 동시에 변조하는 이진 데이터 표현 방법을 제안한다. 세기 변조만을 생각하면 제안한 방법을 이진 비트 값 0과 1이 액정디스플레이 픽셀의 어둡고(off) 밝은(on) 상태로 (또는 그 반대로) 각각 표현되기 때문에 기존의 방법과는 다르지 않다. 그러나 제안한 방법에서는 on 픽셀을 통과하는 빔들이 두 가지의 서로 다른 위상 지연을 가지도록 제어된다. 만약 이 두 종류의 빔들 간의 위상지연 차이가 180도에 가까우면 Fourier 면 홀로그램 기록 시 기록 면에서 데이터 영상의 dc 성분을 감소시킬 수 있으며 따라서 빔 세기분포를 향상 시킬 수 있다. 그리고 제안한 방법의 유용성을 실험적으로도 입증하였다.

  • PDF

패턴드 미디어 채널에서 트랙 위치 오프셋에 따른 성능 (Performance of Read Head Offset on Patterned Media Recording Channel)

  • 김진영;이재진
    • 한국통신학회논문지
    • /
    • 제35권11C호
    • /
    • pp.896-900
    • /
    • 2010
  • 본 논문은 차세대 저장장치로 각광받고 있는 패턴드 미디어 장치에 대한 트랙 위치 오프셋에 따른 성능을 알아본다. 패턴드 미디어 채널은 SUL(Soft Underlayer)의 유무에 따라 1차원 검출기인 비터비 검출기와 2차원 검출기인 2차원 SOVA(Soft output Viterbi algorithm)를 이용해 실험하였고, 트랙 위치 오프셋이 없을 때, 10%, 20%, 30%, 40% 있을 때 실험하였다. 트랙 위치 오프셋이 10%일 때는 성능영화가 0.3 dB ~ 0.5 dB 정도로 크지 않았지만 그 이상이 되면, 성능열화가 심해지는 것을 볼 수 있다.

Fuzzy Logic PID controller based on FPGA

  • Tipsuwanporn, V.;Runghimmawan, T.;Krongratana, V.;Suesut, T.;Jitnaknan, P.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.1066-1070
    • /
    • 2003
  • Recently technologies have created new principle and theory but the PID control system remains its popularity as the PID controller contains simple structure, including maintenance and parameter adjustment being so simple. Thus, this paper proposes auto tune PID by fuzzy logic controller based on FPGA which to achieve real time and small size circuit board. The digital PID controller design to consist of analog to digital converter which use chip TDA8763AM/3 (10 bit high-speed low power ADC), digital to analog converter which use two chip DAC08 (8 bit digital to analog converters) and fuzzy logic tune digital PID processor embedded on chip FPGA XC2S50-5tq-144. The digital PID processor was designed by fundamental PID equation which architectures including multiplier, adder, subtracter and some other logic gate. The fuzzy logic tune digital PID was designed by look up table (LUT) method which data storage into ROM refer from trial and error process. The digital PID processor verified behavior by the application program ModelSimXE. The result of simulation when input is units step and vary controller gain ($K_p$, $K_i$ and $K_d$) are similarity with theory of PID and maximum execution time is 150 ns/action at frequency are 30 MHz. The fuzzy logic tune digital PID controller based on FPGA was verified by control model of level control system which can control level into model are correctly and rapidly. Finally, this design use small size circuit board and very faster than computer and microcontroller.

  • PDF

MLC 플래시 메모리에서의 셀간 간섭 제거 알고리즘 (Cell to Cell Interference Cancellation Algorithms in Multi level cell Flash memeory)

  • 전명운;김경철;신범주;이정우
    • 대한전자공학회논문지SD
    • /
    • 제47권12호
    • /
    • pp.8-16
    • /
    • 2010
  • NAND Multi-level cell Flash memory는 한 셀에 여러 bit의 정보를 저장하는 방법으로, 용량 집적도를 더욱 높일수 있는 기술로 각광 받고 있다. 하지만 한 셀당 레벨 수를 올릴 경우, 셀간 간섭 등 여러 물리적 이유들로 인해 오류가 발생하며, 이 주된 오류 방향은 unidirectional 함이 알려져 있다. 기존에는 오류 정정 부호(ECC)등을 이용하여 이를 해결하려 했지만, 우리는 셀간 간섭으로 인한 오류에 포커스를 맞추어, 이 영향을 예측하고 줄여서 오류를 보정하는 새로운 알고리즘들을 제안한다. 이 알고리즘은 기존 오류정정부호 기법들과 별도의 단계로 동시에 적용할 수 있기에 에러 정정능력 향상에 효과적이다. 제안된 알고리즘들을 시뮬레이션을 통하여 성능을 비교하고 효율적인 알고리즘이 무엇인지 알아본다.

대용량 DNA 시퀀스 데이타베이스를 위한 효율적인 인덱싱 (Efficient Indexing for Large DNA Sequence Databases)

  • 원정임;윤지희;박상현;김상욱
    • 한국정보과학회논문지:데이타베이스
    • /
    • 제31권6호
    • /
    • pp.650-663
    • /
    • 2004
  • DNA 시퀀스 검색은 분자 생물학 분야에서 사용되는 매우 중요한 연산이다. DNA 시퀀스 데이타베이스는 매우 큰 용량을 가지므로 DNA 시퀀스 검색의 효율적인 처리를 위해서는 고속 인덱스의 사용이 필수적이다. 본 논문에서는 DNA 시퀀스 검색을 위하여 기존에 제안된 접미어 트리가 가지는 저장공간, 검색 성능, DBMS와의 통합 등의 문제점들을 지적하고, 이러한 문제점을 해결할 수 있는 새로운 인덱스를 제안한다. 제안된 인덱스는 포인터 없이 트라이를 비트 스트링으로 표현하는 기본 구조와 후처리 시 액세스되어야 하는 트라이의 단말 노드를 신속하게 찾기 위한 보조 자료 구조로 구성된다. 또한, 제안된 인덱스를 이용하여 DNA 시퀀스 검색을 효과적으로 처리하는 알고리즘을 제시한다. 제안된 기법의 우수성을 검증하기 위하여, 실험을 통한 성능 평가를 수행하였다. 실험 결과에 의하면, 제안된 인덱스는 기존의 접미어 트리와 비교하여 더 작은 저장 공간을 가지고도 13배에서 29배까지의 검색 성능의 개선 효과를 가지는 것으로 나타났다.

오프라인 응용을 위한 컬러 QR코드의 삽입 정보 추출 방법 (An Embedded Information Extraction of Color QR Code for Offline Applications)

  • 김진수
    • 한국정보통신학회논문지
    • /
    • 제24권9호
    • /
    • pp.1123-1131
    • /
    • 2020
  • 현재 QR 코드는 가장 흔히 사용되고 있는 2차원 바코드이다. QR코드는 작은 크기, 높은 부호화 및 에러 보정 능력, 손쉬운 생성 및 읽기 과정 등의 장점으로 인해 많은 응용에 활용되고 있다. 최근에는 인쇄된 컬러 QR코드 응용을 통하여 제한된 정보 저장 능력을 개선하려는 연구가 진행되고 있다. 그러나 컬러 정보를 QR코드에 다중화함으로써, 정보 추출을 위한 색상 간의 간섭 왜곡뿐만 아니라 기하왜곡 등으로 인하여 삽입 정보를 제대로 추출하는데 어려움을 갖게 된다. 본 논문에서는 색상차 왜곡과 기하 왜곡을 극복하기 위한 강인하고 효과적인 정보 추출 방법을 제안한다. 제안한 방법은 CMYK 컬러 모델에 기반하여 컬러 QR코드를 생성함과 더불어 정보 읽기 과정에서 전역 공간 정합과 국부 공간 탐색을 적응적으로 사용함으로써 삽입 정보 인식률을 개선하는 것이다. 인쇄된 QR코드에 대한 다양한 실험을 통해 제안한 방법은 실제 삽입된 정보를 추출함에 있어서 3% ~ 5% 정도의 비트 인식률 개선효과를 보인다.

무선채널환경에서 웨이블릿 기반 정지영상 전송에 관한 연구 (A Study on the Wavelet based Still Image Transmission over the Wireless Channel)

  • 나원;백중환
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(4)
    • /
    • pp.179-182
    • /
    • 2001
  • This paper has been studied a wavelet based still image transmission over the wireless channel. EZW(Embedded Zerotree Wavelet) is an efficient and scalable wavelet based image coding technique, which provides progressive transfer of signal resulted in multi-resolution representation. It reduces therefore the reduce cost of storage media. Although EZW has many advantages, it is very sensitive on error. Because coding are performed in subband by subband, and it uses arithmetic coding which is a kind of variable length coding. Therefore only 1∼2bit error may degrade quality of the entire image. So study of error localization and recovery are required. This paper investigates the use of reversible variable length codes(RVLC) and data partitioning. RVLC are known to have a superior error recovery property due to their two-way decoding capability and data partitioning is essential to applying RVLC. In this work, we show that appropriate data partitioning length for each SNR(Signal-to-Noise Power Ratio) and error localization in wireless channel.

  • PDF

포항방사광가속기 빔위치 정렬 용 정밀전원장치 개발 (Development of High Current Shunt Regulator for Beam Based Alignment in PLS 2GeV Storage Ring)

  • 남상훈;서재학;하기만;황정연;고인수
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 하계학술대회 논문집 F
    • /
    • pp.2249-2251
    • /
    • 1997
  • Total 144 quadrupole magnets are installed in PLS. The magnets are connected in series with groups of two or 24. Each group is powered by a high-precision constant-current DC power supply. For the purpose of the beam based alignment of beam position monitors in the PLS, it is necessary to adjust the current of each quadrupole independently. To achieve this, a high current shunt regulator is designed. It can shunt a maximum 50 A of the quadrupole magnet current. The shunt regulator is programmable and the current amplitude can be varied linearly with a 12-bit resolution. Power transistors are used in the current shunt regulator. The operation of transistors is in linear region. The RS232C protocol is used for remote control and status report of the shunt regulator to the main control centre of the PLS. Preliminary result indicates that the calibration accuracy of the beam position monitor can be achievable in less than $10{\mu}m$.

  • PDF