• 제목/요약/키워드: TLM

Search Result 186, Processing Time 0.029 seconds

Study of contact property of front grid in screen printed silicon solar cell (결정질 실리콘 태양전지의 전면전극 접촉 특성 연구)

  • Kim, Seongtak;Park, Sungeun;Kim, Young Do;Song, Jooyong;Park, Hyo Min;Kim, Hyunho;Tark, Sung Ju;Kim, Donghwan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.11a
    • /
    • pp.42.1-42.1
    • /
    • 2010
  • 결정질 실리콘 태양전지의 전면 전극은 전극 면적으로 인한 손실(shading loss)를 줄이고 단락전류밀도(Jsc)를 높이기 위해 전극 너비를 줄이는 노력을 하고 있다. 하지만 전극 소성(firing) 시 전면 전극의 핑거(finger)와 버스바(busbar)의 너비 차이로 인해 전극 침투(fire-through) 정도가 달라질 수 있다. 본 연구에서는 전극 소성 공정 시 전면 전극의 너비에 따른 전극 침투 정도를 조사하기 위해 접촉 저항(specific contact resistance)과 재결정화(Ag recrystallite) 된 전면전극의 분포에 대해 비교하였다. 접촉 저항을 측정하기 위하여 transfer length method(TLM)를 이용하였다. 또한 전면 전극층을 제거한 후 실리콘 기판의 재결정 분포를 주사전자현미경(Scanning electron microscope : SEM)을 이용하여 관찰하였다.

  • PDF

Role of edge patterning and metal contact for extremely low contact resistance on graphene

  • Jo, Seo-Hyeon;Park, Hyung-Youl;Park, Jin-Hong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.294.2-294.2
    • /
    • 2016
  • Graphene, a sigle atomic layered structure of graphite, has drawn many scientific interests for attractive future electronics and optoelectronics beyond silicon-based technology because of its robust physical, optical, and electrical properties. But high metal-graphene contact resistance prevents the successful integration of high speed graphene devices and circuits, although pristine graphene is known to have a novel carrier transport property. Meanwhile, in the recently reported metal-graphene contact studies, there are many attempts to reduce the metal-graphene contact resistance, such as doping and one-dimensional edge contact. However, there is a lack of quantitative analysis of the edge contact scheme through variously designed patterns with different metal contact. We first investigate the effets of edge contact (metal-graphene interface) on the contact resistance in terms of edge pattern design through patterning (photolithography + plasma etching) and electral measurements. Where the contact resistance is determined using the transfer length method (TLM). Finally, we research the role of metal-kind (Palladium, Copper, and Tianium) on the contact resistance through the edge-contacted devices, eventually minimizing contact resistance down to approximately $23{\Omega}{\cdot}{\mu}m$ at room temperature (approximately $19{\Omega}{\cdot}{\mu}m$ at 100 K).

  • PDF

GaAs기판의 orientation에 따른 InGaP/InAlGaP 이종접합 태양전지의 소자 특성에 대한 연구

  • Kim, Jeong-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.333-333
    • /
    • 2016
  • 현재까지 가장 높은 광전류 변환 효율을 나타내는 III-V 화합물 반도체의 다중접합 태양전지 대신 이보다 단순한 에피구조를 가진 단일셀 이종접합구조의 태양전지를 제안하였다. 이를 한국나노 기술원에서 MOCVD(Metalorganic Vapour Phase Epitaxy) 장비를 이용하여 에피구조를 성장하고 태양 전지를 제작해 그 특성을 조사하였다. 태양 전지는 서로 다른 orientation의 두 GaAs 기판에 각각 동일한 에피 구조로 성장되었다. GaAs 기판은 Si 도핑된 n-type 기판으로 (100) 표면이 <111>A 방향으로 2도 off 된 웨이퍼와 10도 off 된 웨이퍼가 사용되었다. 연구에서 시뮬레이션에 사용된 태양전지의 에피 구조는 맨 위 p-GaAs (p-contact 층), p-InAlP, p-InGaP의 광흡수층과 N-InAlGaP 층과 아래의 n-InAlP와 n-GaAs의 n-contact층으로 이루어져있다.태양전지는 $5mm{\times}5mm$의 면적을 가지고 있다. 그림 1은 전류-전압의 측정된 결과를 나타낸 그래프이다. 태양전지는 1 sun 조건하에서 probe를 이용해 측정되었다. 2도 off GaAs 기판 위에 성장시킨 태양전지에서는 3.7mA의 단락전류값이, 10도$^{\circ}$ off 인 샘플에서는 4.7mA의 단락전류값이 측정되었다. 반면에 전류-전압곡선으로부터 얻은 10도 off 인 태양전지의 직렬 저항값은 2도 off 인 태양전지의 약4배 정도로 나타났다. 이는 기판의 결정방향에 따라 태양전지의 내부 전하 transport에 차이가 있음을 나타낸다. TLM (Transmission Line Model) 방법에 의한 p-contact의 ohmic저항 측정에서도 이와 일치하는 결과를 얻었다.

  • PDF

The Effect of Thermal Annealing Process on Fermi-level Pinning Phenomenon in Metal-Pentacene Junctions

  • Cho, Hang-Il;Park, Jin-Hong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.290.2-290.2
    • /
    • 2016
  • Recently, organic thin-film transistors have been widely researched for organic light-emitting diode panels, memory devices, logic circuits for flexible display because of its virtue of mechanical flexibility, low fabrication cost, low process temperature, and large area production. In order to achieve high performance OTFTs, increase in accumulation carrier mobility is a critical factor. Post-fabrication thermal annealing process has been known as one of the methods to achieve this by improving the crystal quality of organic semiconductor materials In this paper, we researched the properties of pentacene films with X-Ray Diffraction (XRD) and Atomic Force Microscope (AFM) analyses as different annealing temperature in N2 ambient. Electrical characterization of the pentacene based thin film transistor was also conducted by transfer length method (TLM) with different annealing temperature in Al- and Ti-pentacene junctions to confirm the Fermi level pinning phenomenon. For Al- and Ti-pentacene junctions, is was found that as the surface quality of the pentacene films changed as annealing temperature increased, the hole-barrier height (h-BH) that were controlled by Fermi level pinning were effectively reduced.

  • PDF

Power Integrity and Shielding Effectiveness Modeling of Grid Structured Interconnects on PCBs

  • Kwak, Sang-Keun;Jo, Young-Sic;Jo, Jeong-Min;Kim, So-Young
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • v.12 no.3
    • /
    • pp.320-330
    • /
    • 2012
  • In this paper, we investigate the power integrity of grid structures for power and ground distribution on printed circuit board (PCB). We propose the 2D transmission line method (TLM)-based model for efficient frequency-dependent impedance characterization and PCB-package-integrated circuit (IC) co-simulation. The model includes an equivalent circuit model of fringing capacitance and probing ports. The accuracy of the proposed grid model is verified with test structure measurements and 3D electromagnetic (EM) simulations. If the grid structures replace the plane structures in PCBs, they should provide effective shielding of the electromagnetic interference in mobile systems. An analytical model to predict the shielding effectiveness (SE) of the grid structures is proposed and verified with EM simulations.

Electrical performance and contact resistance with the substrate temperature in the pentacene organic thin-film transistors

  • Lee, Cheon-An;Jang, Kyoung-Chul;Kim, Sung-Won;Ryoo, Ki-Hyun;Jin, Sung-Hun;Lee, Jong-Duk;Shin, Hyung-Cheol;Park, Byung-Gook
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 2005.07b
    • /
    • pp.1317-1319
    • /
    • 2005
  • Bottom contact pentacene organic thin-film transistors are fabricated at three different substrate temperatures, $70^{\circ}C$, $80^{\circ}C$ and $90^{\circ}C$. The maximum effective mobility was obtained at $80^{\circ}C$. The contact resistance was extracted by applying two different methods, TLM method and channel-resistance method, and the value shows the minimum at $80^{\circ}C$, which is thought to be the important reason for the best performance.

  • PDF

Ohmic Characteristics of TiN/3C-SiC for High-temperature MEMS Applications (초고온 MEMS용 TiN/3C-SiC의 Ohmic 특성)

  • Jung, Su-Yong;Woo, Hyung-Soon;Kim, Gue-Hyun;Chung, Gwiy-Sang
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2003.07b
    • /
    • pp.834-837
    • /
    • 2003
  • In this study, Ohmic contacts make on 3C-SiC using TiN. Ohmic contact resistivity of TiN/3C-SiC was evaluated. Specific contact resistance was calculated by Circular-TLM(transmission line model) method and physics properties were measured using XRD, SEM, respectively. TiN contact is stable at high temperatures and a good diffusion barrier material. The TiN/3C-SiC contacts are thermally stable to annealing temperatures up to $1000^{\circ}C$. The TiN thin-film depostied on 3C-SiC substraes have good electrical properties. Therefore, the TiN/3C-SiC contact can be usefully applied for high-temperature MEMS applications over $500^{\circ}C$.

  • PDF

Cold Spray 증착된 Cu의 전면전극 특성연구

  • Gang, Byeong-Jun;Park, Seong-Eun;Kim, Yeong-Do;Kim, Seong-Tak;Lee, Hae-Seok;Cha, Yu-Hong;Kim, Do-Yeon;Park, Jeong-Jae;Yun, Seok-Gu;Kim, Dong-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.482.1-482.1
    • /
    • 2014
  • 고효율 셀 및 생산 단가 절감은 결정질 실리콘 태양전지에서 가장 중요시되고 있는 이슈이다. 그 중 박형 실리콘 웨이퍼를 사용하는 공정은 고효율 및 생산단가의 절감을 만족시킬수 있는 방안으로 개발되고 있으며, 전면 전극 재료인 Ag를 다른 금속 재료로 대체하는 방법 또한 단가 절감을 위한 방안으로 연구가 진행 중이다. 하지만 박형 웨이퍼를 기존 공정에 적용할 시 전후면 전극 형성을 위한 고온의 소성 공정 때문에 웨이퍼의 휨 현상이 문제가 되고 있다. Cu 금속 분말의 저온 분사법을 결정질 실리콘 태양전지 전면전극 형성에 적용할 경우, 박형 실리콘 웨이퍼에 적용하는 문제와 Ag 전극의 대체 전극 사용 문제를 동시에 해결할 수 있는 대안이 될 것으로 사료된다. 본 연구에서는 Cold spray법을 사용하여 결정질 실리콘 태양전지 에미터 위에 Cu 전면 전극을 형성하였으며 반복되는 증착 횟수에 따른 전기적 특성 및 형상학적 특성 등을 평가하였다. 전극 형성 전의 Cu 분말 크기는 1~10 마이크론 이었으며, 주사전자현미경을 이용하여 전극의 형상 및 종횡비를 측정하였다. 또한 transfer length method (TLM) 패턴을 실리콘 웨이퍼 표면에 형성하여 접촉 저항 특성 및 전극의 비저항을 평가하였다.

  • PDF

Study of the Electrode Formation in the Crystalline Silicon Solar Cells with Various Anti-reflection Layers and Plating

  • Jeong, Myeong-Sang;Choe, Seong-Jin;Gang, Min-Gu;Song, Hui-Eun;Jang, Hyo-Sik
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.472.2-472.2
    • /
    • 2014
  • 현재 결정질 실리콘 태양전지의 전 후면 전극의 형성은 스크린 프린팅 방법이 주를 이루고 있다. 스크린 프린팅 방법은 쉽고 빠르게 인쇄가 가능한 반면 단가가 높고 금속 페이스트에 첨가된 여러 혼합물에 의해서 전극과 기판 사이의 저항이 크다는 단점이 있다. 본 논문에서는 도금을 이용하여 태양전지의 전극을 형성한 후 태양전지의 전기적 특성을 비교하였다. 또한 단일반사방지막($SiN_x$) 증착 후 도금을 이용한 전극 형성 시 반사방지막의 pin-hole에 의해 전극 이외의 표면에 도금이 되는 ghost plating 현상이 발생하게 되는데, 이를 방지하기 위해 thermal oxidation을 이용하여 SiO2/SiNx 이중반사 방지막을 증착함으로써 ghost plating을 최소화 시켰다. Ni을 이용하여 전극과 기판 사이의 저항을 낮추었으며, 주요 전극은 Cu 도금을 사용함으로써 단가를 낮추었으며 마지막으로 Cu전극의 산화를 방지하기 위해 Ag을 이용하여 얇게 도금하였다. 실험에 사용된 Si 웨이퍼 특성은 p-형, $156{\times}156mm2$, $200{\mu}m$, $0.5{\sim}3.0{\Omega}{\cdot}cm$ 이다. 웨이퍼는 표면조직화, p-n접합 형성, 반사방지막 코팅을 하였으며 스크린 프린팅 방법을 이용해 후면 전극을 인쇄하고 열처리 과정을 통해 전극을 형성하였다. 이 후 전면에 레이저를 이용해 전극 패턴을 형성한 후 도금을 실행하여 태양전지를 완성하였다. 완성된 태양전지는 솔라 시뮬레이터, QE 및 TLM패턴을 이용하여 전기적 특성을 분석하였으며, SEM과 linescan, 광학현미경 등을 이용하여 전극을 분석하였다.

  • PDF

A study on ohmic contact to p-type GaN

  • ;;;;;Yuldashev
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2000.02a
    • /
    • pp.114-114
    • /
    • 2000
  • III-nitride 게 물질들은 blue와 UV 영역의 LED, LD와 같은 광소자뿐만 아니라 HBT, FET와 같은 전자소자로도 널리 응용되고 있다. 이와 같은 물질을 이용한 소자를 제작할 경우 낮은 저항의 ohmic contact은 필수적이다. p-GaN의 ohmic contact은 아직까지 많은 문제점을 내포하고 있다. 그 중의 하나는 높은 doping 농도(>1018cm-3)의 p-GaN 박막을 성장하기가 어렵다는 것이며, 또 하나는 낮은 접촉 비저항을 얻기 위해선 7.5eV 이상의 큰 재가 function을 지닌 금속을 선택해야 한다. 그러나 5.5eV 이상의 재가 function을 갖는 금속은 존재하지 않는다. 위와 같은 문제점들은 p-GaN의 접촉 비저항이 10-2$\Omega$cm2이상의 높은 값을 갖게 만들고 있으며 이에 대한 해결방안으로는 고온의 열처리를 통하여 p-GaN와 금속사이에서 화학적 반응을 일으킴으로써 표면근처에서 캐리어농도를 증가시키고, 캐리어 수송의 형태가 tunneling 형태로 일어날 수 있도록 하는 tunneling current mechaism을 이용하는 것이다. 이에 본 연구에서는 MOCVD로 성장된 p-GaN 박막을 Mg의 activation을 증가시키기 위해 N2 분위기에서 4분간 80$0^{\circ}C$에서 RTA로 annealing을 하였으며, ohmic 접촉을 위한 금속으로 높은 재가 function과 좋은 adhesion 그리고 낮은 자체저항을 가지고 있는 Ni/ZSi/Ni/Au를 ohmic metal로 하여 contact한 후에 $700^{\circ}C$에서 1분간 rapid thermal annealing (RTA) 처리를 했다. contact resistance를 계산하기 위해 circular-TLM method를 이용하여 I-V 특성을 조사하였고, interface interaction을 알아보기 위해 SEM과 EDX, 그리고 XRD로 분석하였다. 또한 추가적으로 Si 계열의 compound metal인 PdSi와 PtSi에 대한 I-V 특성도 조사하여 비교하여 보았다.

  • PDF