• 제목/요약/키워드: SC Array

검색결과 37건 처리시간 0.02초

항원-항체 결합의 동시 검출을 위한 미세 유체 어레이 (Microfluidic Array for Simultaneous Detection of Antigen-antibody Bindings)

  • 배영민
    • 전자공학회논문지SC
    • /
    • 제48권4호
    • /
    • pp.102-107
    • /
    • 2011
  • 본 연구에서는 복수의 항원-항체 결합 반응을 동시에 검출할 수 있는 미세유체역학 기반의 바이오칩을 설계하고 구현하였다. 본 연구의 바이오칩은 항원-항체 결합 반응이 이루어지는 반응기가 단일 채널에 직렬로 연결된 구조를 가지며, 각각의 반응기에는 항체가 고정화된 마이크로비드가 채워진다. 마이크로비드의 누출을 방지하기 위해서 마이크로채널에 위어 구조를 형성하였으며, 이를 위해서 gray-scale photolithography를 이용하였다. 항원-항체 결합 반응 검출 실험을 위해 3종의 항체를 선정하였으며, 각각의 항체를 avidn-biotin 반응을 통해 마이크로비드에 고정화하였다. 그리고, 형광물질이 표지된 항원을 마이크로채널에 연속적으로 주입하여 항원-항체 결합 반응을 유발하였으며, 10분 이내에 반응이 완료되는 것을 확인하였다. 또한, 항원에 따른 해당 반응기에서의 형광강도 증가를 검출함으로써, 미세유체 어레이의 구현 가능성을 확인하였다. 본 연구에서 제안한 미세유체 바이오칩은 면역 반응의 동시 검출을 위해 소요되는 시료의 양을 줄이고 반응 속도를 향상시킬 수 있을 것으로 사료된다.

임피던스 관계 행렬을 이용한 고집적 센서 어레이의 임피던스 분석에 관한 연구 (Impedance Analysis of High Integrated Sensor Array Using Impedance Relation Matrix)

  • 이학성
    • 전자공학회논문지SC
    • /
    • 제48권3호
    • /
    • pp.1-5
    • /
    • 2011
  • 본 논문에서는 복수개의 단자를 가지는 고집적 센서 어레이의 임피던스 분석을 위한 임피던스 관계 행렬을 제안한다. 복수의 단자 전압과 전류간의 선형 관계는 임피던스 관계 행렬로 표현되고 이 행렬을 이용하면 임의의 단자간의 임피던스를 간편하게 구할 수 있다. 또한 2-port 임피던스 네트워크에 대해서도 임피던스 관계 행렬을 정의하여 구할 수 있다. 복잡한 임피던스 네트워크를 여러 개의 2-port 임피던스 네트워크로 분할하고 각각의 부 네트워크는 이 표현 관계에 의해 정의되고 해석할 수 있다. 제안된 방법은 많은 수의 임피던스 요소를 가지는 센서 어레이의 임피던스를 해석하는데 간편하고도 효과적으로 사용될 수 있고 이를 입증하는 예제를 제시한다.

금속섬유 복합재료의 부하저항에 따른 분산특성 (The Effect of the Load Resistance on Dispersion Characteristics of Metal-Fiber Composites)

  • 서동욱
    • 전자공학회논문지SC
    • /
    • 제49권3호
    • /
    • pp.75-81
    • /
    • 2012
  • 최근에 소개된 능동 FSS(active frequency selective surface) 또는 ESS(electromagnetic smart screen)는 2차원 금속섬유 복합재료에서 금속섬유의 부하저항을 변화시킴으로써 복합재료의 분산특성을 변경시키는 기술이다. 본 논문에서는 부하저항의 변화에 따른 ESS의 분산특성을 효율적으로 계산하기 위해 GEC(generalized equivalent conductor) 기법을 기반으로 수정하여 적용한다. 부하저항에 따른 ESS의 투과계수와 유효유전율을 1~40 GHz의 범위에서 시뮬레이션 한다. 또한, 부하저항을 변경함으로써 공진주파수와 대역폭을 변경할 수 있음을 보인다.

스위칭방식 PV Simulator의 제어 알고리즘 개발 (Development of Control algorithms for Switch Mode PV Simulator)

  • 유태식;나재호;김효성
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2013년도 전력전자학술대회 논문집
    • /
    • pp.68-69
    • /
    • 2013
  • 태양광 효율 기준 규정인 IEC의 EN50530에서는 태양광발전용 PCS(Power Conditioning System)의 성능평가를 위하여 PV Simulator를 사용하도록 규정하고 있다. PV Simulator는 전압원과 전류원의 복합적인 특성을 갖는 PV array의 전원특성을 구현하여야 한다. 즉, $I_{SC}$ 동작점 부근에서는 전류원의 형태로 동작하고, $V_{OC}$의 동작점 부근에서는 전압원의 형태로 동작하여야 한다. 또한 MPP 운전점에서는 전류원도 아니고 전압원도 아닌 중간적인 동작 특성을 갖는다. 본 논문에서는 PV Simulator의 출력방식을 전압원형과 전류원형으로 구현하는 제어시스템의 동작 특성을 실험을 통하여 비교 연구한다.

  • PDF

Evaluation of a betavoltaic energy converter supporting scalable modular structure

  • Kang, Taewook;Kim, Jinjoo;Park, Seongmo;Son, Kwangjae;Park, Kyunghwan;Lee, Jaejin;Kang, Sungweon;Choi, Byoung-Gun
    • ETRI Journal
    • /
    • 제41권2호
    • /
    • pp.254-261
    • /
    • 2019
  • Distinct from conventional energy-harvesting (EH) technologies, such as the use of photovoltaic, piezoelectric, and thermoelectric effects, betavoltaic energy conversion can consistently generate uniform electric power, independent of environmental variations, and provide a constant output of high DC voltage, even under conditions of ultra-low-power EH. It can also dramatically reduce the energy loss incurred in the processes of voltage boosting and regulation. This study realized betavoltaic cells comprised of p-i-n junctions based on silicon carbide, fabricated through a customized semiconductor recipe, and a Ni foil plated with a Ni-63 radioisotope. The betavoltaic energy converter (BEC) includes an array of 16 parallel-connected betavoltaic cells. Experimental results demonstrate that the series and parallel connections of two BECs result in an open-circuit voltage $V_{oc}$ of 3.06 V with a short-circuit current $I_{sc}$ of 48.5 nA, and a $V_{oc}$ of 1.50 V with an $I_{sc}$ of 92.6 nA, respectively. The capacitor charging efficiency in terms of the current generated from the two series-connected BECs was measured to be approximately 90.7%.

파이프라인드식 비교기 배열을 이용한 아날로그 디지털 변환기 (Analog-to-Digital Converter using Pipelined Comparator Array)

  • 손주호;조성익;김동용
    • 전자공학회논문지SC
    • /
    • 제37권2호
    • /
    • pp.37-42
    • /
    • 2000
  • 본 논문에서는 파이프라인드 구조의 빠른 변환 속도와 축차비교 구조의 저전력 구조를 이용하여 고속, 저전력 아날로그 디지털 변환기를 제안하였다. 제안된 구조의 변환 방법은 축차비교 구조의 변환에서 비교기를 파이프라인드 구조로 연결하여 홀드된 주기에 비교기의 기준 전위를 전 비교기의 출력 값에 의해 변환하도록 하여 고속 동작이 가능하도록 하였다. 제안된 구조에 의해 8비트 아날로그 디지털 변환기를 0.8㎛ CMOS공정으로 HSPICE를 이용하여 시뮬레이션한 결과, INL/DNL(Integral Non-Linearity/Differential Non-Linearity)은 각각 ±0.5/±1이었으며, 100㎑ 사인 입력 신호를 10MS/s로 샘플링 하여 DFT(Discrete Fourier Transform)측정 결과 SNR(Signal to Noise Ratio)은 41㏈를 얻을 수 있었다. 10MS/s의 변환 속도에서 전력 소모는 4.14㎽로 측정되었다.

  • PDF

MIMO 수신기에 적용 가능한 고성능 기븐스 회전 기반의 QR 분해 하드웨어 구조 (High-Performance Givens Rotation-based QR Decomposition Architecture Applicable for MIMO Receiver)

  • 윤지환;이민우;박종선
    • 전자공학회논문지SC
    • /
    • 제49권3호
    • /
    • pp.31-37
    • /
    • 2012
  • 본 논문에서는 기븐스 회전 기반의 QR 분해를 고속으로 하기 위한 하드웨어 구조를 제안하였다. 제안된 접근 방식은 단위시간 당 처리량을 증대하기 위해 임의의 행렬을 직교행렬과 상삼각행렬의 곱으로 분해하는 과정 중 기븐스 회전을 위한 행렬의 기준 성분을 1개만 고정적으로 두지 않고 가능한 한 증가시킨다. 또한 기븐스 회전을 고속의 SSL-코딕(CORDIC)으로 구성하여 처리속도를 더욱 증대하였다. 제안 방법은 QR 분해의 성능을 기존의 TSA(triangular systolic array) 방식에 비해 비약적으로 향상되었을 뿐 아니라, 연산의 중간 결과를 저장하는 플립플롭의 개수를 경감하여 회로의 면적 또한 감소시키는 효과를 보여준다. 제안하는 QR 분해 하드웨어는 TSMC $0.25{\mu}m$ 공정을 사용하여 구현되었다. 실험 결과, $8{\times}8$ 행렬의 QR 분해에 대해 제안 구조는 TACR/TSA 기반 구조와 비교하여 75.24%의 성능 향상을 이룩할 수 있었다.

전자코 시스템을 위한 IEEE 1451.4 TEDS의 새로운 표준화 방안 (The New Way to Standardize IEEE 1451.4 TEDS for Electronic Nose System)

  • 김정도;김동진;정영창;정우석;변형기
    • 전자공학회논문지SC
    • /
    • 제43권1호
    • /
    • pp.21-30
    • /
    • 2006
  • IEEE 1451.4는 센서 및 액츄에이터를 위한 스마트트랜스듀서의 연결 표준안으로 정의되었다. 이 표준은 아날로그 트랜스듀서의 정보를 디지털 형태로 전송한다 이 디지털 형태의 정보를 TEDS(transducer electronic data sheet)라고 부른다. IEEE 1451.4 TEDS는 전자코 시스템에서의 어레이 센서에 대해서는 이용하기가 어렵다. 본 논문은 전자코 시스템에서 센서 인터페이스의 대한 표준화에 대해 분석해보고 새로운 방안을 제안한다.

Trinomial $GF(2^m)$ 승산기의 하드웨어 구성에 관한 연구 (A Study on the Hardware Architecture of Trinomial $GF(2^m)$ Multiplier)

  • 변기영;윤광섭
    • 전자공학회논문지SC
    • /
    • 제41권5호
    • /
    • pp.29-36
    • /
    • 2004
  • 본 논문에서는 m차 trinomial을 적용한 새로운 GF(2m)상의 승산기법과 그 구현회로를 제안하였다. 제안한 연산기법들을 각각 MR, PP 및 MS라 명칭한 연산모듈로 구현하였고, 이들을 조직화하여 새로운 GF(2/sup m/) 병렬 승산회로를 구성하였다. 제안된 GF(2/sup m/) 승산기의 회로복잡도는 ㎡ 2-입력 AND게이트와 ㎡-1 2-입력 XOR게이트이며, 연산에 소요되는 지연시간은 T/sub A/+(1+[log₂/sup m/])T/sub x/이다. 제안된 연산기의 시스템 복잡도와 구성상의 특징을 타 연산기들과 비교하였고, 그 결과를 표로 정리하여 보였다. 제안된 승산기는 정규화된 모듈구조와 확장성을 가지므로 VLSI 구현에 적합하며, 타 연산회로로의 응용이 용이하다.

더블패스 마하젠더 간섭계를 이용한 광섬유 레이저의 파장검출 (A wavelength readout of a fiber-optic tunable laser using a double-pass Mach-Zehnder Interferometer)

  • 박형준;김현진;송민호
    • 전자공학회논문지SC
    • /
    • 제46권1호
    • /
    • pp.43-48
    • /
    • 2009
  • 광섬유 격자 센서어레이용 파장가변 광섬유 레이저의 출력파장변화를 복조할 수 있는 시스템을 제안하였다. 광섬유 레이저는 반도체 광증폭기와 Fabry-Perot 필터를 이용하여 제작하였고, 더블패스 마하젠더 간섭계 구조를 적용하여, $90^{\circ}$위상차를 가지는 내부 트리거를 생성하였다. 내부 트리거를 이용하여 얻은 Lissajous 그래프에 원형 피팅을 적용하여 2.51 mrad의 평균위상오차를 얻었다. 실험을 통하여 파장가변필터의 비선형 동작 특성에 의한 광섬유 레이저의 비선형 출력을 확인하였다. 제안한 파장검출 방법을 적용하면 파장가변광원의 비선형성을 보상하여 광섬유격자 센서시스템을 위한 효율적인 광원으로 적용이 가능할 것으로 예상된다.