• 제목/요약/키워드: Ripple voltage

검색결과 738건 처리시간 0.025초

DC Link 전압 합성을 이용한 동기형 릴럭턴스 전동기 토크 제어 (Torque Control of Synchronous Reluctance Motor using DC Link voltage Synthesis)

  • 김승주;안준선;김기찬;고성철;이주
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 추계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.19-21
    • /
    • 2006
  • This paper presents the control method that inverter output keeps to linear to reference voltage of Synchronous Reluctance Motor using DC Link voltage Synthesis. The Inverter output voltage cannot be displayed to linear about inverter reference voltage if Real DC Link voltage is different from DC Link voltage of PWM amplitude. Also, the overmodulation that there is linearity broken if reference voltage is out of range that inverter can output voltage. Torque ripple generates the vibration and noise of a motor. This paper proposes the control method so that torque ripple decreases and the linearity of inverter output keeps using the DC Link voltage Synthesis.

  • PDF

QSRC의 출력전압맥동해석 (Output Voltage Ripple Analysis of Quantum Series Resonant Converter)

  • 임성운;권우현;조규형
    • 전자공학회논문지B
    • /
    • 제31B권3호
    • /
    • pp.141-149
    • /
    • 1994
  • In this paper, we could find optimum quantum sequence(OQS) to minimize the output ripple voltage of the quantum series resonant converter(QSRC). This sequence control is so general that it is irrelevant to the voltage gain so far as it is operating in the continuous conduction mode(CCM). Further more the dynamic range of QSRC is much extended by the optimum quantum sequence control(OQSC). Througuout the time-domain analysis, the solution of steady state and the boundary condition between continuous and discontinuous mode is QSRC is obtained. This feature is verified by simulations and experiments with good agreements.

  • PDF

단상 계통연계형 태양광 발전시스템의 맥동전압제거 기법 (The Elimination Method of Ripple Voltage for a Single Grid-Connected PV System)

  • 이재근;최종우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2011년도 전력전자학술대회
    • /
    • pp.406-407
    • /
    • 2011
  • The dc link voltage in a single-phase PV system has necessarily twice component of fundamental wave. It makes high THD in the grid current, and according to the problem, power quality is lower. This paper proposes the new method for removing ripple voltage. The performance was verified through computer simulation using MATLAB.

  • PDF

2-leg 3상 PWM 인버터의 출력전압에서 직류링크 리플 전압의 영향 보상 (Compensation of Effects of DC-Link Ripple Voltages on Output Voltage of Two-leg Three-Phase PWM Inverters)

  • 김영신;이동춘;석줄기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2005년도 전력전자학술대회 논문집
    • /
    • pp.572-574
    • /
    • 2005
  • In this paper, a compensation scheme for the effect of dc-link ripple voltages on output voltage of two-leg and three-phase PWM inverters is proposed, without which compensation scheme the three-phase output voltage and current are much distorted. The proposed scheme has been verified by experimental results.

  • PDF

전압 리플 추정을 고려한 단상 PWM 컨버터의 순시치 제어 (Instantaneous Control of a Single-phase PWM Converter Considering the Voltage Ripple Estimate)

  • 김만기;이우철;현동석
    • 전력전자학회논문지
    • /
    • 제2권2호
    • /
    • pp.29-34
    • /
    • 1997
  • 본 논문에서는 단상 PWM 컨버터의 입력전류 제어계와 출력전압 제어계의 안정한 PI 이득을 설계하고 DSP를 이용하여 순시 제어기를 구현한다. DC link 전압 제어기는 연속영역에서 설계하여도 무방하나 입력전류 제어계는 이산화 영향을 무시할 수 없으므로 입력전류 제어계를 연산 시간을 고려하여 이산 영역에서 전달 함수를 구하여 설계한다. 또한 리플전압 추정 루틴을 통하여 실제 커패시터의 정전용량을 알아내는 알고리듬을 제시하고 이 알고리듬에 의하여 DC link 정전 용량을 과도상태에서도 추정해 낼수 있음을 보인다. 실험에 의하여 입력역률 99%와 부하급변시 전압 변동률 $\pm$5% 이하의 결과를 얻었다.

  • PDF

단위 역률을 갖는 3상 BUCK 다이오드 정류기에서의 DC 리플-전압 저감 (DC Ripple-Voltage Suppression in three Phase BUCK DIODE Rectifiers with Unity Power Factor)

  • 이동윤;송중호;최주엽;최익;김광배;현동석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 F
    • /
    • pp.2653-2655
    • /
    • 1999
  • A technique to suppress the low frequency ripple voltage of the DC output voltage in three-phase buck diode rectifiers is presented. A pulse frequency modulation method is employed to regulate the output voltage of the rectifier and guarantee zero-current switching of the switch over the wide operating range. The pulse frequency control method used in this paper shows generally good performance such as low THD of the input line current and unity power factor. In addition, the pulse frequency method can be effectively used to suppress the low frequency voltage ripple appeared in the dc output voltage. The proposed technique illustrates its validity and effectiveness through the respective simulations and experiments.

  • PDF

저 EMI 및 고품질 출력전압을 위한 멀티레벨 컨버터 (Multi-level Converter for Low EMI and High Quality Output Voltage)

  • 이상훈;이민중;박성준
    • 한국정보통신학회논문지
    • /
    • 제12권11호
    • /
    • pp.2015-2021
    • /
    • 2008
  • 최근 태양광 발전시스템 등 낮은 전압을 발생하는 전원소스를 이용하여 높은 승압효과를 얻기 위한 멀티레벨 인버터에 대한 관심이 높아지고 있다. 본 연구에서는 DC/DC의 출력전압 리플 저감을 위한 새로운 구조의 다중레벨 DC/DC 컨버터를 제안한다. 제안된 컨버터는 Buck컨버터를 직렬로 연결하여 다중전압을 발생하는 구조를 취함으로 기존의 Buck 컨버터에 비하여 출력 전압의 리플을 저감할 수 있었다. 또한 FPGA 기반 멀티레벨 인버터용 스위칭 함수를 구현하고자 하였다.

Output Noise Reduction Technique Based on Frequency Hopping in a DC-DC Converter for BLE Applications

  • Park, Ju-Hyun;Kim, Sung Jin;Lee, Joo Young;Park, Sang Hyeon;Lee, Ju Ri;Kim, Sang Yun;Kim, Hong Jin;Lee, Kang-Yoon
    • IEIE Transactions on Smart Processing and Computing
    • /
    • 제4권5호
    • /
    • pp.371-378
    • /
    • 2015
  • In this paper, a different type of pulse width modulation (PWM) control scheme for a buck converter is introduced. The proposed buck converter uses PWM with frequency hopping and a low quiescent.current low dropout (LDO) voltage regulator with a power supply rejection ratio enhancer to reduce high spurs, harmonics and output voltage ripples. The low quiescent.current LDO voltage regulator is not described in this paper. A three-bit binary-to-thermometer decoder scheme and voltage ripple controller (VRC) is implemented to achieve low voltage ripple less than 3mV to increase the efficiency of the buck converter. An internal clock that is synchronized to the internal switching frequency is used to set the hopping rate. A center frequency of 2.5MHz was chosen because of the bluetooth low energy (BLE) application. This proposed DC-DC buck converter is available for low-current noise-sensitive loads such as BLE and radio frequency loads in portable communications devices. Thus, a high-efficiency and low-voltage ripple is required. This results in a less than 2% drop in the regulator's efficiency, and a less than 3mV voltage ripple, with -26 dBm peak spur reduction operating in the buck converter.

3상 인버터 시스템에서 주파수 특성을 고려한 필름 콘덴서의 DC-link 적용 방법에 관한 연구 (The study on DC-link Film Capacitor in 3 Phase Inverter System for the Consideration of Frequency Response)

  • 박현수
    • 한국산학기술학회논문지
    • /
    • 제19권4호
    • /
    • pp.117-122
    • /
    • 2018
  • 대용량 3상 시스템 에어컨은 최근 들어 소비 전력 저감을 위해 인버터 회로를 포함하고 있다. 인버터 회로는 교류를 다이오드를 통해 정류하고 DC-link 전원부 콘덴서에 의해 평활된 직류를 사용한다. 이 때 평활에 사용되는 DC-link 전원부 콘덴서는 전압 리플, 전류 리플 조건을 만족하기 위해 전해 콘덴서가 일반적으로 사용된다. 콘덴서의 용량을 줄이게 되면 회로부의 크기 및 무게, 비용을 줄일 수 있게 된다. 본 논문에서는 최소점 추정 PPL(Phase Locked Loop) 위상 제어와 평균 전압 d축 전류제어 기법을 조합하여 입력 리플 전류를 약 90% 저감하는 알고리즘을 제안한다. 입력 리플 전류의 감소로 인해 DC-link 콘덴서의 전류 리플도 감소하므로 콘덴서의 용량을 줄일 수 있지만 전해 콘덴서의 경우 등가 직렬 저항(ESR : Equivalent Series Resistance)이 크기 때문에 발열로 인한 수명이 한계를 가진다. 본 논문에서는 전해 콘덴서 대신 DC-link 단에 전류 리플을 고려한 필름 콘덴서를 선정하는 방법을 제안한다. 필름 콘데서의 정전 용량 선정, 내압 선정, RMS(Root Mean Square) 전류 용량, RMS 전류 주파수 해석을 고려해 콘덴서의 용량을 선정할 경우 1680uF의 전해 콘덴서를 20uF로 용량을 낮추어 설계함으로써 전원부 콘덴서의 크기 및 무게, 비용을 줄였으며 전동기 구동을 통해 동작을 확인하였다.

Four-Switch 인버터의 전압 변동 보상 기법을 통한 전동기 운전 기법 (Motor Control Method for Four-Switch Inverters with DC-link Voltage Ripple Compensation Algorithm)

  • 이동명
    • 조명전기설비학회논문지
    • /
    • 제27권7호
    • /
    • pp.59-66
    • /
    • 2013
  • This paper proposes a new voltage reference generation method for Four-Switch Inverters(FSI) with compensation of the neutral DC-link voltage variation. Since FSIs have the split DC-link causing the inherent problem of voltage fluctuations in the upper and lower capacitors, it is required to take account the voltage difference between the top and bottom capacitors. In this paper, to reduce the effect by the voltage variation, reference voltages are modified by adding compensation voltages proportional to the voltage difference between upper and lower capacitors. Simulation results showing control performance of induction and permanent magnet motors demonstrate the validity of the proposed method.