• 제목/요약/키워드: RF Receiver

검색결과 478건 처리시간 0.03초

CDMA 이동 통신 단말기용 950 MHz CMOS RF 주파수 합성기 (A 950 MHz CMOS RF frequency synthesizer for CDMA wireless transceivers)

  • 김보은;김수원
    • 전자공학회논문지C
    • /
    • 제34C권7호
    • /
    • pp.18-27
    • /
    • 1997
  • A CMOS 950 MHz frequency synthesizer is designed and fabricated in a 0.8.mu.m standard CMOS process for IS-95-A CDMA mobile communication transceivers To utilize a CMOS ring VCO in a CDMA wireless communication receisver, we employed a QDC (quasi-direct conversion) receiver architecture for CDMA applications. Realized RF frequency synthesizer used as the RF local oscillator for a QDC receiver exhibits a phase noise of -92 dBc/Hz at 885kHz offset from the 950.4 MHz carrier, which complies with IS-95-A CDMA specification. It has a rms jitter of 23.7 ps, and draws 30mA from a 5V supply. Measured I/Q phase error of the 950.4 output signals is 0.7 degree.

  • PDF

자동차 센서 모니터링 시스템 개발 (Developmemt of automobile sensor monitoring system)

  • 최낙권;이상훈
    • 센서학회지
    • /
    • 제14권3호
    • /
    • pp.150-155
    • /
    • 2005
  • We propose a newly developed automobile sensor monitoring system incorporated with a tire pressure monitoring sensor(TPMS). The RF-transmitter based on a tire pressure sensor, sends a frame data about measured tire-pressure to RF receiver. And the various sensing signals based on sensors such as fuel-level sensor, engine oil level sensor and temperature sensors, are converted into 10-bit digital data. The microprocessor displays converting data such as tire pressure, trip distance, fuel quantity, coolant temperature and car-room temperature, on LCD panel. The proposed system can be successfully adapted to monitoring of the tire pressure and various automobile sensors.

Quadrature VCO as a Subharmonic Mixer

  • Oh, Nam-Jin
    • International journal of advanced smart convergence
    • /
    • 제10권3호
    • /
    • pp.81-88
    • /
    • 2021
  • This paper proposes two types of subharmonic RF receiver front-end (called LMV) where, in a single stage, quadrature voltage-controlled oscillator (QVCO) is stacked on top of a low noise amplifier. Since the QVCO itself plays the role of the single-balanced subharmonic mixer with the dc current reuse technique by stacking, the proposed topology can remove the RF mixer component in the RF front-end and thus reduce the chip size and the power consumption. Another advantage of the proposed topologies is that many challenges of the direct conversion receiver can be easily evaded with the subharmonic mixing in the QVCO itself. The intermediate frequency signal can be directly extracted at the center taps of the two inductors of the QVCO. Using a 65 nm complementary metal oxide semiconductor (CMOS) technology, the proposed subharmonic RF front-ends are designed. Oscillating at around 2.4 GHz band, the proposed subharmonic LMVs are compared in terms of phase noise, voltage conversion gain and double sideband noise figure. The subharmonic LMVs consume about 330 ㎼ dc power from a 1-V supply.

다중위상필터(Poly Phase Filter)를 이용한 VHF용 Low-IF 수신기 설계 (A Fully Integrated Low-IF Receiver using Poly Phase Filter for VHF Applications)

  • 김성도;박동운;오승엽
    • 한국통신학회논문지
    • /
    • 제35권5A호
    • /
    • pp.482-489
    • /
    • 2010
  • 본 논문에서는 RF PPF(Poly Phase Filter)를 이용하는 이미지 제거회로에서 광대역의 모든 RF 신호를 한꺼번에 Quadrature 신호로 변환시키는 기존 구조와 다르게 광대역의 RF 신호를 여러 개의 협대역(Narrow band)으로 세분화시켜 Quadrature 신호로 변환시키는 새로운 구조의 주파수 가변형 협대역 DQ-IRM(Double-Quadrature Image Rejection Mixer) 구조를 제안하였다. 기저대역에서 선택한 채널과 그 인접 2-3개 채널이 포함된 협대역 RF 신호만을 선택적으로 Quadrature 신호로 변환시키는 이 구조는 RF PPF의 차수를 줄일 수 있기 때문에 낮은 경로손실 특성과 높은 이미지제거 성능을 동시에 구현이 가능하다. 제안한 DQ-IRM를 이용하여 지상파 디지털멀티미디어방송(Terrestrial Digital Multimedia Broadcasting, T-DMB) 수신용 CMOS RF 튜너 칩을 설계하고 그 성능을 검증하였다. 설계된 CMOS RF 튜너 칩은 CMOS 0.18 um 테크놀로지를 이용하였으며, 170-240 MHz 주파수대역에서 약 1.26 dB의 잡음특성과 약 51 dB 이상의 이미지제거 성능을 얻었다. 설계된 칩 사이즈는 $3.0{\times}1.8mm2$이며, 총 소모전력은 동작전압 1.8 V에서 55.8 mW이다.

Chip Set을 이용한 L1 C/A Code GPS 수신기 개발 (Development of L1 C/A Code GPS receiver using chipset)

  • 심우성;박상현;이상정
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1996년도 한국자동제어학술회의논문집(국내학술편); 포항공과대학교, 포항; 24-26 Oct. 1996
    • /
    • pp.1376-1379
    • /
    • 1996
  • In this paper a GPS receiver is developed using commercial chipsets. GP2010 RF front end and GP2021 Multi-channel correlator of GEC PLESSY are adapted in designing the receiver hardware. MC 68340 is used for controlling the correlator GP2021 and implementing the navigation processing. Also presented are some test results of the developed receiver whose software has an interrupt driven structure rather than common real-time kernel based structure.

  • PDF

개인휴대통신을 위한 이동국 RF 수신시스템의 설계 및 성능개선에 관한 연구 (A study on the RF receiving system design and on the performance improvement for PCS mobile station)

  • 오정일;천종훈
    • 전자공학회논문지C
    • /
    • 제34C권11호
    • /
    • pp.66-75
    • /
    • 1997
  • We derive the system design parameters to implement the receiving system for the PCS mobile station to satisfy the J-sTD-018 which is the PCS mobile station(MS) minimum performance. Also we analyze the system performance and intermodulation spurious due to the values of a device cause the system performance degradation, is proposed. The simulation shows the receiver's maximum system noise figure to satisfy the receiver selectivity is approximately 11 dB. While the MS noise figure is 10dB with system margin 1 dB, the minimum selectivity is -71 dB at 1.25MHz frequency offset from the carrier frequency. And the input 3rd order intercept point of the MS class I and the MS class II~V is -9.5 dBm and -14dBm respectively. When the interference power level at the receiver is small, the receiver has better performance as we increase the gain of the LNA. However, when the interference level at the receiver is large, the receiver performance is heavily affected by the spurious as we increase the gain of the LNA. Thus, we proved the effectiveness of the LNA On/Off switching technique as to reduce the effect of the spurious.

  • PDF

위치 인식이 가능한 WBAN 용 UWB 수신기 (UWB WBAN Receiver for Real Time Location System)

  • 하종옥;박명철;정승환;어윤성
    • 전자공학회논문지
    • /
    • 제50권10호
    • /
    • pp.98-104
    • /
    • 2013
  • 본 논문에서는 무선 통신 및 근거리 위치 인식이 가능한 WBAN(wireless body area network) 용 UWB(Ultra-wide band) 수신기 회로를 제안한다. UWB 수신기는 에너지 검출 방식의 OOK(on-off keying) 변조가 가능하도록 설계가 되었다. 고속의 sampling 을 하기 위해서 4bit ADC 는 DLL(delay locked loop) 을 이용하여 sub-sampling 기법을 사용하도록 설계되었다. 제안된 UWB 수신기는 CMOS $0.18{\mu}m$ 공정을 이용하여 설계되었으며, 전원 전압 1.8V에서 61mA의 전류를 소모하면서 -85.7dBm의 수신 감도, 42.1dB의 RF front-end 게인, 3.88 dB의 noise figure, 최대 4m 까지의 거리 감지 성능을 가지고 있다.

전자 빔 조향 기생 배열 안테나를 사용한 빔 다이버시티 수신기 (Beam Diversity Receiver Using 7-Element ESPAR Antenna)

  • 안창영;이승환;유흥균
    • 한국통신학회논문지
    • /
    • 제39A권1호
    • /
    • pp.36-42
    • /
    • 2014
  • 본 논문에서는 ESPAR 안테나를 사용하여 다이버시티 이득을 얻기 위한 수신기를 제안한다. 수신 신호의 방향이 추정될 경우 추정된 신호의 각에 근접하는 빔을 OFDM 심볼 주기 동안 순차적으로 형성하여 수신함으로써 다이버시티 이득을 얻는다. 제안하는 수신기는 다이버시티 이득을 얻기 위해 단 1개의 RF 체인을 사용한다. 그러나 이러한 방법으로 빔의 방향을 바꾸면서 신호를 수신 할 경우 신호의 스펙트럼이 확장되어 ICI(inter-channel interference)가 발생된다. 이러한 ICI는 주파수 영역의 등화기를 이용하여 등화 할 수 있다. 시뮬레이션 결과, 추정 된 DoA가 $60^{\circ}$, $120^{\circ}$일 때 OFDM 심볼 주기 동안 $60^{\circ}$의 빔과 $120^{\circ}$의 빔을 순차적으로 형성하여 신호를 수신한 결과 다이버시티 성능을 얻을 수 있는 것을 확인하였다.

S-대역 펄스 2 kW RF 리미터 (Pulse 2 kW RF Limiter at S-band)

  • 정명득
    • 한국전자파학회논문지
    • /
    • 제23권7호
    • /
    • pp.791-796
    • /
    • 2012
  • RF 리미터(limiter)는 원하지 않는 신호로부터 수신단을 보호하기 위해 사용되는 소자로서, 임계값 이상의 모든 입력신호에 대해 일정한 출력을 제공한다. 다이오드를 사용하는 RF 리미터는 작은 신호는 통과시키는 반면, 어떤 임계값 이상의 신호는 감쇄시켜서 전달한다. 현대의 레이더 시스템에서 수신기를 보호하기 위해 사용되는 RF 리미터는 새로운 간섭 위협이나 복잡한 전자파 환경의 도전으로부터 극복할 수 있는 절대 필요한 역할을 수행한다. 본 논문은 고출력 RF 리미터를 구현하기 위해 PIN 다이오드와 Limit 다이오드의 조합으로 구성된 회로를 제안한다. PIN 다이오드는 스위치의 격리도(isolation) 특성을 이용하는 것과 같이 다이오드의 격리도 특성을 이용하는 개념을 적용한다. S-대역에서 200 us 펄스폭을 갖는 2 kW RF 리미터를 개발하였다. 그 측정 결과는 예측한 값과 잘 일치함을 알 수 있다.

텔레비전 유휴 주파수 대역을 지원하는 저잡음 및 고선형 특성의 RF 수신기 설계 (TV White Space Low-noise and High-Linear RF Front-end Receiver)

  • 김창완
    • 한국정보통신학회논문지
    • /
    • 제22권1호
    • /
    • pp.91-99
    • /
    • 2018
  • 본 논문에서는 텔레비전 유휴 주파수 대역(470 MHz ~ 698 MHz)에서 적용 가능한 우수한 수신감도와 높은 선형 특성을 동시에 확보할 수 있는 RF 수신기 구조와 회로 구조를 제안하였다. 제안하는 RF 수신기는 $0.13-{\mu}m$ CMOS 공정으로 설계되었으며, 저잡음 증폭기, 고주파 대역 통과 필터, 고주파 증폭기, 수동 하향 주파수 변환기, 그리고 기저 대역 통과 필터로 구성되어 있다. 높은 수신감도를 얻기 위해 저잡음 증폭기와 고주파 증폭기를 적용하였으며, 인접 채널에 위치하는 인터피어러를 고주파 대역에서 필터링하기 위해 MOS 스위치와 커패시터를 이용한 고주파 대역 통과 필터와 수동 하향 주파수 변환기를 동시에 사용하였다. 제안된 4차 저역통과 필터는 공통-게이트 증폭기에 기존의 바이쿼드 셀을 적용하여 -24dB/oct 필터링 특성을 얻었다. 모의 실험결과로부터 설계된 RF 수신기는 56 dB의 전압이득, 2 dB 이하의 잡음 지수, -2.3 dBm의 IIP3 (out-of-channel) 성능을 제공하며, 1.5 V 전원으로부터 37 mA를 소모 한다.