• 제목/요약/키워드: RF Integrated Circuit

검색결과 152건 처리시간 0.025초

Low-Cost High-Performance TDD Synchronizer for WiBro RF Repeater

  • Seo, Young-Ho;Kim, Dong-Wook
    • ETRI Journal
    • /
    • 제32권4호
    • /
    • pp.503-511
    • /
    • 2010
  • WiBro radio frequency (RF) repeater is used for solving the problem of partial shadow areas in the wireless communication field that uses time-division duplexing (TDD) mode. In this paper, a method to efficiently generate TDD signals for WiBro RF repeater is proposed and its digital circuit is implemented. A TDD signal is detected from RF signals transmitted/received to/from RF repeater and then inputted again into the RF repeater, so that it can operate normally. First, the envelope of downlink signals is detected and then clamped to extract the basic form of a TDD signal using an operational amplifier circuit. Next, the TDD signal is generated by restoring and filtering the shape which has been distorted by the wireless channel. The algorithm and system to acquire TDD signal are developed with a goal to have simple but powerful functions with as little cost as possible. The proposed method is implemented as an RF-digital integrated system and verified through the experiments under the same condition as actual WiBro service environment.

MMIC 상에서 초소형 무선 통신 시스템에의 응용을 위한 반전된 형태의 주기적 용량성 구조를 이용한 전송선로의 RF 특성에 관한 연구 (A Study on RF Characteristics of Transmission Line Employing Inverted Periodically Arrayed Capacitive Devices for Application to Highly Miniaturized Wireless Communication system on MMIC)

  • 김정훈;정장현;윤영
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제39권1호
    • /
    • pp.52-57
    • /
    • 2015
  • 본 논문에서는 MMIC(Monolithic microwave integrated circuit) 상에서 초소형 무선 통신 시스템에서의 응용을 위해 반전된 형태의 주기적으로 배치된 용량성 소자를 이용한 전송선로(IPACD, Inverted Periodically Arrayed Capacitive Devices)의 RF 특성을 연구하였다. 측정 결과, 본 논문에서 제안하는 반전된 형태의 주기적으로 배치된 용량성 소자를 이용한 전송선로는 기존의 마이크로스트립 전송선로는 선로파장의 11.85%로 단파장의 성능을 보였고, 전파상수, 유효 유전율은 기존의 전송선로에 비하여 훨씬 높은 결과를 보여주었다. PACD(periodically arrayed capacitive devices) 선로구조에 비해 삽입손실이 1~10 GHz에서 22.6%정도 개선되었다. 또한 IPACD 선로구조의 등가회로를 closed-form 방정식을 통하여 이론적으로 해석하였으며, 실질적인 대역폭의 의미를 가지는 1차 통과대역에서의 차단 주파수는 129.2 GHz로 나타나 광대역의 특성을 보여주었다.

Ka-band용 Double Balanced MMIC Mixer의 설계 및 제작 (Design of Double Balanced MMIC Mixer for Ka-band)

  • 류근관
    • 한국정보통신학회논문지
    • /
    • 제8권2호
    • /
    • pp.227-231
    • /
    • 2004
  • 본 논문에서는 TRW사의 InGaAs/GaAs p-HEMT 공정의 쇼트키 다이오드를 이용하여 Ka대역용 하향수신변환기에 이용할 수 있는 MMIC(Monolithic Microwave Integrated Circuit) 주파수 혼합기를 설계 및 제작하였다. RF는 30.6∼31.0 ㎓이고 LO 9.8 ㎓를 이용하여 IF 20.8∼21.2 ㎓를 얻을 수 있는 본 MMIC 주파수 혼합기는 발룬의 크기를 줄이기 위해 LO와 IF 단자를 서로 바꾸어 설계함으로써 전체 회로의 크기를 줄일 수 있었다. 제작된 MMIC 주파수 혼합기의 크기는 3000umx1500um이며 on-wafer 측정 결과 대역 내에서 7.8㏈ 이하의 변환손실을 얻었다. 또한 27㏈ 이상의 LO-RF 격리도, 19㏈ 이상의 LO-IF 격리도 및 39㏈ 이상의 RF-IF 격리도를 각각 얻었다.

Design and Analysis of 2 GHz Low Noise Amplifier Layout in 0.13um RF CMOS

  • Lee, Miyoung
    • 한국정보기술학회 영문논문지
    • /
    • 제10권1호
    • /
    • pp.37-43
    • /
    • 2020
  • This paper presents analysis of passive metal interconnection of the LNA block in CMOS integrated circuit. The performance of circuit is affected by the geometry of RF signal path. To investigate the effect of interconnection lines, a cascode LNA is designed, and circuit simulations with full-wave electromagnetic (EM) simulations are executed for different positions of a component. As the results, the position of an external capacitor (Cex) changes the parasitic capacitance of electric coupling; the placement of component affects the circuit performance. This analysis of interconnection line is helpful to analyze the amount of electromagnetic coupling between the lines, and useful to choose the signal path in the layout design. The target of this work is the RF LNA enabling the seamless connection of wireless data network and the following standards have to be supported in multi-band (WCDMA: 2.11~ 2.17 GHz, CDMA200 1x : 1.84~1.87 GHz, WiBro : 2.3~2.4GHz) mobile application. This work has been simulated and verified by Cadence spectre RF tool and Ansoft HFSS. And also, this work has been implemented in a 0.13um RF CMOS technology process.

High Output Power and High Fundamental Leakage Suppression Frequency Doubler MMIC for E-Band Transceiver

  • Chang, Dong-Pil;Yom, In-Bok
    • Journal of electromagnetic engineering and science
    • /
    • 제14권4호
    • /
    • pp.342-345
    • /
    • 2014
  • An active frequency doubler monolithic microwave integrated circuit (MMIC) for E-band transceiver applications is presented in this letter. This MMIC has been fabricated in a commercial $0.1-{\mu}m$ GaAs pseudomorphic high electron mobility transistor (pHEMT) process on a 2-mil thick substrate wafer. The fabricated MMIC chip has been measured to have a high output power performance of over 13 dBm with a high fundamental leakage suppression of more than 38 dBc in the frequency range of 71 to 86 GHz under an input signal condition of 10 dBm. A microstrip coupled line is used at the output circuit of the doubler section to implement impedance matching and simultaneously enhance the fundamental leakage suppression. The fabricated chip is has a size of $2.5mm{\times}1.2mm$.

Multi-Gbit/s Digital I/O Interface Based on RF-Modulation and Capacitive Coupling

  • Shin, Hyunchol
    • Journal of electromagnetic engineering and science
    • /
    • 제4권2호
    • /
    • pp.56-62
    • /
    • 2004
  • We present a multi-Gbit/s digital I/O interface based on RF-modulation and capacitive-coupling over an impedance matched transmission line. The RF-interconnect(RFI) can greatly reduce the digital switching noise and eliminate the dc power dissipation over the channel. It also enables reduced signal amplitude(as low as 200 ㎷) with enhanced data rate and affordable circuit overhead. This paper addresses the system advantages and implementation issues of RFI. A prototype on-chip RFI transceiver is implemented in 0.18-${\mu}{\textrm}{m}$ CMOS. It demonstrates a maximum data rate of 2.2 Gbit/s via 10.5-㎓ RF-modulation. The RFI can be very instrumental for future high-speed inter- and intra-ULSI data links.

저잡음 증폭기를 위한 새로운 자동 보상 회로 (A New Automatic Compensation Circuit for Low Noise Amplifiers)

  • 류지열;길버트;노석호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.995-998
    • /
    • 2005
  • 본 논문에서는 시스템 온 칩 (SoC, System-on-Chip) 트랜시버에 적용이 가능하며. 저잡음 증폭기(LNA, Low Noise Amplifier)를 위한 자동 보상 회로 (ACC, automatic compensation circuit)를 제안한다. 개발된 회로는 고주파 내부 자체 검사 (BIST, Built-In Self-Test) 회로, 커패시터 미러 뱅크 (CMB, Capacitor Mirror Banks)와 디지털 처리장치로 구성되어 있다. 자동 보상 회로는 LNA가 정상 동작을 하지 않을 때 SoC 트랜시버의 구성요소인 디지털 프로세서를 이용하여 LNA가 정상 동작을 하도록 자동적으로 조정하는 역할을 한다.

  • PDF

RF 트랜스포머를 사용한 광대역 전력증폭기 설계 (Broadband power amplifier design utilizing RF transformer)

  • 김욱현;우제욱;전주영
    • 전기전자학회논문지
    • /
    • 제26권3호
    • /
    • pp.456-461
    • /
    • 2022
  • 본 논문에서는 차동 증폭기에 필수적으로 필요한 Radio frequency(RF) transformer(TF)을 활용하여 광대역 이득 특성을 가지는 2단 단일 종단 전력증폭기를 제시하였다. RF TF의 특징을 파악하고 광대역 특성을 가지도록 설계한 뒤 2단 전력증폭기의 단간(inter-stage) 임피던스 정합 회로에 적용함으로써 증폭기의 대역폭을 향상시킬 수 있다. 기존의 2단 단일 종단(Single-ended) 증폭기의 성능과 면적을 유지하면서 광대역 이득 특성을 얻을 수 있도록 단간 정합 회로를 Monolithic Microwave Integrated Circuit (MMIC)와 다층 PCB에 구현하고 시뮬레이션을 통해 결과를 비교하였다. InGaP/GaAs HBT 모델을 사용하여 설계한 2단 전력증폭기 모듈을 시뮬레이션 한 결과 중심주파수 3.3GHz에서 기존의 전력증폭기가 11.2%의 fractional 대역폭을 보인 반면 제안된 설계 기법을 적용한 전력증폭기는 19.8%의 개선된 대역폭을 가짐을 확인하였다.

Study on Characteristics of Various RF Transmission Line Structures on PES Substrate for Application to Flexible MMIC

  • Yun, Young;Kim, Hong Seung;Jang, Nakwon
    • ETRI Journal
    • /
    • 제36권1호
    • /
    • pp.106-115
    • /
    • 2014
  • In this work, the coplanar waveguide is fabricated on a PES (poly[ether sulfone]) substrate for application to a flexible monolithic microwave integrated circuit, and its RF characteristics were thoroughly investigated. The quality factor of the coplanar waveguide on PES is 40.3 at a resonance frequency of 46.7 GHz. A fishbone-type transmission line (FTTL) structure is also fabricated on the PES substrate, and its RF characteristics are investigated. The wavelength of the FTTL on PES is 5.11 mm at 20 GHz, which is 55% of the conventional coplanar waveguide on PES. Using the FTTL, an impedance transformer is fabricated on PES. The size of the impedance transformer is $0.318mm{\times}0.318mm$, which is 69.2% of the size of the transformer fabricated by the conventional coplanar waveguide on PES. The impedance transformer showed return loss values better than -12.9 dB from 5 GHz to 50 GHz and an insertion loss better than -1.13 dB in the same frequency range.

Ku-band용 Double Balanced MMIC Mixer의 설계 및 제작 (Design of Double Balanced MMIC Mixer for Ku-band)

  • 류근관
    • 한국ITS학회 논문지
    • /
    • 제2권2호
    • /
    • pp.97-101
    • /
    • 2003
  • 본 논문에서는 Ku-band용 주파수 하향변환기에 사용할 수 있는 MMIC (monolithic microwave integrated circuit) mixer를 InGaAs/GaAs p-HEMT 공정의 Schottky diode를 이용하여 설계 및 제작하였다. 일반적인 double balanced mixer의 구조에서 IF단자와 LO 단자를 서로 바꾸어 설계함으로써 mC chip의 크기를 크게 줄일 수 있었다. 설계된 MMIC mixer는 RF(14.0 - 14.5 GHz)와 IF(12.252 - 12.752 GHz)의 주파수 대역에서 사용할 수 있다. 제작된 초소형의 MMIC mixer chip은 크기가 3.3 m X 3.0 m이고, on-wafer측정 결과 9.8 dB 이하의 변환손실과 23 dB 이상의 RF-to-IF 격리도 및 38 dB 이상의 LO-to-IF 격리도의 특성을 각각 얻었다.

  • PDF