• 제목/요약/키워드: Process equalizer

검색결과 53건 처리시간 0.024초

엘리베이터 로프장력 자동조절기 개발에 관한 연구 (A Study on the Development of an Elevator Rope Tension Automatic Equalizer)

  • 김동복;김갑순
    • 한국기계가공학회지
    • /
    • 제19권5호
    • /
    • pp.60-66
    • /
    • 2020
  • In this paper, we describe a rope tension automatic equalizer that automatically adjusts several rope tensions connecting the elevator car and the counterweight. The automatic rope tension equalizer is composed of a body, ram, and rope shaft. The body includes a cylinder hole, in which a ram is assembled. A rope shaft is assembled in a hole in the ram. Moreover, the rope is fixed to the rope shaft, with a hole through which fluid can pass between each cylinder hole and the hole of the body. The central concept is that the force of each rope is evenly distributed by the hydraulic pressure between the ram and the body cylinder when the rope is pulled. The thickness of the jaw connecting the small and large diameters of the body of the rope tension automatic equalizer was 15 mm based on structural analysis. The results of the representative experiment to install the produced rope tension equalizer on the elevator revealed it was possible to reduce the rope tension deviation by more than 71 kg.

Decision Feedback Equalization Receiver for DS-CDMA with Turbo Coded Systems

  • Chompoo, T.;Benjangkaprasert, C.;Sangaroon, O.;Janchitrapongvej, K.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.1132-1136
    • /
    • 2005
  • In this paper, adaptive equalizer receiver for a turbo code direct sequence code division multiple access (DSCDMA) by using least mean square (LMS) adaptive algorithm is presented. The proposed adaptive equalizer is using soft output of decision feedback adaptive equalizer (DFE) to examines the output of the equalizer and the Log- maximum a posteriori (Log-MAP) algorithm for the turbo decoding process of the system. The objective of the proposed equalizer is to minimize the bit error rate (BER) of the data due to the disturbances of noise and intersymbol interference (ISI)phenomenon on the channel of the DS-CDMA digital communication system. The computer program simulation results shown that the proposed soft output decision feedback adaptive equalizer provides a good BER than the others one such as conventional adaptive equalizer, infinite impulse response adaptive equalizer.

  • PDF

Fuzzy-ART Basis Equalizer for Satellite Nonlinear Channel

  • Lee, Jung-Sik;Hwang, Jae-Jeong
    • International Journal of Fuzzy Logic and Intelligent Systems
    • /
    • 제2권1호
    • /
    • pp.43-48
    • /
    • 2002
  • This paper discusses the application of fuzzy-ARTMAP neural network to compensate the nonlinearity of satellite communication channel. The fuzzy-ARTMAP is the class of ART(adaptive resonance theory) architectures designed fur supervised loaming. It has capabilities not fecund in other neural network approaches, that includes a small number of parameters, no requirements fur the choice of initial weights, automatic increase of hidden units, and capability of adding new data without retraining previously trained data. By a match tracking process with vigilance parameter, fuzzy-ARTMAP neural network achieves a minimax teaming rule that minimizes predictive error and maximizes generalization. Thus, the system automatically leans a minimal number of recognition categories, or hidden units, to meet accuracy criteria. As a input-converting process for implementing fuzzy-ARTMAP equalizer, the sigmoid function is chosen to convert actual channel output to the proper input values of fuzzy-ARTMAP. Simulation studies are performed over satellite nonlinear channels. QPSK signals with Gaussian noise are generated at random from Volterra model. The performance of proposed fuzzy-ARTMAP equalizer is compared with MLP equalizer.

An Adaptive Equalizer for High-Speed Receiver using a CDR-Assisted All-Digital Jitter Measurement

  • Kim, Jong-Hoon;Lim, Ji-Hoon;Kim, Byungsub;Sim, Jae-Yoon;Park, Hong-June
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제15권2호
    • /
    • pp.155-167
    • /
    • 2015
  • An adaptive equalization scheme based on all-digital jitter measurement is proposed for a continuous time linear equalizer (CTLE) preceding a clock and data recovery (CDR) in a receiver circuit for high-speed serial interface. The optimum equalization coefficient of CTLE is determined during the initial training period based on the measured jitter. The proposed circuit finds automatically the optimum equalization coefficient for CTLE with 20", 30", 40" FR4 channel at the data rate of 5 Gbps. The chip area of the equalizer including the adaptive controller is 0.14 mm2 in a $0.13{\mu}m$ process. The equalizer consumes 12 mW at 1.2 V supply during the normal operation. The adaptive equalizer has been applied to a USB3.0 receiver.

MIMO-HARQ 시스템을 위한 MMSE 기반 연속 터보 등화기 (MMSE Based Continuous Turbo Equalizer for MIMO-HARQ Systems)

  • 박상준;최수용
    • 한국통신학회논문지
    • /
    • 제39A권10호
    • /
    • pp.619-621
    • /
    • 2014
  • 본 논문은 MIMO-HARQ 시스템을 위한 MMSE 기반 연속 터보 등화기를 제안한다. 제안 기법은 이전 전송의 수신 과정 중 생성된 연판정 정보를 재전송의 수신 과정 중 초기화 단계에서 재활용하여 복호수렴 속도의 개선을 도모한다. 모의실험을 통해 제안기법이 기존 기법 대비 향상된 블록 오율을 달성함과 동시에 복호 수렴 속도를 크게 개선함을 확인하였다.

Analog Adaptive Pulse shaping and Line Equalizer For 400Mb/s data rate on 50m STP Cable

  • Lee, Hoon;Kwisung Yoo;Gunhee Han
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.887-890
    • /
    • 2003
  • High Speed data transmission over a long length of cable is limited due to the limited bandwidth of a cable which introduces ISI(Inter Symbol Interference). In order to compensate for the loss and phase dispersion in the cable, a pulse shaping in a transmitter and a line equalizer in receiver can be used. This paper presents a low-power and small-ana analog adaptive pulse shaping circuit and line equalizer, The design was fabricated in a 0.25${\mu}{\textrm}{m}$ mixed-signal CMOS process. The proposed pulse shaping circuit and equalizer operate at 400Mb/s on 50m STP(Shielded Twisted Pair) cable. It consumes 28.5${\mu}{\textrm}{m}$ with a 2.5-V power supply and occupies only 0.098 $\textrm{mm}^2$.

  • PDF

MLC NAND 플래시 메모리의 셀 간 간섭현상 감소를 위한 등화기 알고리즘 (An Equalizing Algorithm for Cell-to-Cell Interference Reduction in MLC NAND Flash Memory)

  • 김두환;이상진;남기훈;김시호;조경록
    • 전기학회논문지
    • /
    • 제59권6호
    • /
    • pp.1095-1102
    • /
    • 2010
  • This paper presents an equalizer reducing CCI(cell-to-cell interference) in MLC NAND flash memory. High growth of the flash memory market has been driven by two combined technological efforts that are an aggressive scaling technique which doubles the memory density every year and the introduction of MLC(multi level cell) technology. Therefore, the CCI is a critical factor which affects occurring data errors in cells. We introduced an equation of CCI model and designed an equalizer reducing CCI based on the proposed equation. In the model, we have been considered the floating gate capacitance coupling effect, the direct field effect, and programming methods of the MLC NAND flash memory. Also we design and verify the proposed equalizer using Matlab. As the simulation result, the error correction ratio of the equalizer shows about 20% under 20nm NAND process where the memory channel model has serious CCI.

채널추정기를 이용한 등화기 결정오류 정정 알고리즘에 관한 연구 (A Study on The Correction of The Channel Equalizer Decision Error Using Channel Estimator)

  • 김선웅
    • 한국산학기술학회논문지
    • /
    • 제18권8호
    • /
    • pp.18-24
    • /
    • 2017
  • 대역이 제한되거나 채널분산이 존재하는 매체를 통해 메시지를 전송하는 과정은 불가피하게 신호왜곡과 잡음유입을 수반하며 결과적으로 심볼간 간섭과 부가잡음에 의해 전송품질이 열화 되어 수신심볼 오율을 증가시키게 된다. 적응 등화기의 역할은 전송 메시지를 복원하기 위해 등화기 수신단에 입력되는 수신신호로부터 채널왜곡 성분과 잡음을 제거하는 일이다. 이를 위해 일반적으로 선형필터부와 심볼 결정기의 조합으로 구성되는 등화기에 관한 연구가 많이 이루어져 왔고 전방향 오류정정부호화과 결합하여 디지털 정보통신 분야에 필수적인 전송효율 제고에 핵심적인 역할을 하고 있다. 본 논문에서는 등화기 출력인 메시지 심볼에 잔존하는 심볼오류를 추가적으로 정정할 새로운 알고리즘을 제안하였는데 일반적으로 등화기 성능개선 알고리즘들이 등화 초기 수렴속도나 정상상태오차를 개선하는 방향으로 진행되어 오고 있는 반면, 본 논문에서는 등화기 결정심볼과 전송채널 추정값을 이용하여 등화기 입력신호를 재구성하고 실제 입력신호와의 오차신호를 구한 후 이에 대한 통계적 특성을 분석해 직접적으로 오류정정을 수행하는 새로운 알고리즘을 제안하였다.

이중 후방필터 구조 결정 궤환 등화기의 선행 고스트에 대한 성능 분석 (Performance analysis of decision feedback equalizer with dual-feedback in pre-ghost channel)

  • 오영호;이경원;김대진
    • 방송공학회논문지
    • /
    • 제12권5호
    • /
    • pp.516-524
    • /
    • 2007
  • 한정된 주파수의 효율적인 사용을 위해 디지털 동일 채널 중계기(DOCR, Digital On-Channel Repeater)를 이용하여 SFN을 구성하는 연구가 진행되고 있다. 그러나 DOCR를 사용하는 경우에 송신기의 신호와 DOCR의 출력 신호 사이의 지연 시간 때문에 선행 고스트가 필연적으로 발생한다. 기존의 결정 궤환 등화기에서는 전방 필터가 선행 고스트를 제거하는 과정에서 잡음 증가 및 유색 잡음을 발생시켜 수신 성능의 열화가 심하게 발생한다. 본 논문에서는 동일 채널 중계기를 사용한 SFN 구성시 필연적으로 발생하는 선행 고스트로 인한 수신 성능의 감소를 줄이기 위해 이중 후방필터 구조의 결정 궤환 등화기를 사용할 것을 제안하였다. 제안된 등화기의 후방필터는 결정 값을 사용하는 결정 후방필터와 등화기의 출력값을 사용하는 비결정 후방필터로 구성되어 있다. 부가적으로 사용된 비결정 후방필터 때문에 제안된 등화기는 잡음 증가와 유색 잡음이 발생하지 않아 기존의 결정 궤한 등화기에 비교하여 수신 성능 이득이 발생한다. 따라서 제안된 등화기 구조는 ATSC DTV의 동일 채널 중계기를 이용하여 SFN을 구성할 때 커버리지의 확대에 기여할 것이다.

5-Gb/s 연속시간 적응형 등화기 설계 (A 5-Gb/s Continuous-Time Adaptive Equalizer)

  • 김태호;김상호;강진구
    • 전기전자학회논문지
    • /
    • 제14권1호
    • /
    • pp.33-39
    • /
    • 2010
  • 본 논문에서는 5Gb/s의 직렬 링크 인터페이스에 적용 가능한 적응형 수신기를 제안한다. 효율적인 이득 제어를 위해 등화필터의 출력단 대신 슬라이서의 내부 신호를 적용한 LMS(Least Mean Square) 알고리즘을 구현하였다. 제안된 방식은 등화기의 대역폭에 영향을 미치지 않는다. 또한 비슷한 DC 크기의 신호를 가지는 슬라이서(slicer)의 내부 신호를 이용하였기 때문에 수동소자를 이용한 필터를 제거함으로써 칩 면적 및 전력소모를 줄일 수 있다. 제안된 적응형 등화기는 25dB까지 보상이 가능하며 디스플레이포트를 위한 15-m STP 케이블과 FR-4 전송선로에 적용 가능하다. 제안된 회로는 $0.18{\mu}m$ 1-폴리 4-메탈 CMOS 공정 기술이 적용하여 구현하였으며 $200{\times}300{\mu}m^2$의 칩 면적을 차지한다. 제작된 칩의 측정 결과 1.8V 공급전원에서 6mW의 매우 적은 전력소모를 나타내고 2Gbps 동작을 확인하였다. 안정된 RF용 버랙터(Varactor)를 사용하는 공정을 적용할 경우 5Gbps 동작범위를 만족할 것으로 예상된다.