• 제목/요약/키워드: Phase Locked Loop

검색결과 567건 처리시간 0.024초

Grid Voltage-sensorless Current Control of LCL-filtered Grid-connected Inverter based on Gradient Steepest Descent Observer

  • Tran, Thuy Vi;Kim, Kyeong-Hwa
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 전력전자학술대회
    • /
    • pp.380-381
    • /
    • 2019
  • This paper presents a grid voltage-sensorless current control design for an LCL-filtered grid-connected inverter with the purpose of enhancing the reliability and reducing the total cost of system. A disturbance observer based on the gradient steepest descent method is adopted to estimate the grid voltages with high accuracy and light computational burden even under distorted grid conditions. The grid fundamental components are effectively extracted from the estimated gird voltages by means of a least-squares algorithm to facilitate the synchronization process without using the conventional phase-locked loop. Finally, the estimated states of inverter system obtained by a discrete current-type full state observer are utilized in the state feedback current controller to realize a stable voltage-sensorless current control scheme. The effectiveness of the proposed scheme is validated through the simulation results.

  • PDF

PLL 기반 교번 PDM 제어를 통한 Anyplace IH 시스템의 용기 소음 저감 방안 (Noise Reduction Method of Anyplace IH System with Alternative PDM Control Using PLL)

  • 권만재;장은수;박상민;이병국
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2020년도 전력전자학술대회
    • /
    • pp.82-84
    • /
    • 2020
  • 본 논문에서는 용기 소음 저감을 위해 Anyplace induction heating (lH) 시스템에 적합한 설계 방안을 제시한다. 다수의 워킹 코일 및 인버터를 적용한 Anyplace lH 시스템에서 인접한 코일들이 서로 다른 동작 주파수로 용기를 가열 할 경우 주파수 차이에 따른 용기 소음이 발생한다. 따라서 용기의 근접 가열 시 발생하는 소음을 저감하기 위한 방안들을 비교 및 분석하고 실험 및 시뮬레이션을 통해 phase locked loop (PLL)을 이용한 교번 pulse density modulation (PDM) 제어를 적용한 시스템 설계 방안에 대한 타당성을 검증한다.

  • PDF

A new ultrasonic power generator using instantaneous current resultant control-based inverter and its control system

  • Kim, Dong-Hee;Kim, Young-Seok;Yoo, Dong-Wook;Kim, Yo-Hee
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1987년도 한국자동제어학술회의논문집; 한국과학기술대학, 충남; 16-17 Oct. 1987
    • /
    • pp.631-636
    • /
    • 1987
  • The design of ultrasonic transducer energy processing systems requires highly reliable command featuring mechanical frequency tracking and constant velocity control of the ultrasonic transducer with an acoustic load. This paper presents a new conceptional instantaneous current resultant control base high-frequency inverter using self turn-off devices driving an electrostrictive ultrasonic transducer system and its optimum control technique, which is implemented by feed-back of the ultrasonic transducer applied voltage and instantaneous velocity of the transducer vibrating system through a Phase-Locked-Loop control scheme. The feedback voltage corresponding to instantaneous velocity is averaged over a half-period with respect to constant amplitude/constant velocity control strategy. Described are the theory of this signal detection technique and the experimental set-up.

  • PDF

지연된 n-탭 상승 에지 클럭을 이용한 위상 오차 검출기의 설계와 DP-PLL에의 적용 (The design of phase error detector based on delayed n-tap rising edge clock:It's DP-PLL system application)

  • 박군종;구광일;윤정현;윤대희;차일환
    • 한국통신학회논문지
    • /
    • 제23권4호
    • /
    • pp.1100-1112
    • /
    • 1998
  • 본 연구에서 망동기 시스템의 동기 기준 클럭과 시스템 클럭간에 발생하는 위상 오차를 최소화하기 위한 새로운 위상 오차 검출방식이 제안되었고 이 방식을 디지털 처리 위상 동기 루프(digital processing phase locked loop:DP-PLL) 시스템에 적용하였다. 두 클럭간에 발생하는 위상 오차는 지연된 n-탭 상승 에지 클럭으로 구성한 위상 오차 검출기에 의해 위상 오차 변이 (PEV:Phase Error Variation)로 출력된다. 위상 오차 변이는 5ns해상도로 검출되며 검출된 위상 오차 변이는 알고리즘에 의해 최적의 D/A변환기 계수를 추적하면서 위상 동기를 유지한다. 실험결과 위상 검출기는 빠르고 정확한 위상 추적 특성을 갖고 있으며 루프제어 알고리즘은 우수한 지터 억압 특성을 나타내었다.

  • PDF

DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석 (Analysis of Phase Noise in Frequency Synthesizer with DDS Driven PLL Architecture)

  • 권건섭;이성재
    • 한국전자파학회논문지
    • /
    • 제19권11호
    • /
    • pp.1272-1280
    • /
    • 2008
  • 본 논문에서는 빠른 천이 시간 및 고해상도 특성을 동시에 만족하기 위해 주로 사용되는 DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석을 위한 모델링 방안을 제안하였다. 기준 주파수 발진기(reference oscillator) 및 전압 제어 발진기(VCO: Voltage Controlled Oscillator)는 Leeson 모델을 적용하여 측정 데이터를 근사하는 방법을 사용하였고, DDS 칩의 위상 잡음원은 DAC(Digital to Analog Converter) 동작에 근사하여 모델링하였다. PLL의 위상 잡음은 디지털 분주기의 위상 잡음원으로 근사하여 모델링하였으며, 특히 저역 통과 필터(low pass filter)의 각 소자들의 위상 잡음은 전압 제어 발진기의 위상 잡음과 함께 고려하는 방법을 제안하였다. 모델링된 각 잡음 원들을 선형 시스템 영역에서 중첩의 원리를 이용하여 분석함으로써 주파수 합성기 출력의 위상잡음 분포를 예측하였고, 그 결과를 제작된 주파수 합성기의 측정 결과와 비교 평가하였다.

전력선 통신용 재변조방식의 BPSK복조기 실현에 관한연구 (A Study on the Implementation of BPSK Demodulator with Remodulation Method for Power Line Carrier Communication)

  • 오상기;나채동;진달복
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제8권4호
    • /
    • pp.38-45
    • /
    • 1994
  • 본 논문에서는 신호감쇄 및 연집잡음(burst noise)이 존재하는 전력선 반송 채널에서 디지틀 데이터를 복조하기 위한 BPSK(Binary Phase Shift Keying) 복조기의 설계에 대하여 논한다. 이러한 BPSK 복조기의 실현에 있어서 반송파 동기호로는 소형화 및 안정화가 요구되며, 입력주파수의 변동에 대해서 낮은 위상 오차가 필요하게 된다. 이와 같은 요구조건을 만족하기 위해서 본 논문에서는 반송주파수가 10.4[kHz]이고, 전송속도가 110[bps]인 재변조방식의 BPSK 복조기를 설계 제작하였다. 설계 제작한 반송파 동기회로는 기존의 아날로그 소자로 구성되었던 승산기(multiplier) 및 지연회로를 PLL(Phase Locked Loop) IC로 대치하여 소형화 및 안정성을 확보하였으며, PLL회로 설계시에 주위온도 등을 고려하여 주파수 인입범위를 $\pm$4[kHz], 정상위상오차를 $\pm$60로 설정하였다. 기능시험 결과로부터, BPSK 복조기의 동작기능은 정상상태에서 설계조건에 만족함을 알 수 있었다.

  • PDF

Full Bridge Resonant Inverter Using Asymmetrical Control with Resonant-frequency Tracking for Ultrasonic Cleaning Applications

  • Jittakort, Jirapong;Sangswang, Anawach;Naetiladdanon, Sumate;Koompai, Chayant;Chudjuarjeen, Saichol
    • Journal of Power Electronics
    • /
    • 제17권5호
    • /
    • pp.1150-1159
    • /
    • 2017
  • Flexibility in the power control of ultrasonic transducers has remained a challenge for cleaning applications. This paper introduces a modification of the existing piezoelectric ceramic transducer (PCT) circuit to increase the range of operation through its impedance characteristics. The output power is controlled using the asymmetrical voltage-cancellation (AVC) method. Together with a phase-locked loop control, the switching frequency of the inverter is automatically adjusted to maintain a lagging phase angle under load-parameter variations during the cleaning process. With the proposed modification, the region of the zero-voltage switching (ZVS) operation is extended, which results in a wider range of output power control. A hardware prototype is constructed and the control algorithm is implemented using an STM32F4 microcontroller. Simulation and experimental results are provided to verify the proposed method for a 50-W PCT. The operating frequency and output power ranges under study are 37 - 41 kHz and 15.8 - 50 W, respectively.

Harmonic Identification Algorithms Based on DCT for Power Quality Applications

  • Yepes, Alejandro G.;Freijedo, Francisco D.;Doval-Gandoy, Jesus;Sanchez, Oscar Lopez;Fernandez-Comesana, Pablo;Alvarez, Jano Malvar
    • ETRI Journal
    • /
    • 제32권1호
    • /
    • pp.33-43
    • /
    • 2010
  • The increasing demand for non-sinusoidal currents affects the quality of distribution networks. Harmonic detection is a crucial step in the cancellation of those components by active power filters. In this paper, the discrete cosine transform (DCT) is compared with different implementations based on Fourier transforms, demonstrating their equivalences and the advantages provided by the former. We demonstrate that the phase error in the presence of grid frequency deviations and the transient length are reduced by half in comparison to the discrete Fourier transform. A novel algorithm is developed to provide frequency adaptation to the DCT, taking advantage of its good features. The window width is adjusted in real time according to the actual value of the grid fundamental frequency by means of a phase-locked loop. A technique based on dithering is employed to overcome the limitation caused by the truncation of the window number of samples, so the frequency resolution is enhanced. The theoretical approach is verified by simulated and experimental results.

주파수 3체배기를 이용한 W 밴드 주파수 합성기 설계 (Design of W Band Frequency Synthesizer Using Frequency Tripler)

  • 조형준;;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제24권10호
    • /
    • pp.971-978
    • /
    • 2013
  • 본 논문에서는 65 nm RF CMOS 공정을 이용하여 26 GHz 위상 고정 루프(PLL)를 설계하고, 주파수 3체배기(tripler)를 이용하여 W 밴드 주파수 합성기를 설계하였다. 26 GHz VCO는 22.8~26.8 GHz, 3체배기의 출력은 74~75.6 GHz의 주파수 조정 범위를 갖는다. 제작한 주파수 합성기는 총 75.6 mW의 전력을 소모하며, 3체배기의 최종 출력은 1 MHz 오프셋에서 -75 dBc/Hz, 10 MHz 오프셋에서 -101 dBc/Hz의 위상 잡음 특성을 갖는다.

개선된 DFT을 이용한 무효전력변동 단독운전 검출기법의 성능 개선 (Performance Improvement of an Anti-Islanding Algorithm using the Variation of Reactive Power with an Improved DFT Method)

  • 강덕홍;최대근;이교범
    • 전력전자학회논문지
    • /
    • 제15권3호
    • /
    • pp.179-187
    • /
    • 2010
  • 본 논문에서는 무효전력변동기법을 사용하여 단독운전을 검출을 하기 위해서 선행되어야 하는 주파수 검출 방법 중에서 개선된 이산푸리에변환(Discrete Fourier Transform; DFT), 즉 Goertzel 알고리즘을 이용한 단독운전 검출기법을 제안한다. 실제 태양광 발전 시스템의 설치를 위해서는 전기사고나 시스템에 악영향을 유발하는 단독운전 검출기법의 연구가 선행되어야 한다. 적용하는 주파수 검출방법은 Goertzel 알고리즘을 이용한 기법으로 기존의 영점검출기법과 가상의 2상 PLL(Phase Locked Loop)에 비하여 외란의 영향에 강인하며 빠른 검출이 가능하다. 시뮬레이션 및 실험을 통하여 기존의 주파수검출기법인 영점검출기법과 가상의 2상 PLL을 이용한 주파수 검출과 제안하는 알고리즘을 비교하고 그의 우수성을 검증하였다.