• 제목/요약/키워드: Parity

검색결과 1,098건 처리시간 0.023초

패리티 비트 요구량 모델링에 의한 분산 비디오의 고속 복호화 기법 (Fast Decoding Method of Distributed Video Based on Modeling of Parity Bit Requests)

  • 김만재;김진수
    • 한국정보통신학회논문지
    • /
    • 제16권11호
    • /
    • pp.2465-2473
    • /
    • 2012
  • 최근에 연구되어 온 초경량 비디오 부호화 기법으로 분산 비디오 부호화 기법에 대한 연구가 활발히 진행되고 있다. 우수한 부호화 효율을 얻기 위해 분산 비디오 부호화 기법은 패리티 비트 제어용으로 피드백 채널을 필요로 하고 있다. 그러나 이 방법은 매우 높은 복호화 지연을 야기하여 실시간 구현과 상용화에 극복해야 할 문제가 되고 있다. 이를 위해, 본 논문에서는 복호화기에서 보조정보를 생성할 때 생성되는 움직임 벡터를 부호화기측으로 전송하는 환경을 위한 고속 분산 비디오 복호화기법을 제안한다. 제안한 방법은 수신된 움직임벡터를 이용하여 비트-에러율을 계산하고, 이를 이용하여 복호화기측에서 전송함으로써 복호화 속도를 개선하는 방법을 사용한다. 모의실험을 통하여, 제안 방식은 기존에 제안된 기법에 비해 성능을 크게 개선시킬 수 있음을 보인다.

구조적 LDPC 부호의 효율적인 설계 (Efficient Design of Structured LDPC Codes)

  • 정비웅;김준성;송홍엽
    • 한국통신학회논문지
    • /
    • 제31권1C호
    • /
    • pp.14-19
    • /
    • 2006
  • LDPC 부호의 높은 부호화 복잡도는 구조적인 패리티 검사 행렬의 설계로 해결할 수 있다. 패리티 검사 행렬을 같은 유형의 블록으로 구성한다면 복호화기의 구현이 간단해지고 구조적 복호화가 가능하며 LDPC 부호를 저장하는데 필요한 메모리를 줄일 수 있는 장점이 있다. 본 논문에서는 부행렬 단위의 girth 조건과 PEG 알고리즘, 비트 노드의 connectivity를 이용하여 부행렬이 순환행렬이나 영행렬로 구성되는 짧은 길이를 갖는 구조적 LDPC 부호의 생성 알고리즘을 제안하였다. 이 알고리즘으로 생성된 부호는 구조적 제한이 없이 생성된 부호에 비하여 낮은 SNR에서는 비슷한 성능을, 높은 SNR에서는 더 좋은 성능을 내는 것을 모의 실험을 통해 확인하였다.

신생아에 대한 산모의 감지도에 관한 연구 (A Study on the Maternal Perception of Her Newborn Baby)

  • 박영숙;변희재
    • 대한간호학회지
    • /
    • 제14권1호
    • /
    • pp.50-59
    • /
    • 1984
  • The purpose of this study was to evaluate the maternal perception of her newborn and identify the risk of mother-infant relationship. Broussard's Neonatal Perception Inventories were completed by 113 mothers on the first or second postpartum day (Time I ) while they were still in the University Hospital. These inventories were again administered when the infants were approximately one month of age (Time Ⅱ). The data was analyzed by S.P.S.S. program and the results were as follows: 1) There were differences between the mothers' exportations of the average baby and perceptions of their babies at Time I and Time Ⅱ (p<0.01). 2) The maternal perception of her newborn at Time I was not related with the education, the parity, the experience of abortion, the type of delivery and the sex of baby but related with the method of feeding (p<0.05). 3) The maternal perception of her newborn at Time Ⅱ was not related with the education, the parity, the experience of abortion, the type of delivery and the method of feeding but related with the sex of baby (p<0.05). 4) The changes of maternal perception between Time I and Time Ⅱ were not related with the education, the parity, the experience of abortion, the method of delivery and the sex of baby but related with the method of feeding (p<0.1). 5) The maternal perception of the newborn was not correlated with the age and the duration of labor.

  • PDF

Factors Determine Exchange Rate Volatility of Somalia

  • Mohamud, Isse Abdikadir
    • 동아시아경상학회지
    • /
    • 제3권4호
    • /
    • pp.9-15
    • /
    • 2015
  • The exchange rate is a very important macro variable that has influence on the whole economy and has, therefore, been the topic of many discussions amongst policymakers, academics and other economic agents. The issue of whether to have a fixed, pegged or floating exchange rate regime was highly debated during the 1970s. The purpose of this paper is to investigate what factors determine the exchange rate in Somalia. Quantitative research methodology has been employed to develop regression model using time series data for the period of 12 years. The regression model has been developed based on Quantity theory of money, purchasing power parity and uncovered interest rate parity theory. Somalia is on the countries where the highest exchange rate volatility exists; for example in 2012, the rate jumped 29% percent and two weak later dropped 21%, when Turkish humanitarian aid agencies injected the market a lot of U.S dollar. Based on my study using regression model for time series data of 12 years, the four factors are mainly attributable for the exchange rate volatility of Somalia; these factors include the balance of payment, inflation rate, money supply (mostly come from remittance and NGOs) and Bank profits.

광 기록 저장 장치를 위한 새로운 패리티 보존형 런-길이 제한 코드 (A New Parity Preserving Run-length Limited Code for Optical Recording System)

  • 홍현선;이재진
    • 한국통신학회논문지
    • /
    • 제29권1C호
    • /
    • pp.59-64
    • /
    • 2004
  • 본 논문에서는 광 기록 저장 시스템을 위한, 천이가 발생되는 최소 및 최대 런-길이 조건이 각각 2와 7이고 RMTR(repeated minimum transition run)을 4로 제한하는 새로운 패리티 보존형 런-길이 제한 (parity preserving run-length limited) 코드를 제안한다. 제안된 코드는 차세대 광 기록 시스템으로 주목받고 있는 (1,7) PP 코드나 현재 저장 시스템에 적용되고 있는 (2,10) 코드에 비해 밀도율과 RMTR, DC 성분 억제, 비트 에러율(BER), 시스템 복잡도 등의 측면에서 더 나은 성능을 보인다 . 본 논문은 몇 가지 모의실험을 통해 제안된 코드의 특성을 설명하고, 앞에서 언급된 코드와 비교하여 성능의 우위를 예시하였다.

블록 저밀도 패리티 검사 부호 설계를 위한 테너 그래프 기반의 저복잡도 순환 주기 탐색 알고리즘 (Tanner Graph Based Low Complexity Cycle Search Algorithm for Design of Block LDPC Codes)

  • 명세창;전기준;고병훈;이성로;김광순
    • 한국통신학회논문지
    • /
    • 제39C권8호
    • /
    • pp.637-642
    • /
    • 2014
  • 본 논문은 블록 LDPC(low density parity check) 부호 설계를 위한 순환 천이 값(shift index)을 탐색하는 효율적인 알고리즘을 제안한다. 여기에는 메시지-패싱(message-passing) 기반의 순환 주기(cycle) 탐색 알고리즘과 ACE(approximate cycle extrinsic message degree) 알고리즘이 결합되어 있다. LDPC 부호 성능에 영향을 미치는 요인들에 우선순위를 두어 효율적으로 순환 천이 값을 찾을 수 있도록 했다. 이 알고리즘을 통해 기존의 탐색 알고리즘 보다 훨씬 낮은 복잡도로 행렬 저장 공간을 절약하면서 좋은 성능의 패리티 검사 행렬(parity check matrix)을 만들 수 있다.

단순화된 패리티 공간기법을 이용한 원전 다중센서 신호검증 (Redundant Sensor Signal Validation of Nuclear Power Plants Using the Simplified Parity Space Method)

  • 오성헌;김대일;주운표;정윤형;류부형;임장현;김건중
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1993년도 정기총회 및 추계학술대회 논문집 학회본부
    • /
    • pp.317-319
    • /
    • 1993
  • The function estimation characteristics of neural networks can be used for sensor signal validation of a system. In case of applying the neural networks to signal validation, it is a important problem that the redundant sensor signals used as a input signal of neural networks should be validated. In this paper, we simplify the conventional parity space method in order to input the validated signal to the neural networks and also propose the sensor signal validation method, which estimates the reliable sensor output combining neural networks with the simplified parity space method. The acceptability of the proposed signal validation method is demonstrated by using the simulation data in safety injection accident of nuclear power plants.

  • PDF

Genetic Relationship between Milk Production, Calving Ease and Days Open at First Parity in Holstein Cows

  • Lee, D.H.;Han, K.J.
    • Asian-Australasian Journal of Animal Sciences
    • /
    • 제17권2호
    • /
    • pp.153-158
    • /
    • 2004
  • Data containing 14,188 lactation and reproductive records of Korean Holstein cows at first parity distributed across 3,734 herd-year-season groups were analyzed to get genetic (co)variance estimates for milk yield, fat yield, calving ease, and days open. Milk and Fat yields were adjusted to 305 d. Heritabilities and genetic correlations were estimated in two different animal models on which were included direct genetic effects (Model 1) and direct+maternal genetic effects (Model 2) using REML algorithms. Milk and fat yields were affected by age at first calving as linear and quadratic. Heritability estimates of direct effects were 0.25 for milk yield, 0.17 for fat yield, 0.03 for calving ease and 0.03 for days open in Model 2. These estimates for maternal effects were 0.05, 0.08, 0.04 and less than 0.01 for each corresponding trait. Milk productions at first lactation were to show genetically favorable correlation with calving ease and days open for direct genetic effects (-0.24 - -0.11). Moreover, calving ease was correlated with days open of 0.30 for direct genetic effects. Correlations between direct and maternal effects for each trait were negatively correlated (-0.63 - -0.32). This study suggested that maternal additive genetic variance would be not ignorable for genetic evaluation of milk production as well as reproductive traits such as calving ease and days open at first parity. Furthermore, difficult calving would genetically influence the next conception.

실내 무선 채널에서 ARQ 기법을 채용하는 DS-CDMA/DQPSK 신호의 오율특성 (Error Rate Performance of DS-CDMA/DQPSK Signal in Indoor Radio Channel Adopting ARQ Scheme)

  • 오창헌;고봉진;조성준
    • 전자공학회논문지A
    • /
    • 제31A권4호
    • /
    • pp.11-20
    • /
    • 1994
  • The error rate equation of DS-CDMA/DQPSK skgnal adopting ARQ scheme has been derived in indoor radio channel which is characterized by AWGN, multi-user interference (MUI) and Rician fading, Using the derived equation the error performance has been evaluated and shown in figures as a function of direct to diffuse signal power ratio(KS1rT), the number of active users (K), PN code sequence length (N), the number of parity bit of linear code (b), forward channel BER, and ES1bT/NS1OT. From the results it is known that in severe fading environments (KS1rT=6) the performance of DS-CDMA/DQPSK system is not reliable so it is needed to adopt techniques for improvement. When an ARQ scheme is adopted, as a method for improving error performance, the performance improves compared with that of non-ARQ scheme and the degree of improvement is proportional to the number of parity bits of linear code. As increasing the number of parity bits, system performance is improved vut system throughput efficiency must be considered. In severe fading channel Hybrid ARQ scheme is more effective than ARQ scheme. As a result, ARQ scheme is appropriate for the high-reliability data communication systems over the radio channel in which the real time processing is not required.

  • PDF

저 전력용 논리회로를 이용한 패리티체커 설계 (A Design of Parity Checker/Generator Using Logic Gate for Low-Power Consumption)

  • 이종진;조태원;배효관
    • 전자공학회논문지SC
    • /
    • 제38권2호
    • /
    • pp.50-55
    • /
    • 2001
  • 저 전력을 소모하는 새로운 방식의 논리회로를 설계하여 이의 성능실험을 위해 패리티체커를 구성하여 시뮬레이션 하였다. 기존의 저전력 소모용으로 설계된 논리회로(CPL, DPL, CCPL 등)들은 패스 트랜지스터를 통과하면서 약해진 신호를 풀 스윙 시키기 위해서 인버터를 사용하는데, 이 인버터가 전력소모의 주원인이 되고 있음이 본 논문에서 시뮬레이션 결과 밝혀졌다. 따라서 본 본문에서는 인버터를 사용하지 않고 신호를 풀스윙 시킬 수 있는 회로를 고안하였다. 기존의 CCPL게이트로 구성한 패리티체커에 비해 본 논문에서 제안한 게이트로 구성된 것이 33%의 전력을 적게 소모하는 것으로 시뮬레이션 결과 나타났다.

  • PDF