• 제목/요약/키워드: Parasitic impedance

검색결과 80건 처리시간 0.02초

이중급전 광대역 적층 마이크로스트립 패치 안테나의 설계 (Design of Dual-fed Broadband Stacked Microstrip Patch Antenna)

  • 김건균;이승엽;여준호;이종익;김온
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.74-75
    • /
    • 2016
  • 많은 무선통신 응용 시스템에서 다양한 종류의 마이크로스트립 안테나들이 사용되고 있다. 본 논문에서는 이중급전된 광대역 적층형 마이크로스트립 패치 안테나의 설계 방법을 연구하였다. 임피던스 대역폭을 개선하기 위하여 주 방사패치 및 기생패치의 크기, 패치 간 거리, 인셋 급전의 길이 등을 조정하였다. 시뮬레이션을 통해 2.3-2.7 GHz 대역의 안테나를 설계하고 반사손실, 이득, 방사패턴 등의 안테나 특성을 확인하였다.

  • PDF

가변 병렬 터미네이션을 가진 단일 출력 송신단 (A Single-Ended Transmitter with Variable Parallel Termination)

  • 김상훈;어지훈;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 춘계학술대회
    • /
    • pp.490-492
    • /
    • 2010
  • Center-tapped termination을 가진 stub series-termination logic (SSTL) 채널을 지원하기 위한 전압모드 송신단을 제안한다. 제안하는 송신단은 진단 모드를 지원하고 신호보전성을 향상시키기 위해 출력레벨 조절수단을 가지며, 가변 병렬 터미네이션을 사용하여 swing level을 조절하는 동안 송신단의 출력 저항을 일정하게 유지시켜준다. 또한 제안하는 송신단의 off-chip 저항은 기생 캐패시터, 인덕터에 의한 termination의 임피던스 부정합을 줄여준다. 제안된 송신단을 검증하기 위해서 $50{\Omega}$의 출력저항을 유지하면서 8-레벨의 출력을 제공하는 전압모드 송신단을 1.5V의 70nm 1-poly 3-metal DRAM공정을 이용하여 구현하였다. 수신단 termination이 존재하지 않는 SSTL 채널에서 제안하는출력레벨 조절이 가능한 송신단을 이용함으로 1.6-Gb/s에서 54%의 jitter 감소가 측정되었다.

  • PDF

FDTD 법을 이용한 광대역 전자기 결합 마이크로스트립 안테나의 설계 (Design of the Electromagnetic Coupling Wideband Microstrip Antenna using FDTD Method)

  • 장용웅;신호섭;김남;박익모;신철재
    • 한국전자파학회논문지
    • /
    • 제9권4호
    • /
    • pp.473-482
    • /
    • 1998
  • 본 논문에서는 유한차분 시간영역법(FDTD)를 이용하여 단일 마이크로스트립 안테나와 기생소자를 갖는 광 대역 마이크로 스트립 안테나의 특성을 해석하고, 최대 대역폭을 갖는 안테나를 설계하였다. 유한차분 시간영역 법에 의한 수치 해석 결과뜰 Fourier 변환하므로 주파수 영역에서의 반사손실, 입력 임피던스, 복사 패턴 동의 특성을 계산하였다. 이 안테나의 구동소자의 폭, 구동소자와 기생 소자 사이의 간격, 기생소자의 폭과 넓이 변화 에 따라 안테나의 입력 임피던스 및 반사손실, 전압 정재파비 둥의 특성이 변하고, 광대역 특성을 가진다. 따라서 서로 다른 소자틀은 다른 주파수에서 공진되고, 이러한 공진이 대역폭올 향상시킨다. 계산 및 측정한 결과, 결합성을 갖는 마이크로스트립 안테나는 단일 마이크로스트립 안테나의 면적에 약 2배 증가한 반면, 대역폭은 단일 마이크로스트립 안테나에 비해 약 4배 이상 개선되었다. 이러한 계산 결과들은 본 실험의 측정치와 비교적 잘 일치하였다.

  • PDF

변형된 적층구조를 갖는 단일급전방식의 광대역 평판형 배열안테나 연구 (The Research of Single Fed Broadband Planar Array Antenna with Modified Stacked-Structure using Circular Polarization)

  • 정영배;이영환;문정익;박성욱;하재권
    • 한국전자파학회논문지
    • /
    • 제12권6호
    • /
    • pp.919-930
    • /
    • 2001
  • 본 논문에서는 원형편파를 이용하는 적층구조의 광대역 평판형 배열안테나를 연구하였으며, 적층구조의 보조적인 편파유발부와 기생패치의 최적 설계를 통하여, 임피던스 및 축비특성에서의 이중공진특성을 구현하였다 따라서, 기존에 사용되고 있는 축비대역확장기법을 사용하지 않는 단일급전방식 원형편파용 평판안테나의 대역확장에 기여할 수 있으며, 공진주파수의 보정설계를 통하여 이중대역안테나로의 활용을 기대할 수 있다. 또한, 해당안테나를 국내 위성방송서비스대역에 적용하여 설계 및 제작하였으며, 임피던스대역폭 9.7%, 안테나 이득 24 dBi와 이중공진특성에 의한 2.8 %(11.4 GHz)와 1.4 %(11.8 GHz)의 3 dB 축비대역폭을 갖는다.

  • PDF

다층 PCB에서의 $BaTiO_3$ 세라믹 Embedded capacitors (Composite $BaTiO_3$ Embedded capacitors in Multilayer Printed Circuit Board)

  • 유희욱;박용준;고중혁
    • 한국공작기계학회논문집
    • /
    • 제17권2호
    • /
    • pp.110-113
    • /
    • 2008
  • Embedded capacitor technology is one of the effective packing technologies for further miniaturization and higher performance of electric packaging system. In this paper, the embedded capacitors were simulated and fabricated in 8-layered printed circuit board employing standard PCB processes. The composites of barium titanante($BaTiO_3$) powder and epoxy resin were employed for the dielectric materials in embedded capacitors. Theoretical considerations regarding the embedded capacitors have been paid to understand the frequency dependent impedance behavior. Frequency dependent impedance of simulated and fabricated embedded capacitors was investigated. Fabricated embedded capacitors have lower self resonance frequency values than that of the simulated embedded capacitors due to the increased parasitic inductance values. Frequency dependent capacitances of fabricated embedded capacitors were well matched with those of simulated embedded capacitors from the 100MHz to 10GHz range. Quality factor of 20 was observed and simulated at 2GHz range in the 10 pF embedded capacitors. Temperature dependent capacitance of fabricated embedded capacitors was presented.

본딩와이어를 이용한 수직형 집적 트랜스포머 (Vertical Integrated Transformer using Bondwires)

  • 송병욱;이해영
    • 대한전자공학회논문지TC
    • /
    • 제37권3호
    • /
    • pp.43-48
    • /
    • 2000
  • 본 논문에서는 본딩와이어를 이용한 수직형 트랜스포머를 제안하고, FEM (Finite Element Method)을 이용한 완전 해석법 (Full-waye analysis)으로 20 GHz 까지 해석하였다 나선형 트랜스포머와 전기적인 특성을 비교하였고, 구해진 S-파라미터로부터 상호 인덕턴스를 추출하였다. 본딩와이어를 이용한 트랜스포머는 낮은 삽입손실을 가지며, 본딩와이어의 대부분이 손실이 없는 공기중에 위치하므로 정전용량 및 유전 손실을 줄일 수 있는 구조이다. 또한, 자동화된 와이어 본딩 장비를 이용하여 쉽게 제작할 수 있다. 본딩와이어를 이용한 트랜스포머는 Impedance matching, Phase shifting등 다양한 범위에 응용되어 MMIC의 성능 향상을 이룰 것으로 기대된다.

  • PDF

CPWG 구조를 이용한 Wibro 및 WLAN 통신용 안테나 설계 및 제작 (Design and Fabrication of the Antenna for Wibro and WLAN Communications Using CPWG Structure)

  • 이승우;김남;이승엽
    • 한국전자파학회논문지
    • /
    • 제19권10호
    • /
    • pp.1086-1095
    • /
    • 2008
  • 본 논문에서는 사다리꼴 모양을 가지며, Wibro와 무선 랜 통신에 이용할 수 있는 CPWG 안테나를 설계하고 제작하였다. 안테나의 기본적인 형태를 사다리꼴로 만들어 광대역 특성을 얻었으며, 사다리꼴 내부에 H형 패치를 삽입하여 안테나의 공진 및 임피던스 매칭의 안정화를 가져왔다. 특히 본 논문에서 제안한 CPWG 구조는 모노폴과 CPW를 결합한 구조로써 급전선과 그라운드 간의 간격이나 크기 변화에 따른 임피던스 매칭이 변하는 CPW의 단점을 보완해 주었다. 설계된 안테나는 측정 결과 -10 dB($VSWR{\leq}2$) 기준으로 $2.2{\sim}4.6$ GHz(70.5 %)의 주파수 대역에서 공진이 일어났으며, H-plane의 방사 패턴이 전방향 특성을 나타냈다 또한, 급전선과 그라운드의 영향으로 인한 임피던스 매칭의 변화율이 작다는 것을 확인할 수 있었다.

기생소자를 가지는 U-형태의 광대역 RFID 태그 안테나 (U-Shaped Broadband RFID Tag Antenna with a Parasitic Element)

  • 이상운;조치현;이기근;추호성;박익모
    • 한국전자파학회논문지
    • /
    • 제20권1호
    • /
    • pp.75-82
    • /
    • 2009
  • 본 논문에서는 UHF 대역에서 동작하는 기생소자를 가지는 U-형태의 광대역 RFID 태그 안테나를 제안하였다. 제안한 태그 안테나는 복사부에 해당하는 U-형태의 반파장 다이폴 안테나 상단 중앙에 역방향으로 U-형태의 기생소자를 삽입하였고, 본체 하단 중앙에 사각 형태의 급전 구조를 삽입하여 상용 태그 칩과 안테나의 공액 정합을 용이하게 하였다. 제안된 태그 안테나는 VSWR<2를 기준으로 한 $882{\sim}927\;MHz$의 대역폭 안에서 3.16 dB 이하의 이득편차 특성을 가졌고, VSWR<5.8을 기준으로 한 대역폭은 $857{\sim}958.5\;MHz$로 전세계 UHF 대역폭을 모두 수용하였으며, 대역폭 내에서 5.07 dB 이하의 이득편차 특성을 가졌다. 또한 최소 이득편차 특성이 대역폭 중심 주파수에 나오도록 하여 주파수에 따른 이득편차 특성 변화를 최소화하였다.

스파이럴 구조 기생 소자와 L자형 공진기를 갖는 모노폴 안테나 설계 및 구현 (Design and Implementation of Monopole Antenna with Parasitic Element of Spiral Shape and L-Resonator)

  • 윤광열;이승우;김장렬;이승엽;김남
    • 한국전자파학회논문지
    • /
    • 제24권1호
    • /
    • pp.11-19
    • /
    • 2013
  • 본 논문에서는 기생 소자의 커플링 현상을 이용하여 다중 대역 특성을 나타내기 위한 평면형 모노폴 안테나를 설계 및 제작하였다. 제안된 안테나는 단일 공진이 발생하는 사각 패치를 기본으로 다중 대역 특성을 얻기 위해 기생 소자를 삽입하였다. 기생 소자는 안테나 크기의 소형화와 다중 공진 특성을 나타내기 위해 스파이럴 구조를 사용하였으며, 각각의 설계 파라미터들을 이용하여 주파수 특성을 최적화 시켰다. 또한, via-hole을 통해 접지면에 연결된 L자 형태의 공진기를 급전선 양쪽에 삽입함으로써 서비스 대역 이외에 사용되지 않는 주파수 대역을 차단하였다. 사용된 기판은 크기가 $40{\times}60{\times}1mm^3$이고, 비유전율 4.4인 FR-4 기판 위에 설계되었으며, 급전은 임피던스 $50{\Omega}$의 마이크로스트립 선로를 사용하였다. 측정 결과, 1.714~2.496 GHz, 2.977~4.301 GHz, 4.721~6.315 GHz 대역에서 -10 dB 이하의 반사 손실 특성을 나타냈으며, 전방향의 방사 패턴을 나타냈다.

AC Modeling of the ggNMOS ESD Protection Device

  • Choi, Jin-Young
    • ETRI Journal
    • /
    • 제27권5호
    • /
    • pp.628-634
    • /
    • 2005
  • From AC analysis results utilizing a 2-dimensional device simulator, we extracted an AC-equivalent circuit of a grounded-gate NMOS (ggNMOS) electrostatic discharge (ESD) protection device. The extracted equivalent circuit is utilized to analyze the effects of the parasitics in a ggNMOS protection device on the characteristics of a low noise amplifier (LNA). We have shown that the effects of the parasitics can appear exaggerated for an impedance matching aspect and that the noise contribution of the parasitic resistances cannot be counted if the ggNMOS protection device is modeled by a single capacitor, as in prior publications. We have confirmed that the major changes in the characteristics of an LNA when connecting an NMOS protection device at the input are reduction of the power gain and degradation of the noise performance. We have also shown that the performance degradation worsens as the substrate resistance is reduced, which could not be detected if a single capacitor model is used.

  • PDF