• 제목/요약/키워드: PSPICE

검색결과 365건 처리시간 0.03초

하이브리드 슈퍼커패시터 DC-DC 컨버터를 이용한 LED 비상 유도등 동작 디밍 제어 (Dimming Control of the LED Luminaire Emergency Exit Sign Operation using a Hybrid Super Capacitor of DC-DC Convertor)

  • 황락훈;김진선;나용주
    • 한국항행학회논문지
    • /
    • 제21권3호
    • /
    • pp.220-229
    • /
    • 2017
  • 본 연구는 다양한 DC 전원을 활용할 수 있는 승압형 DC-DC 컨버터로 설계사양을 통한 인덕터 L과 커패시터 C의 값을 산출하여 PSPICE를 통한 최적의 값을 추정하였다. 승압형 DC-DC 컨버터는 스위치 소자로 IRF840을 사용하였으며 역회복 시간(reverse recovery time)이 뛰어난 쇼트키 다이오드(schottky rectifiers)인 D10SC6M을 사용하여 정전류 제어 (constant current controller)가 가능하도록 구성하였으며 열저항을 고려한 파워 LED 모듈 (power LED module)을 제작하여 구동하였다. 컨버터의 스위칭 주파수는 50 kHz로 최초 듀티비는 10 %에서 출력전압의 검출 값에 따라 점차적으로 증가시키도록 하였다. 그 결과로 승압형 파워 LED 구동기를 시뮬레이션 한 특성은 설계사양과 비교하여 5 %이하의 오차로 근사적으로 나타났고, 입력전압 15 V를 인가하여 안정된 24 V의 안정된 출력전압을 얻었으며 디밍제어 (dimming control)를 통한 밝기 조절 및 소비전류의 조정이 가능하였다.

고속 방전·충전 스위칭 전원차단회로 설계 제작 및 특성분석 (Implementation of crowbar circuit for high-speed discharge·charge switching and its characteristic analysis)

  • 이민웅;조성익;이남호;정상훈
    • 한국정보통신학회논문지
    • /
    • 제21권5호
    • /
    • pp.885-892
    • /
    • 2017
  • 본 논문에서는 기존 전원차단회로의 공급전원 차단 복귀 시간 지연 문제를 해결하기 위하여 고속 방전 충전 스위칭 기능을 갖는 새로운 전원차단회로를 제안하였다. 제안된 전원차단회로는 공급전원 고속 차단 후 복귀(충전) 속도를 증가시키도록 설계함으로써 전자시스템의 방사선 노출 시간과 펄스 방사선이 지나간 후 정상동작하기 위한 시간을 줄였다. 하드웨어를 구현하기 전 방전 충전 시간의 시뮬레이션은 Cadence 사의 pspice tool을 이용하여 진행하였으며 소자레벨에서 DUT(Device Under Test) 보드를 제작하였다. 전원차단회로의 비교 측정은 24V용 인공위성 전자소자를 대상으로 수행되었다. 그 결과, 제안된 회로는 기존 회로에 비하여 방전속도 96.8%, 복귀속도 27.3% 향상으로 고속 기능이 구현됨을 확인하였다.

실업계 고교에서 창의 교육 활성화를 위한 대학연계 교육 방안 개발 (Development Of Education Plan Linked With The University For Activation Of Inventive Education In Vocational High-school)

  • 위은량;조경철;김형석;김선형
    • 공학교육연구
    • /
    • 제4권1호
    • /
    • pp.79-87
    • /
    • 2001
  • 본 논문에서는 실업계 고교의 창의력 향상을 위하여 새로운 교육방안을 제시한다. 그리고 교육개선 방안 연구의 일환으로 실업계고등학교 전기 전자분야의 교과목 중에서, 학생들이 가장 이해하기 힘든 교과목으로 알려져 있는 전자이론 교과목에 대해서 본 연구를 통하여 개발한 공학 교육 프로그램을 운영 해보았다. 개발된 공학 교육 프로그램은 새로운 교육방안으로 CAI용 보조학습 프로그램인 EWB, PSPICE 등을 이용한 창의적이고, 특성화된 새로운 교육개선방안이다. 공학프로그램에 대한 성과를 설문지를 통하여 알아보았으며, 창의 교육 후 관련 교과의 흥미, 이해도, 학습 태도 등에서 학생과 교사가 매우 좋은 결과를 얻었다. 또한 대학에서의 연계교육내용 및 형태에도 높은 관심을 보였다.

  • PDF

LiTaO3 단결정을 사용한 압전변압기의 개발 (Development of Piezoelectric Transformer Using The Single Crystal of LiTaO3)

  • 황성필;김무준;하강열;강갑중
    • 센서학회지
    • /
    • 제11권3호
    • /
    • pp.132-137
    • /
    • 2002
  • 본 연구에서는 온도에 따른 압전특성이 매우 안정적인 $LiTaO_3$ ($x-112^{\circ}$ y) 단결정을 이용하여 압전변압기를 제작하고 그 특성을 분석하였다. 제작시 $LiTaO_3$ 단결정의 변환효율이 낮은 단점을 보완하기 위해 Lame'-mode를 이용하여 길이와 폭의 비가 2:1인 압전변압기를 제작하고 PSpice를 이용하여 진동 모드 해석, 입력전압에 따른 출력전압특성 및 진동속도특성을 분석하였다. 제작한 압전변압기는 길이방향의 제 2차 고조파 주파수와 폭방향의 기본공진주파수가 결합된 290.83[kHz]에서 입력전압에 대한 최대출력전압이 나타났으며, 약 10배 정도의 승압비를 얻을 수 있었다.

전류 모드 CMOS 다치 논리 회로의 구현 ((Implementation of Current-Mode CMOS Multiple-Valued Logic Circuits))

  • 성현경;한영환;심재환
    • 전자공학회논문지SC
    • /
    • 제39권3호
    • /
    • pp.191-200
    • /
    • 2002
  • 본 논문에서는 다변수 다치 논리함수에 대하여 구간함수를 절단 차분 함수로 변환하는 방법을 제시하였고, 절단 차분 함수를 전류모드 CMOS에 의한 전류 미러 회로와 금지회로를 사용하여 일정한 패턴을 갖는 다치 논리회로로 구현하는 방법을 제시하였다. 또한 제시한 방법을 2변수 4치 MOD(4) 가산 진리표와 2변수 4치 유한체 GF(4)상의 승산 진리표를 실현하는 회로의 구현에 적용하였다. PSpice 시뮬레이션을 통하여 이 회로들에 대하여 동작특성을 보였다. 회로들의 시뮬레이션은 2㎛ CMOS 표준 기술을 이용하였고, 단위 전류를 15㎂로 하였으며, 전원전압은 3.3V를 사용하였다. 본 논문에서 제시한 전류모드 CMOS에 의해 구현된 회로들은 일정한 패턴, 상호연결의 규칙성을 가지며, 다치 논리함수의 변수의 확장성을 가지므로 VLSI 실현에 적합할 것으로 생각된다.

인광성 백색 LED의 가시광 통신 변조 대역폭 향상을 위한 등화기 구현 (Implementation of the Equalization Circuits for High Bandwidth Visible Light Communications Using Phosphorescent White LED)

  • 손경락
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제39권4호
    • /
    • pp.473-477
    • /
    • 2015
  • 본 논문에서는 인광물질을 포함하는 조명용 백색 LED를 이용한 가시광 통신 시스템의 변조 대역폭을 늘리기 위한 등화기를 설계하고 실험적으로 결과를 보였다. 등화기의 성능을 분석하기 위한 해석적 방법으로 회로 시뮬레이터인 PSpice를 이용하였다. 등화기는 저항과 커패시터를 이용한 수동필터와 증폭기를 이용한 능동필터의 조합으로 구성하였다. 등화기를 수신단에 적용함으로써 3.5 MHz 부근의 인광성 백색 LED 변조 대역폭이 청색 광학필터를 사용하지 않고도 25 MHz 까지 확장되었다. 상용화된 라운드형 백색 LED 1개와 PIN형 광 다이오드 1개를 이용하여 구현한 가시광 통신 시스템에서 진폭편이변조 방식으로 변조된 LED의 가시광 신호는 1미터 거리에서 35 Mbit/s 데이터 전송률을 보였다. 이때의 비트 에러율은 $7.6{\times}10^{-4}$이었으며 이는 순방향 오류 정정의 한계인 $3.8{\times}10^{-3}$ 이하를 만족하였다.

완전차동용량형 압력센서를 위한 적분형 C-V 변환기 (Integral C-V Converter for a Fully Differential Capacitive Pressure Sensor)

  • 이대성;김규철;박효덕
    • 대한전자공학회논문지SD
    • /
    • 제39권9호
    • /
    • pp.62-71
    • /
    • 2002
  • 본 논문에서는 용량형 압력센서의 비선형성 문제를 해결하기 위한 적분형 C-V 변환기를 제안하였다. 이 변환기는 스위치 커패시터 적분기와 스위치 커패시터 차동증폭기로 구성되어 있으며 인가된 압력에 반비례하는 센서용량을 전압으로 변환하여 선형적으로 출력한다. 제안된 적분형 C-V 변환기는 PSPICE 시뮬레이션에서 초기 전극간격의 90%에 해당하는 큰 변위에 대해서 0.01%/FS 이하의 매우 낮은 비선형도와 오프셋 용량 및 기생용량에 둔감한 우수한 특성을 보였다. 또한 센서신호처리의 필수기능인 오프셋 보정 및 이득조정이 적분형 C-V 변환기에서 용이하게 구현됨을 보였다.

Half-Bridge 직렬 공진형 인버터를 단위인버터로 한 시분할방식 고주파 인버터의 특성해석에 관한 연구 (A Study on Characteristics Analysis of Time Sharing Type High Frequency Inverter Consisting of Three Unit Half-Bridge Serial Resonant Inverter)

  • 조규판;원재선;서철식;배영호;김동희;노채균
    • 조명전기설비학회논문지
    • /
    • 제15권1호
    • /
    • pp.90-97
    • /
    • 2001
  • 본 논문은 고주파 유도가열용 전원에 사용되는 Half-Bridge 직렬 공진형 인버터를 단위인버터로 한 고주파 인버터 회로를 제시하였다. 제안한 인버터의 구동신호 제어기법으로는 아날로그와 디지털 통신에서 신호전송용으로 널리 사용되는 TDM(Time Division Multiplexing) 방식을 응용한 시분할 구동법을 사용하였다. 회로의 해석은 정규화 파라메타를 도입하여 범용성 있게 기술하였고, 인버터 특성은 스위칭 주파수와 제 파라메타에 따라 특성평가를 행하였다. 또한, 이론해석에서 얻은 특성값을 기초로 한 회로 설계 기법의 일 예도 제시하였다. 범용 시뮬레이션 툴인 Pspice를 통해 이론해석의 타당성을 검증하였으며, 향후 유도가열 응용, DC-DC 컨버터 등의 전원 시스템에 응용 가능성을 보여주고 있다.

  • PDF

AC PDP용 NPC 타입 멀티레벨 에너지 회수회로에 관한 연구 (A Study on the NPC Type Multi-Level Energy Recovery Sustaining Driver for AC Plasma Display Panel)

  • 유종걸;홍순찬
    • 전력전자학회논문지
    • /
    • 제10권2호
    • /
    • pp.194-202
    • /
    • 2005
  • 본 연구는 새로운 AC PDP(Plasma Display Panel)용 멀티레벨 에너지 회수회로에 관한 연구로서, 기존 멀티레벨 구동회로의 장점을 그대로 유지하면서 문제점을 해결한 새로운 멀티레벨 구동회로를 제안한다. 기존의 멀티레벨 구동회로는 Weber회로의 하드스위칭 문제를 개선하였지만 공진 인덕터에 기생공진전류가 존재하고 Vs/2유지구간이 존재한다. 제안한 회로는 기존 회로에 비해 인덕터의 수를 반으로 줄여 회로를 간단히 하고 공진 인덕터의 기생 공진전류와 Vs/2유지구간을 제거하였으며 CIM(Current Injection Method)을 사용하여 하드스위칭 문제를 해결하였다. 또한 풀브리지 구동회로에 직렬 연결된 스위칭 소자에 NPC(Neutral Point Clamping)기법을 적용하여 각 스위칭 소자에 전압이 균등하게 분배되도록 하였다. 그리고 제안회로의 동작을 모드별로 해석하였으며, PSpice 프로그램으로 시뮬레이션하고 회로를 구성하여 실험함으로써 제안한 회로의 유용성을 입증하였다.

유한체 $GF(2^m)$상의 비트-병렬 곱셈기의 설계 (Design of Bit-Parallel Multiplier over Finite Field $GF(2^m)$)

  • 성현경
    • 한국정보통신학회논문지
    • /
    • 제12권7호
    • /
    • pp.1209-1217
    • /
    • 2008
  • 본 논문에서는 $GF(2^m)$ 상에서 표준기저를 사용한 두 다항식의 곱셈을 비트-병렬로 실현하는 새로운 형태의 비트-병렬 곱셈기를 제안하였다. 곱셈기의 구성에 앞서, 피승수 다항식과 기약다항식의 곱셈을 병렬로 수행 한 후 승수 다항식의 한 계수와 비트-병렬로 곱셈하여 결과를 생성하는 VCG를 구성하였다. VCG의 기본 셀은 2개의 AND 게이트와 2개의 XOR 게이트로 구성되며, 이들로부터 두 다항식의 비트-병렬 곱셈을 수행하여 곱셈 결과를 얻도록 하였다. 이러한 과정을 확장하여 m에 대한 일반화된 회로의 설계를 보였으며, 간단한 형태의 곱셈회로 구성의 예를 $GF(2^4)$를 통해 보였다. 또한 제시한 곱셈기는 PSpice 시뮬레이션을 통하여 동작특성을 보였다. 본 논문에서 제안한 곱셈기는 VCG의 기본 셀을 반복적으로 연결하여 구성하므로, 차수 m이 매우 큰 유한체상의 두 다항식의 곱셈에서 확장이 용이하며, VLSI에 적합하다.