• 제목/요약/키워드: PN code acquisition

검색결과 67건 처리시간 0.032초

부호획득 성능이 향상된 DS-SS/TDMA 프리앰블 구조 및 부호획득방법 (DS-SS/TDMA Preamble Structure and Code Acquisition Method for Enhanced Code Acquisition Performance)

  • 류영재;장진상
    • 한국통신학회논문지
    • /
    • 제35권11B호
    • /
    • pp.1725-1731
    • /
    • 2010
  • 본 논문은 DS-SS/TDMA 패킷 통신에서 부호획득 성능을 향상시킬 수 있는 프리앰블 구조와 부호획득 방법을 제안한다. 제안된 방법은 프리앰블의 각 구간마다 짧은 확산부호의 위치를 다르게 하교 구간 간의 짧은 확산부호의 위치 차이 및 각 구간의 짧은 확산부호 위치에서 데이터 시작점의 차이를 테이블로 저장함으로써 일부 구간의 수신 오류 시에도 데이터 시작점을 정확하게 판단할 수 있다. 모의실험 결과 제안된 방법은 같은 길이의 짧은 확산부호를 사용할 때 기존 방법에 비해 최소 5dB의 이득이 있으며, 기존보다 1/4 길이의 짧은 확산부호로도 기존방법과 동일한 부호획득 성능을 나타내었다.

CDMA 환경하에서 최적화된 유사임의 코드 획득에 대한 연구 : 선형 공간적인 접근방법 (On Optimal PN Code Acquisition in CDMA Communications Environment : A Vector Space Approach)

  • 장승용;장우진;김운경
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.13-16
    • /
    • 1999
  • Many of the currently used PN code acquisition algorithms detect the phase of the incoming PN signal on the basis of ML estimation principle and utilize statistics grounded in taking inner products. As an extension of PN code acquisition algorithm using one auxiliary code introduced by Salih in 1996, we propose a more and optimal (hardware / time / space complexity wise) algorithm by using a vector space approach. We outline some important differences between our algorithm and that introduced by Salih and in the process point out some advantages of our algorithm.

  • PDF

연판정 하이브리드 PN 코드 동기 획득 기법 (Hybrid PN Code Search with Soft-decision Technique)

  • 이성주
    • 한국통신학회논문지
    • /
    • 제31권7A호
    • /
    • pp.682-688
    • /
    • 2006
  • 본 논문에서는 파일롯 채널(pilot channel)이 존재하는 직접확산 코드분할 다중접속 방식(DS-CDMA)에서 PN 코드의 초기 동기획득 성능을 개선하기 위해 연판정 기법을 사용하는 방법을 제안한다. 본 논문에서 제안하는 연판정 기법을 하이브리드 동기획득 알고리듬에 적용하고, 평균 동기획득 시간 측면에서 분석한다. 분석을 위해, 제안된 방식의 수학적 모델을 제시하고, IMT-2000 채널모델에서 시뮬레이션을 수행한다. 수식적인 분석 결과, 제안된 방식이 한 쌍의 임계치를 사용하는 기존 방식에 비해 평균 동기획득 시간에서 약 0.2초 내지 0.4초 정도의 성능향상을 가져오는 것을 보여준다. 이것은 연판정 기법이 기존의 경판정 기법의 사용으로 인한 성능열화를 보상함으로써 생기는 이득이라고 볼 수 있다.

DS/CDMA 이동통신 시스템의 N-경로 RAKE 수신기를 위한 PN 코드동기 (PN code acquisition for the N-path RAKE receiver in the DS/CDMA systems)

  • 이한섭;강창언
    • 한국통신학회논문지
    • /
    • 제21권6호
    • /
    • pp.1510-1521
    • /
    • 1996
  • 본 논문은 주파수 선택적 이동통신 채널에서 RAKE 수신기를 위한 IS-95 DS/CDMA 시스템의 코드동기 및 개선된 검파기법을 제안한다. DS/CDMA 시스템은 다경로 페이딩 성분을 극복하기 위하여 RAKE 수신기를 사용한다. RAKE 수신기의 성능을 극대화하기 위하여 각 RAKE 브랜치에 정확한 PN 코드 오프셋을 제공하여야 한다. 본 논문의 코드동기 알고리듬은 다경로 페이딩 채널에서 RAKE 브랜치를 위한 PN 코드의 오프셋을 추정하는 알고 리듬이다. Monte Carlo 방법을 적용하여 실험을 행하였고, 동기시스템의 성능을 평가하기 위하여 평가척도로 검파확률 및 평균동기시간을 사용하였다. 그리고 적분시간, 도플러 주파수, 처리이득, 사용자수가 동기시스템에 끼치는 영향을 연구 분석하였다.

  • PDF

새로운 SW-DMF를 이용한 DS-SS/CDMA 시스템 수신기의 PN 코드동기 포착 시스템의 설계 (Design for PN code Synchronous Acquisition System of DS-SS/CDMA Receiver Using New SW-DMF)

  • 조병록;이강현;하석기
    • 전자공학회논문지CI
    • /
    • 제38권4호
    • /
    • pp.22-32
    • /
    • 2001
  • 본 논문에서는 주기가 긴 PN(Pseudo Noise) 확산부호의 DS-SS/CDMA(Direct Sequence Spread Spectrum Code Division Multiple Access) 시스템에서, 새로운 구조인 스위칭 방법 DMF(Digital Matched Filter)를 이용한 고속 PN 코드 동기포착시스템의 평균 포착시간과 하드웨어 설계를 제안한다. 실제로 DMF를 이용하는 PN 코드 동기포착시스템은 매우 복잡하고 비용이 높으며 많은 전력이 소모된다. 제안한 스위칭 방법을 이용한 PN 코드 동기포착시스템은 이러한 단점블을 극복할 수 있다. 띠라서, 하드웨어의 구조를 단순화시키고, 정합필터나 직렬 상관기를 사용하는 기존의 접근방식에 비하여 면적을 약 1/5로 적게 하면서 저전력을 얻을 수 있었다. 또한, 제안한 시스템 구조는 필터링 이후에 오는 제곱화로 생략될 수 있어 단순화되고 제어가 용이하다.

  • PDF

나카가미-m 페이딩을 고려한 DS-CDMA 시스템의 PN 부호 획득에 관한 연구 (A Study on the PN code Acquisition for DS-CDMA System under Nakagami-m Fading)

  • 정남모;박진수
    • 한국컴퓨터정보학회논문지
    • /
    • 제6권3호
    • /
    • pp.78-83
    • /
    • 2001
  • 본 논문에서는 DS-CDMA시스템에서 다양한 페이딩 채널을 모델화 할 수 있는 나카가미-m 페이딩 환경을 고려하였다. 나카가미-m 페이딩을 고려한 시스템 모델링은 도시의 통신환경에서 다중경로를 갖는 이동 통신 채널에 적합한 모델로서 많이 사용되고 있다. 시스템은 적응형 직렬 탐색 PN 부호 획득기법을 사용하였으며 부호 획득 시간에 영향을 미치는 검출확률( $P_D$)과 오경보 확률( $P_FA$ )을 나카가미-m 페이딩 환경 하에서 유도하였다. 검출 확률 및 오경보 확률은 PN 부호 획득 시간을 결정하기 위한 결정변수로서 평균 획득 시간과 분산을 계산하기 위해 필수적으로 사용되며 컴퓨터 시뮬레이션 결과로부터 페이딩 채널 하에서의 PN부호 획득에 대한 평균 획득 시간과 분산을 해석함으로서 이동 통신 시스템의 H/W설계에 적용할 수가 있음을 확인하였다.

  • PDF

PN Code Acquisition in a DS/CDMA Overlay Environment

  • Kim, Jin-Young
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(1)
    • /
    • pp.185-188
    • /
    • 2000
  • In this paper, performance of a PN code acquisition scheme is analyzed and simulated for a DS/CDMA overlay system where a CDMA user and a narrowband user coexist in the same frequency band. To suppress the NBI, an interference suppression filter is employed at the receiver front-end. From the simulation results, it is shown that the interference suppression filter is very effective for suppression of the NBI and rapid PN code acquisition in a DS/CDMA overlay environment. It is also shown that the one-sided tap number of 5 fur interference suppression filter is sufficient to suppress the NBI.

  • PDF

슬라이딩 상관기를 적용한 디지털 직접대역확산 송수신기의 설계 및 성능분석 (Design and Performance Analysis of sliding correlator digital DS-SS Transceiver)

  • 김성철;진고환
    • 한국정보통신학회논문지
    • /
    • 제16권9호
    • /
    • pp.1884-1891
    • /
    • 2012
  • 본 논문에서는 sliding상관기를 적용한 단문 메세지 서비스를 위한 대역확산 송수신기를 설계하고 대역확산 수신기에서 필수적인 PN코드 동기회로에 대한 성능을 분석하였다. 대역확산 시스템에 대한 이론적인 분석과 대역확산 수신기에 있어서 중요한 PN 코드 동기 회로에 대한 분석을 토대로 PN 코드 발생기, 클럭 발생을 위한 분주회로, 수신기에서의 PN 코드의 상관을 위한 슬라이딩 상관기 등을 Altera사의 칩 EPM7064 SLC44-10을 사용하여 FPGA화하였으며 디지털 설계가 용이하지 않은 주변회로인 슬라이딩 상관기에 필요한 PN코드 지연 클럭 발생회로, 동기 스위치제어회로, 데이터복조회로를 설계하여 전체적인 송수신기회로를 설계하였다. 설계된 회로를 실험을 통하여 송수신기의 성능을 평가 관찰하였다. 특히, 수신기에 있어서 역 확산을 위한 PN 신호의 동기과정의 성능 즉, 동기가 이루어 졌을 때의 동기 탐색/유지신호와 동기가 이루어지지 않았을 때의 게이트 지연시간으로 인한 동기 탐색/유지신호등의 결과를 통해 성능을 평가하였다. 슬라이딩 상관기의 경우 코드 동기를 위한 시간이 송수신 PN 코드의 불확정성이 클 경우 상당히 큼을 알 수 있었다.

DS/CDMA 배열 안테나 시스템에서 PN 동기 획득 방법 (PN code Acquisition Method Using Array Antenna Systems for DS/CDMA)

  • 조희남;최승원
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 학술대회 논문집 정보 및 제어부문
    • /
    • pp.196-199
    • /
    • 2004
  • This paper presents a structure of the searcher using the space diversity in array antenna system operating in the DS/CDMA signal environments. The new technique exploits the fact that the In-phase and Quadrature components of interferers can respectively be viewed as independent Gaussian noise at each antenna element in most practical CDMA (Code Division Multiple Access) signal environments. The proposed PN acquisition scheme is a single dwell serial PN acquisition system consisting of two stage, that is, the searching stage and the verification stage. The searching stage correlates the received signals with the local PN oscilator for obtaining the synchronous energy at the entire uncertainty region. The verification stage compares the searching energy with the optimal threshold, which is pre-designed in the Lock-Detector, and decides whether the acquisition is successful or fail. In this paper, we analyzed the relationship of both diversity order and the mean acquisition time. In general, It is known that the mean acquisition time decreases significantly as the number of antenna elements increases. But, the enhancement of the performance is saturated in terms of PN acquisition scheme. Therefore, to decrease the mean acquisition time, we must design the optimal array antenna system by considering the operating SNR range of the receiver, the detection probability, and the false alarm probability. The performance of the proposed acquisition scheme is analyzed in frequency-selective Rayleigh fading channels. In this paper, the effect of the number of antenna elements on acquisition scheme is considered in terms of the detection probability, false alarm probability. and the mean acquisition time.

  • PDF

MC-CDMA 시스템용 PN 부호 동기획득 구조의 구현 (Architecture Design of PN Code Acquisition for MC-CDMA Systems)

  • 노정민;이성주;김재석
    • 대한전자공학회논문지SD
    • /
    • 제40권2호
    • /
    • pp.117-125
    • /
    • 2003
  • 본 논문에서는 저전력 및 고속의 특성을 갖는 MC-CDMA 시스템용의 동기획득 구조를 제안한다. 이를 위해 탐색핑거라는 새로운 구조를 설계하였다. 제안한 탐색핑거는 기존의 핑거를 수정한 구조로써, 원래의 핑거 기능 이외에 탐색기의 기능을 갖고 있다. 초기 동기획득시 탐색핑거는 탐색기와 함께 탐색기의 기능을 수행함으로써 초기 동기획득 시간을 단축시킨다. 그리고 초기 동기획득이 끝난 후에 본래의 핑거로 동작한다. 제안한 구조를 5㎒ MC-CAMA 시스템에 적용할 경우, 동기회득을 수행하는 블록에서 게이트카운트론 비교하였을 때, 약 63%의 하드웨어 복잡도 감소와 동시에 동기획득 시간을 5배 단축할 수 있었다.또한, 20㎒ MC-CDMA에서는, 약 75%의 하드웨어 복잡도를 감소시키면서 평균 동기 획득 시간을 최대 19배 단축할 수 있었다.