• 제목/요약/키워드: PLL

검색결과 951건 처리시간 0.028초

수신 성능 분석을 이용한 위성항법 신호 설계 방안 (The Design Method of GNSS Signal Using the Analysis Result of Receiver Performance)

  • 진미현;최헌호;김갑진;박찬식;안재민;이상정
    • 한국통신학회논문지
    • /
    • 제37권6C호
    • /
    • pp.502-511
    • /
    • 2012
  • GNSS의 중요성이 점점 증가하면서, 독자적인 위성항법시스템의 구축에 대한 필요성이 제기되고 있다. 위성항법 시스템 구축 시 위성 신호 설계는 반드시 필요한 과정이며, 이를 위한 요구조건 규정이 필수적이다. 본 논문에서는 위성 항법 설계 요소에 대한 수신 성능 분석을 수행하며, 이를 이용한 신호 설계 방안에 대해 제시한다. 먼저 설계 요소에 따른 후보군 정의 후, 성능 평가 지표에 따라 신호 후보의 수신 성능을 분석한다. 이때 다양한 적용 분야에서의 신호 성능을 판단하기 위하여 성능 평가 지표가 갖는 가중치를 정의하였으며, 정규화된 성능 평가 지표와 가중치간의 연산을 통해 최종적으로 성능 비교값을 도출하였다. 위성 항법 신호 설계 요소로 코드, 변조 기법, 반송파를 고려하였으며, 성능을 평가하기 위한 평가 지표로는 상관폭, DLL 및 PLL 열잡음 지터, 주파수 대역폭, 사이드로브 피크율을 정의하였다. 또한 적용 분야로는 측위 성능, 잡음에 대한 강인성, 대역 효율성을 고려하였다. 제안한 설계 방안 적용 시 소프트웨어 기반의 시뮬레이터를 이용하여 성능 분석을 수행하였으며, 최종적으로 성능 분석 결과로부터 신호 후보의 성능을 객관적으로 판단하고 비교하였다.

부정합 감지 복제 전하 펌프를 이용한 자동 전류 보상 전하 펌프의 설계 (A Design of an Automatic Current Correcting Charge-Pump using Replica Charge Pump with Current Mismatch Detection)

  • 김성근;김영신;부영건;박준성;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제47권2호
    • /
    • pp.94-99
    • /
    • 2010
  • 본 논문에서는 공정, 전압, 온도 변화에도 전하 펌프의 전류부정합을 자동으로 보정하기 위한 전하 펌프 구조를 제안한다. 일반적으로 위상 동기 루프의 위상 잡음 및 스퍼 성능을 향상시키기 위해서 전하 펌프의 전류부정합을 최소화해야 한다. 전류부정합을 보정하기 위해서 복제 전하 펌프로부터 전류 복사를 통해 어떠한 경우에도 실제 전류 차이만큼을 피드백 하도록 하는 방법을 제안하였다. 이 방법은 전하 펌프의 전류부정합을 해결하기 위한 여러 가지 방법 중에서도 상대적으로 간단한 회로로 구성할 수 있으며, 부정합 전류치를 그대로 복사하기 때문에 높은 정확도를 가진다. 기존에 제안되었던 방법들은 대부분 다이나믹 특성에 대한 성능이 부족하지만 본 논문에서 제안된 방법은 실시간으로 보정기능을 수행함으로써 다이나믹 특성에서도 우수한 성능을 가진다. 제안하는 전하 펌프는 $0.13{\mu}m$ CMOS 공정으로 설계 되었으며, 면적은 $100{\mu}m\;{\times}\;160{\mu}m$이다. 1.2V의 공급전압에서 0.2V ~ 1V의 출력 전압 범위를 가진다. 충전 전류와 방전 전류는 $100{\mu}A$이며, PVT variation에 대한 전류 부정합은 1% 미만이다.

UHF대역 RFID 수신단(리더)의 지터(비트동기) 및 글리치 제거회로 설계 (Implementation of a Jitter and Glitch Removing Circuit for UHF RFID System Based on ISO/IEC 18000-6C Standard)

  • 김상훈;이용주;심재희;이용석
    • 한국통신학회논문지
    • /
    • 제32권1A호
    • /
    • pp.83-90
    • /
    • 2007
  • 본 논문에서는 ISO/IEC 18000-6C 표준안을 만족하는 UHF대역 RFID 수신단(리더)의 지터(Jitter)처리와 글리치제거 알고리듬 및 설계방안을 제안하고 이를 이용한 리더를 구현하여 실제 TI(Texas instrument) Gen2 태그의 응답을 분석하였다. ISO/IEC 18000-6C표준안은 Reader에서 Tag로 데이터 전송 시 +/-1%의 오차와 Tag에서 Reader로 데이터 전송 시 최대 +/-22%의 오차를 허용하도록 정의하고 있다. 이러한 허용오차범위 내의 데이터에 대해 본 논문에서 제시한 회로는 기존의 PLL(DPLL, ADPLL)을 이용한 방식이 아닌 최대허용치(tolerance)와 허용치누적을 이용하여 일정치의 오차범위를 허용하며 디코딩 하도록 설계하였다. 또한 글리치와 지터제거 알고리듬의 기본원리를 동일하게 구성하여 글리치제거와 지터제거를 따로 구분하지 않고 하나의 기능으로 동작하게 한다. 주 클럭은 19.2MHz로 설정하였으며 LF는 국내 전파법에 맞도록 40kHz로 설정하였다 시뮬레이션결과 15%이하의 위상지터를 가진 입력데이터에 대해 판독에러율은 0이었으며 $15%{\sim}22%$ 위상지터를 가진 입력데이터에 대해서 는 0.000589였다. 그러나 동적LF생성회로를 사용한 결과 $15%{\sim}22%$ 위상변화를 가진 입력데이터에 대해 판독에러율은 0이었으며 표준안에 정의된 최대 +/-22%오차 범위내의 지터 발생에 대해서 판독에러율은 0이었다.

30kW급 발전시스템의 계통 연계형 인버터 개발 (Development of Grid Connection Type Inverter for 30kW Wind Power Generation System)

  • 함년근;강승욱;김용주;한경희;안규복;송승호;김동용;노도환;오영진
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 B
    • /
    • pp.990-992
    • /
    • 2002
  • 30kW electrical power conversion system is delveloped for the variable speed wind turbine system. In the wind energy conversion system(WECS) a synchronous generator with field current excitation converts the mechanical energy into electrical energy. As the voltage and frequency of generator output vary according to the wind speed, a dc/dc boosting chopper is utilized to maintain constant dc link voltage. Grid connection type PWM inverter supply currents into the utility line by regulating the dc link voltage. The active power is controlled by q-axis current which the reactive power can be controlled by d-axis current reference change. The phase angle of utility voltage is detected using s/w PLL(Phased Locked Loop) in d-q synchronous reference frame. This scheme gives a low cost power solution for variable speed WECS.

  • PDF

무인기용 상향링크 대역확산 송수신기 설계 및 개발 (Design and Development of DSSS Modem for UAV Uplink)

  • 김종만;은창수
    • 대한전자공학회논문지TC
    • /
    • 제46권8호
    • /
    • pp.1-9
    • /
    • 2009
  • 본 논문은 무인기용 대전자전 송수신 장치 개발에 대한 연구로 재밍(jamming) 환경에 강건한 대역확산(DSSS) 송수신기 개발에 대해 기술한다. 대역확산 방식은 데이터의 전송률 보다는 재밍마진이 중요하기 때문에 송수신 장치의 개발 목표로 재밍마진이 15dB 이상이고, 확산코드를 변경 가능한 송수신기를 제작하는 것이다. 멀티패스 성분을 이용하기 위한 레이크 수신기와, FEC로 부호이득이 7.2dB인 터보 코드를 적용하였다. 본 논문에서는 대역확산 송수신 장치의 전체적인 구조와 설계방법, 기능시험 결과를 기술하고 결론을 맺는다.

Development of FPGA-based Programmable Timing Controller

  • Cho, Soung-Moon;Jeon, Jae-Wook
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.1016-1021
    • /
    • 2003
  • The overall size of electronic product is becoming small according to development of technology. Accordingly it is difficult to inspect these small components by human eyes. So, an automation system for inspecting them has been used. The existing system put microprocessor or Programmable Logic Controller (PLC) use. The structure of microprocessor-based controller and PLC use basically composed of memory devices such as ROM, RAM and I/O ports. Accordingly, the system is not only becomes complicated and enlarged but also higher price. In this paper, we implement FPGA-based One-chip Programmable Timing Controller for Inspecting Small components to resolve above problems and design the high performance controller by using VHDL. With fast development, the FPGA of high capacity that can have memory and PLL have been introduced. By using the high-capacity FPGA, the peripherals of the existent controller, such as memory, I/O ports can be implemented in one FPGA. By doing this, because the complicated system can be simplified, the noise and power dissipation problems can be minimized and it can have the advantage in price. Since the proposed controller is organized to have internal register, counter, and software routines for generating timing signals, users do not have to problem the details about timing signals and need to only send some values about an inspection system through an RS232C port. By selecting theses values appropriate for a given inspection system, desired timing signals can be generated.

  • PDF

위상지연을 이용한 Integer-N 방식의 위상.지연고정루프 설계 (Design of an Integer-N Phase.Delay Locked Loop)

  • 최영식;손상우
    • 대한전자공학회논문지SD
    • /
    • 제47권6호
    • /
    • pp.51-56
    • /
    • 2010
  • 본 논문에서는 전압제어위상지연단(Voltage Controlled Delay Line : VCDL)을 이용하여 기존의 위상고정루프와 다른 형태의 위상 지연고정루프(Phase Delay Locked Loop)를 제안 하였다. 이 구조는 기존의 위상고정루프의 2차 또는 3차 루프필터(Loop Filter)를 단하나의 커패시터로 구현하여 넓은 면적을 차지하던 루프필터의 면적을 크게 줄여 전체 칩을 $255{\mu}m$ $\times$ $935.5{\mu}m$ 크기로 집적하였다. 제안된 회로는 1.8V $0.18{\mu}m$ CMOS 공정의 파라미터를 이용하여 HSPICE로 시뮬레이션을 수행하고 회로의 동작을 검증하였다.

3상 계통연계형 인버터의 Seamless transfer를 위한 비례공진 제어기를 활용한 간접 전류 제어 기반의 모드 절환 기법 (Indirect PR current control based mode transfer technique for Seamless transfer of three phase grid-connected inverter)

  • 임경배;신찬호;최재호
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 전력전자학술대회 논문집
    • /
    • pp.83-84
    • /
    • 2016
  • 본 논문은 3상 계통 연계형 인버터의 seamless transfer 를 위한 비례공진 제어기를 활용한 간접 전류 제어 기반의 모드 절환 기법에 대해 다루고 있다. 분산 발전 기반의 인버터는 계통 연계 모드와 독립 운전 모드에서 각각 전류원과 전압원으로서 정의된다. 이런 이유로 계통 연계형 인버터는 두 모드 영역에서 고품질의 전력을 공급하기 위한 신뢰할 만한 제어기를 필요로 한다. 따라서 기존에 두 모드 모두에서 사용 가능한 PR 제어 기반의 간접 전류 제어기가 제안되었다. 하지만 추가적으로 분산 발전 기반의 인버터 전원 공급의 신뢰성은 각 모드의 절환시에도 마찬가지로 유지되어야 할 필요성을 가진다. 따라서 본 논문에서는 독립운전에서 계통 연계 모드로 절환 시 필요 되어지는 PLL 모드에서의 PR 제어 기반의 모드 절환 기법에 대하여 제안한다. 최종적으로 인버터의 정상상태뿐만 아니라 과도 상태에서 지역적 부하와 계통 모두에 신뢰할 만한 전력을 공급하기위해 제안된 PR 제어 기반의 모드절환방식은 PSIM 시뮬레이션을 통해 seamless transfer 를 구현할 수 있음이 입증되었다.

  • PDF

Controller with Voltage-Compensated Driver for Lighting Passive Matrix Organic Light Emitting Diodes Panels

  • Juan, Chang Jung;Tsai, Ming Jong
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2004년도 Asia Display / IMID 04
    • /
    • pp.673-675
    • /
    • 2004
  • This study proposes controller with voltage-compensated drivers for producing gray-scaled pictures on passive matrix organic light emitting diodes (PMOLEDs) panels. The controller includes voltage type drivers so the output impedance of the driver is far less than that of the current-type driver. Its low output impedance provides better electron-optical properties than those of traditional current drivers. A free running clock and a group of counters are applied to the gray-scaled function so that phase lock loop (PLL) circuit can be reduced in the controller. A pre-charge function is used to enhance performance of the luminance of an active OLED pixel. As a result, distribution of the low gray level portion is achieved linear relationship with input data. In this work, the digital part of the proposed controller is implemented using FPGA chips, and analog parts are combined with a digital-analog converter (DAC) and analog switches. A still image is displayed on a $48^{\ast}64$ PMOLEDs panel to assess the luminance performance fir the controller. Based on its cost requirement and luminance performance, the controller is qualified to join the market for driving PMOLEDs panels.

  • PDF

압전 변압기의 제어 방식에 따른 모델링 및 안정화분석 (Stabilization Analysis of Piezo-electric Converter for PFM and PWM Control)

  • 윤석택;박성우;원영진;이진호;김진희
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 하계학술대회 논문집
    • /
    • pp.401-401
    • /
    • 2009
  • Recently, demands for the development of compact, lightweight power supplies with higher power density and higher efficiency have been increased. Since Piezoelectric Transformer (PT) was emerged in device and material industry, it has been suggested as a viable alternative to the magnetic transformer in some applications. PT has some advantages such as low profile and mechanical energy transfer with little electromagnetic interface (EMI). Also, PT can provide high voltage stepping ratio with good isolation and requires no copper windings saving copper usage especially for large voltage conversion differences. Conventional control of PT converter has mainly two-way. One is the pulse frequency modulation (PFM) control method and the other is the pulse width modulation (PWM) control with frequency fixed method. It is known that the maximum PT efficiency can be obtained when it operates near the resonant frequency of the PT. And, also PT's resonant frequency moves according to the load condition. Therefore, selection of PT converter control method is very difficult. This paper analyzes general piezo-electric converter modeling and proposes a guide-line to selection of control method and stabilization control.

  • PDF