• 제목/요약/키워드: One-chip

검색결과 1,248건 처리시간 0.03초

유한 필드 GF(2m)상의 비트-패러럴 시스톨릭 나눗셈기 (Bit-Parallel Systolic Divider in Finite Field GF(2m))

  • 김창훈;김종진;안병규;홍춘표
    • 정보처리학회논문지A
    • /
    • 제11A권2호
    • /
    • pp.109-114
    • /
    • 2004
  • 본 논문에서는 유한 필드 GF$(2^m)$상에서 모듈러 나눗셈 A($\chi$)/B($\chi$) mod G($\chi$)을 수행하는 고속의 병렬 시스톨릭 나눗셈기를 제안한다. 제안된 나눗셈기는 이진 최대공약수(GCD) 알고리즘에 기반하며, FPGA 칩을 이용하여 구현 및 검증한다. 본 연구에서 제안된 나눗셈기는 연속적인 입력 데이터에 대해 초기 5m-2 클럭 사이클 지연후, 1 클럭 사이클 비율로 나눗셈 결과를 출력한다. 본 논문에서 제안된 나눗셈기를 기존의 병렬형 시스톨릭 나눗셈기들과 비교했을 때, 훨씬 적은 하드웨어의 사용으로 계산지연 시간을 상당히 감소 시켰다. 또한 제안된 나눗셈기는 기약다항식의 선택에 어떠한 제약도 두지 않을 뿐 아니라 매우 규칙적이고 묘듈화 하기 쉽기 때문에 필드 크기 m에 대하여 높은 확장성 및 유연성을 제공한다. 따라서 제안된 구조는 VLSI 구현에 매우 적합하다.

RICS-based DSP의 효율적인 임베디드 메모리 인터페이스 (Efficient Interface circuits of Embedded Memory for RISC-based DSP Microprocessor)

  • 김유진;조경록;김성식;정의석
    • 전자공학회논문지C
    • /
    • 제36C권9호
    • /
    • pp.1-12
    • /
    • 1999
  • 본 논문에서는 GMS30C2132마이크로프로세서에 DSP연산을 위하여 128K bytes EPROM과 4K bytes SRAM을 내장하고, 이 과정에서 내/외부 메모리 인터페이스 부분이 프로세서와 1싸이클 엑세스가 이루어지도록 버스 제어 인터페이스 구조를 설계하였다. 내장된 128Kbytes EPROM은 메모리 구조 및 데이터 정렬에 따른 동작을 위해 새로운 데이터 확장 인터페이스 구조와 테스트를 위한 인터페이스 구조를 제안하였으며, 내장된 4K bytes SRAM은 프로세서와 인터페이스를 할 때 DSP 고속 연산에 활용하기 위해 메모리 스택으로써의 이용과 명령어 캐쉬와의 인터페이스, 가변 데이타 크기 제어, 모듈로 4Kb의 어드레싱이 가능한 구조를 채택하여 설계하였다. 본 논문의 새로운 구조 적용으로 내장EPROM, SRAM에서 평균 메모리 엑세스 속도가 종전의 40ns에서 20ns로 감소하였고, 가변 데이타 버스 인터페이스 제어로 프로그램 처리 속도가 2배로 개선되었다.

  • PDF

임베디드 시스템 적용을 위한 얼굴검출 하드웨어 설계 (Face detect hardware implementation for embedded system)

  • 김윤구;정용진
    • 대한전자공학회논문지SD
    • /
    • 제44권9호
    • /
    • pp.40-47
    • /
    • 2007
  • 제한적인 자원을 갖는 임베디드 시스템을 위한 영상처리 하드웨어 설계 시 메모리의 효율적인 구성은 필수적으로 고려할 사항이다. 특히 필터를 이용한 얼굴 검출 하드웨어는 필터와 입력영상을 저장하기 위해 많은 양의 메모리가 소요되기 때문에 효율적인 메모리 구성이 필요하다. 따라서 본 논문은 일반적인 필터방식의 알고리즘을 하드웨어 설계에 적절하도록 보완하여 하드웨어로 설계하였다. 설계된 하드웨어는 알고리즘 특성에 맞추어 적은 양의 내부 메모리를 사용하면서 한번 외부 메모리로부터 읽은 데이터를 다시 읽지 않도록 구성하였고, 데이터 양이 많아 외부 메모리에 저장되어 있는 필터를 효율적으로 사용하기 위해 필터의 일부를 내부 메모리로 복사하는 구조로 설계하였다. 또한 빠른 연산을 위해 여러 클럭이 소모되는 데이터 패스를 파이프라인 구조를 적용하여 연속적으로 메모리 데이터를 읽을 수 있는 구조로 설계하였다. 본 하드웨어는 xilinx 및 ARM 기반의 FPGA 환경에서 검증한 결과 1초에 25 프레임 처리가 가능하며 40KB의 내부 메모리를 사용하였고 삼성 0.18um공정을 이용하여 칩으로 제작 중이다.

LTPS TFT 논리회로 성능향상을 위한 전류모드 논리게이트의 설계 방법 (Design Method of Current Mode Logic Gates for High Performance LTPS TFT Digital Circuits)

  • 이준창;정주영
    • 대한전자공학회논문지SD
    • /
    • 제44권9호
    • /
    • pp.54-58
    • /
    • 2007
  • LTPS TFT의 개발과 성능 향상은 패널에 다양한 디지털 회로를 내장하는 SOP의 비약적 발전에 기여하였다. 본 논문에서는 일반적으로 적용되는 낮은 성능의 CMOS 논리게이트를 대체할 수 있는 전류모드 논리(CML) 게이트의 설계 방법을 소개한다. CML 인버터는 낮은 로직스윙, 빠른 응답 특성을 갖도록 설계할 수 있음을 보였으며 높은 소비전력의 단점도 동작 속도가 높아질수록 CMOS의 경우와 근사해졌다. 아울러 전류 구동능력을 키울 필요가 없는 까닭에 많은 수의 소자가 사용되지만 면적은 오히려 감소하는 것을 확인하였다. 특히 비반전 및 반전 출력이 동시에 생성되므로 noise immunity가 우수하다. 다수 입력을 갖는 NAND/AND 및 NOR/OR 게이트는 같은 회로에 입력신호를 바꾸어 구현할 수 있고 MUX와 XNOR/XOR 게이트도 같은 회로를 사용하여 구현할 수 있음을 보였다. 결론적으로 CML 게이트는 다양한 함수를 단순한 몇가지의 회로로 구성할 수 있으며 낮은 소비전력, 적은 면적, 개선된 동작속도 등을 동시에 추구할 수 있는 대안임을 확인하였다.

감마선 검출용 $HgI_2$ 소자 제작 및 특성 평가 (Fabrication and Test of a $HgI_2$ Gamma Ray Detector)

  • 최명진;이홍규;강영일;임호진;최승기
    • Journal of Radiation Protection and Research
    • /
    • 제16권2호
    • /
    • pp.1-6
    • /
    • 1991
  • 상온에서 사용할 수 있는 감마선 검출 소자로서 $HgI_2$ 소자의 응용성을 판단하기 위하여 기상 성장법으로 $HgI_2$ 단결정을 성장시켰고 이를 이용하여 검출 소자를 제작한 후 감마선 검출 특성을 조사하였다 성장된 단결정의 비저항과 전하 운반자 포획 밀도는 상온에서 각각 $10^{11}{\Omega}\;cm$$1.8{\times}10^{14}/cm^3$였으며 단결정의 Photoluminescence를 측정한 결과 성장된 $HgI_2$ 단결정의 밴드갭의 온도계수는 20K부터 77K에서 $-1.53{\times}10^{-4}eV/K$였다. 감마선 검출실험 결과 제작된 $HgI_2$ 검출 소자는 상온에서 우수한 계수 특성과 시간에 대한 선형적 축적 계수 특성을 나타내었으나 온도변화에 따라 계수의 특성의 변화는 심하였다.

  • PDF

Zynq EPP를 이용한 모터 제어기의 하드웨어 구현 (Hardware Implementation of Motor Controller Based on Zynq EPP(Extensible Processing Platform))

  • 문용선;임승우;이영필;배영철
    • 한국전자통신학회논문지
    • /
    • 제8권11호
    • /
    • pp.1707-1712
    • /
    • 2013
  • 본 논문에서는 기존의 DSP, MCU, FPGA 기반의 모션 제어기들의 구조적인 문제점을 개선하기 위하여 최신 All Programmable SoC 인 Zynq EPP를 이용한 FPGA + 임베디드 프로세서 기반의 모터 제어기에 대한 하드웨어를 구현하였다. 구현한 모터 제어기는 FPGA와 임베디드 프로세서의 장점을 융합한 제어기로서 고속의 모터 제어용 신호처리 부분은 FPGA 기반의 모터 제어기가 수행한다. 복잡한 소수연산 등의 알고리즘 처리가 요구되는 모션 프로파일 및 기구학 계산 등은 듀얼 코어 기반의 임베디드 프로세서에서 처리하여 하나의 칩에서 분산처리 효과를 실현할 수 있는 구조적인 장점을 가진다. 또한 FPGA 상에 구현된 모터 제어 IP 코어의 추가를 통하여 손쉬운 다축 모터 제어기로의 구성이 가능한 장점도 가진다.

UHF 대역 FSK에 의한 생체신호 무선 전송장치의 개발 (A FSK Radio-telemetry System for Monitoring Vital Signs in UHF Band)

  • 박동철;이훈규
    • 대한의용생체공학회:의공학회지
    • /
    • 제21권3호
    • /
    • pp.255-260
    • /
    • 2000
  • 본 연구는 중환자실, 응급실, 수술실등 병실내에서 환자를 구속하지 않고. 무선으로 환자의 활력징후 신호등을 관찰할 수 있는 생체신호 무선 전송장치를 설계 제작하는데 목적을 두었다. 본 무선 환자감시장치는 활력징후 신호 수집기, 무선 송수신 장치 및 활력징후 관찰기로 구성된다. 활력징후 신호 수집부는 생체신호를 증폭하기 위한 아날로그신호 증폭기와 디지털데이터 변환을 위한 단일 칩 마이크로 컨트롤러로 구성된다. 전송신호의 품질을 확보하고 신호처리 및 구성이 간단하여 저 비용으로 구성할 수 있는 주파수편이변조(FSK) 방법을 사용하였고 디지털신호는 UHF 대역의 미약 무선주파수에 의하여 송수신되었다. 활력징후 신호 관찰기는 무선 수신기에 의해 디지털 데이터를 복조하고 활력징후 신호를 상시 모니터링하기 위한 액정모니터(LCD) 및 신호를 기록하기 위한 감열기록장치(thermal Printer)로 설계 제작되었다.

  • PDF

인터액티브 사용자 매뉴얼 가이드라인 개발에 관한 연구 - 모바일 서비스를 중심으로 - (A development of interactive manual system guideline for mobile service.)

  • 이종호
    • 디자인학연구
    • /
    • 제15권3호
    • /
    • pp.29-38
    • /
    • 2002
  • 최근 모바일 휴대폰을 이용한 서비스 종류는 기하급수적으로 증가하고 있다. 또한 잦은 휴대폰 기기의 교체와 통신 서비스 회선의 변경으로 인하여 사용자들은 그 어느 때보다도 모바일 서비스 이용에 어려움을 겪고 있다고 할 수 있다. 그러나 정작 도움을 주어야 하는 매뉴얼은 휴대폰 사용 상황의 특성상 큰 도움을 주지 못하고 있는 실정이다. 모바일 휴대폰에는 1) 휴대폰 기기 자체기능, 2) 인터넷 서비스 기능, 및 3) 통신회선 자체 서비스 기능 등이 혼재되어 있고, 주로 이동 중에 사용되므로, 매뉴얼 이용 공간과 사용자 기능습득의 공간이 일치하기 힘들다는 점이 두드러진다. 따라서 바람직한 모바일 휴대폰의 사용자 매뉴얼은 모바일 휴대폰 시스템 자체 내에서 포괄적으로 포함하는 것이 바람직한 모델이다. 본 연구는 이러한 시스템 자체 내에서 활용될 수 있는 사용자 매뉴얼의 가능성에 주목하고, 1) 전자 매뉴얼의 정보 표현 방식과 그에 대한 사용자의 반응을 조사하고, 2) 사용자의 정보습득 패턴을 분석하여 3) 시각적 단서(Visual Cue)의 제공이 사용자 매뉴얼 사용의 편의성을 향상시킴을 발견하여 이를 모바일 핸드폰에 활용하기 위한 가이드라인을 개발함을 그 목적으로 하였다.

  • PDF

소형 표면 플라즈몬 공명 센서와 이합체 구조를 가진 SAM을 이용한 CRP 검출 (A portable surface plasmon resonance sensor system for detection of C-reactive protein using SAM with dimer structure)

  • 신은정;정은정;조진희;황동환;손영수
    • 센서학회지
    • /
    • 제19권6호
    • /
    • pp.456-461
    • /
    • 2010
  • The detection of C-reactive protein(CRP) using self-assembled monolayer(SAM) was investigated by a portable surface plasmon resonance(SPR) sensor system. The CRP is a biomarker for the possible cardiovascular disease. The SAM was formed on gold(Au) surface to anchor the monoclonal antibody of CRP(anti-CRP) for detection of CRP. Sequence injection of the anti-CRP and bovine serum albumin(BSA) into the sensor system has been carried out immobilize the antibody and to prevent non-specific binding. The portable SPR system has two flow channels: one for the sample measurements and the other for the reference. The output SPR signal was increased with the injection of the anti-CRP, BSA and CRP due to binding of the proteins on the sensor chip. The valid output SPR signals was linearly related to the critical range of the CRP concentration. The experimental results showed the feasibility of the portable SPR system with newly developed SAM to diagnose a risk of the future cardiovascular events.

SEED 암호 보조 프로세서의 CPLD 구현 (CPLD Implementation of SEED Cryptographic Coprocessor)

  • 최병윤;김진일
    • 융합신호처리학회논문지
    • /
    • 제1권2호
    • /
    • pp.177-185
    • /
    • 2000
  • 본 논문에서는 SEED 알고리즘을 구현하는 암호 보조 프로세서를 CPLD로 구현하였다. 속도 와면적 사이의 상반 관계를 고려하여, 암호 보조 프로세서는 1 라운드 동작을 3개의 부분 라운드로 나누고, 클록마다 하나의 부분 라운드를 수행하는 구조를 갖는다. 동작속도를 향상시키기 위해서 암호 및 복호 동작의 라운드 키를 온라인 사전 계산 기법을 사용하여 계산하였으며, 다양한 분야에 응용 할 수 있도록 4가지 동작 모드를 지원한다. 설계한 암호 프로세서는 알테라사 EPF10K100GC503-3 디바이스에 구현하고, PC ISA 버스 인터페이스를 통한 문서 파일에 대한 암$\cdot$ 복호화 동작을 통해올바른 동작이 이루어짐을 확인하였다. 설계된 회로는 약 29,300개의 게이트로 구성되며 CPLD상에서 약 18Mhz의 동작 주파수를 가지며, ECB 동작 모드에서 약 44 Mbps의 암$\cdot$복호율의 성능을 얻을 수 있었다.

  • PDF