• 제목/요약/키워드: Minimum Block Size

검색결과 52건 처리시간 0.029초

버퍼내전송블럭의 확률밀도함수 추적을 위한 Random Number의 발생기에 관한 연구 (The Random Number Generator for the P.D.F of the Blocks ind the Buffer)

  • 박일
    • 한국통신학회논문지
    • /
    • 제7권3호
    • /
    • pp.130-134
    • /
    • 1982
  • 컴퓨터 통신 네트워크에서 端末裝置로부터 入力되는 메시지에 대하여 버퍼에 남아 있을 메시지 블록數에 관한 確率分布函數를 考察ㅎ여 平均블록數에서 最小 버퍼 사이즈를 요하는 블록長을 구하고 이 블록과 연결정보長과의 관계를 규명하여 이 分布에 대한 타당성을 모색하였다 또한 이 分布에 대한 亂數發生器를 설계하여 테스트한 결과 亂數데이터源으로 사용할 수 있음을 보였다.

  • PDF

Prediction of rock fragmentation and design of blasting pattern based on 3-D spatial distribution of rock factor

  • 심현진;한창연;남현우
    • 지반과기술
    • /
    • 제3권3호
    • /
    • pp.15-22
    • /
    • 2006
  • The optimum blasting pattern to excavate a quarry efficiently and economically can be determined based on the minimum production cost, which is generally estimated according to rock fragmentation. Therefore, it is a critical problem to predict fragment size distribution of blasted rocks over an entire quarry. By comparing various prediction models, it can be ascertained that the result obtained from Kuz-Ram model relatively coincides with that of field measurements. Kuz-Ram model uses the concept of rock factor to signify conditions of rock mass such as block size, rock jointing, strength and others. For the evaluation of total production cost, it is imperative to estimate 3-D spatial distribution of rock factor for the entire quarry. In this study, a sequential indicator simulation technique is adopted for estimation of spatial distribution of rock factor due to its higher reproducibility of spatial variability and distribution models than Kriging methods. Further, this can reduce the uncertainty of predictor using distribution information of sample data. The entire quarry is classified into three types of rock mass and optimum blasting pattern is proposed for each type based on 3-D spatial distribution of rock factor. In addition, plane maps of rock factor distribution for each ground level are provided to estimate production costs for each process and to make a plan for an optimum blasting pattern.

  • PDF

C-대역 위성 통신용 20 W급 주파수 상향 변환기의 소형화 (A Compact 20 W Block Up-Converter for C-Band Satellite Communication)

  • 장병준;문준호;장진만
    • 한국전자파학회논문지
    • /
    • 제21권4호
    • /
    • pp.352-361
    • /
    • 2010
  • 본 논문에서는 C-대역 위성 통신용 20 W급 주파수 상향 변환기(BUC: Block Up Converter)를 소형화하기 위한 설계 방안을 제안하고, 이에 따른 제작 및 측정 결과를 제시하였다. 개발된 주파수 상향 변환기는 모뎀의 신호를 입력받아 적절한 주파수 필터링과 신호 세기 조절 및 전력 증폭 기능을 수행하며, 중간 주파수 회로, 국부 발진기 및 주파수 혼합기, 구동 증폭기, 전력 증폭기, 도파관 회로 및 전원 모듈의 6개 블럭으로 구성된다. 본 논문에서는 BUC를 소형화하기 위하여 개별 블럭을 각각 제작하여 케이블 등으로 연결하는 대신, 하나의 하우징 내에서 집적화하여 제작함으로써, $21{\times}14{\times}11cm^3$의 크기만을 가지도록 하였다. 특히 가장 큰 면적을 차지하는 도파관 필터 및 마이크로스트립-도파관 변환기를 하우징에 직접 제작하여 크기를 축소시켰다. 또한 Elliptic 필터를 포함한 다양한 마이크로스트립 필터를 설계하여 스퓨리어스 및 하모닉 규격을 만족시켰다. 제작된 주파수 상향 변환기는 43.7 dBm의 출력, 65 dB 이상의 이득, ${\pm}1.84$의 이득 평탄도, -35.7 dBc의 IMD3, -105 dBc의 하모닉 값을 가지는 우수한 특성을 나타내었다.

H.264 움직임 추정을 위한 효율적인 SAD 프로세서 (Efficient SAD Processor for Motion Estimation of H.264)

  • 장영범;오세만;김비철;유현중
    • 대한전자공학회논문지SP
    • /
    • 제44권2호
    • /
    • pp.74-81
    • /
    • 2007
  • 이 논문에서는 H.264의 효율적인 움직임 추정을 위한 새로운 SAD(Sum of Absolute Differences) 프로세서의 구조를 제안하였다. SAD 프로세서는 전영역 탐색기법의 움직임 추정이나 고속 탐색기법의 움직임 추정에서 모두 사용되는 중요한 블록이다. 제안된 구조는 SAD 계산기 블록, combinator 블록, 최소값 계산기 블록의 3개의 블록으로 구성된다. 제안된 구조는 덧셈연산을 분산 연산(Distributed Arithmetic)을 사용하여 계산함으로써 구조를 단순화시켰다. 제안 구조를 HDL(Hardware Description Language)을 사용하여 실험한 결과 기존의 구조와 비교하여 39%의 게이트 카운트 감소효과를 보였다. 또한 FPGA를 사용하여 검증한 결과도 32%의 게이트 카운트 감소효과를 보였다. 따라서 제안된 움직임 추정용 SAD 프로세서는 칩의 면적이 중요한 변수인 H.264 칩에서 널리 사용될 수 있는 구조가 될 것이다.

VOIP 음질 개선을 위한 패킷 크기의 최적화 (Optimization of the packet size to enhance the voice quality of the VOIP system)

  • 임강빈;정기현;최경희
    • 대한전자공학회논문지TC
    • /
    • 제40권9호
    • /
    • pp.373-383
    • /
    • 2003
  • 본 논문에서는 다양한 서비스가 복합적으로 운용되고 있는 인터넷 망에서PCM 및 ADPCM으로 압축된 음성 데이터를 전송할 경우, 패킷 크기와 한계 지연시간의 변화가 수신측의 음질에 미치는 영향을 분석하고 주어진 한계 지연시간에 대하여 최고의 음질을 제공하기 위한 전송 패킷의 크기에 대하여 논한다. 결과를 얻기 위한 실험은 공중 인터넷 망을 통하여 연결된 두 대의 PC 상에서 이루어졌다. 송신측은 마이크로부터의 음성신호를 PCM 및 ADPCM으로 부호화하고 이를 UDP 패킷을 이용하여 전송하였으며, 수신 측에서는 망에서 발생하는 전송 지연 및 패킷 손실 등을 거친 패킷이 음성신호로 재생된다. 음질 평가를 위하여 송수신 음성 데이터를 수집하여 오프라인에서 비교하며, 알고리즘으로는 객관성을 유지하기 위하여 MNB 방법을 이용하였다. 실험 결과에 의하면, 40Kbps, 32Kbps, 16Kbps의 ADPCM으로 압축된 음성의 전송에서 한계 전송 지연을 100ms로 하였을 경우 음질 열화를 최소화하기 위하여는 패킷 크기의 하한이 각각 300, 400, 500바이트, 패킷 크기의 상한은 공히 1200바이트인 것이 요구된다.

Balanced RF Duplexer with Low Interference Using Hybrid BAW Resonators for LTE Application

  • Shin, Jea-Shik;Song, Insang;Kim, Chul-Soo;Lee, Moon-Chul;Son, Sang Uk;Kim, Duck-Hwan;Park, Ho-Soo;Hwang, Sungwoo;Rieh, Jae-Sung
    • ETRI Journal
    • /
    • 제36권2호
    • /
    • pp.317-320
    • /
    • 2014
  • A balanced RF duplexer with low interference in an extremely narrow bandgap is proposed. The Long-Term Evolution band-7 duplexer should be designed to prevent the co-existence problem with the WiFi band, whose fractional bandgap corresponds to only 0.7%. By implementing a hybrid bulk acoustic wave (BAW) structure, the temperature coefficient of frequency (TCF) value of the duplexer is successfully reduced and the suppressed interference for the narrow bandgap is performed. To achieve an RF duplexer with balanced Rx output topology, we also propose a novel balanced BAW Rx topology and RF circuit block. The novel balanced Rx filter is designed with both lattice- and ladder-type configurations to ensure excellent attenuation. The RF circuit block, which is located between the antenna and the Rx filter, is developed to simultaneously function as a balance-tounbalance transformer and a phase shift network. The size of the fabricated duplexer is as small as $2.0mm{\times}1.6mm$. The maximum insertion loss of the duplexer is as low as 2.4 dB in the Tx band, and the minimum attenuation in the WiFi band is as high as 36.8 dB. The TCF value is considerably lowered to $-16.9ppm/^{\circ}C$.

GRNN 알고리즘을 이용한 비선형적 움직임 벡터 추정 및 프레임 보간연구 (A Study on Frame Interpolation and Nonlinear Moving Vector Estimation Using GRNN)

  • 이승주;방민석;윤기방;김기두
    • 전기전자학회논문지
    • /
    • 제17권4호
    • /
    • pp.459-468
    • /
    • 2013
  • 본 논문에서는 비선형적 움직임에 대하여 시각적 화질 향상에 목적을 둔 프레임 보간 기법을 제안한다. 그러므로 블록 현상과 영상의 중첩을 감소시키고자 블록 크기를 128x128부터 1x1까지 순차적으로 전역탐색을 실시하여 최소 오차값이 가장 작은 블록이 포함된 프레임을 선택하고, 비선형적인 움직임 벡터를 GRNN(General Regression Neural Network) 알고리즘을 이용하여 재 추정함으로써 프레임을 보간하는 알고리즘을 제안한다. 이러한 알고리즘의 성능 분석을 위해 프레임 반복, 단방향 움직임 보상, 양방향 움직임 보상의 기법들과 비교한다. 객체의 움직임이 크거나 카메라 초점의 이동과 줌인(zoom-in), 줌아웃(zoom-out) 효과가 들어간 대상 영상에 대하여 주관적 화질면에서 성능이 향상됨을 보인다.

블록 HOG 군집화 기반의 1-D 바코드 크로스라인 결정 (Determination of Bar Code Cross-line Based on Block HOG Clustering)

  • 김동욱
    • 한국정보통신학회논문지
    • /
    • 제26권7호
    • /
    • pp.996-1003
    • /
    • 2022
  • 본 논문에서는 비전 기반의 1-D 바코드 검출을 위한 스캔 라인 및 범위 결정을 위한 새로운 방법을 제시한다. 블록 HOG(histogram of gradient)를 바탕으로 DBSCAN 군집화 방법을 적용하여 유효한 바코드 대표점 및 방향을 검출하고 이를 바탕으로 스캔 라인 및 바코드 크로스라인을 결정하는 방법에 관한 연구이다. 본 논문에서는 얻어진 스캔라인을 바탕으로 바코드의 크로스라인 범위를 결정하기 위해 최소 및 최대탐색 기법이 적용되었다. 이것은 바코드의 크기에 무관하게 적용될 수 있다. 제안된 기법은 바코드의 일부 영역만 검출해도 바코드 인식이 가능하며, 또한 바코드 영역 검출 후 코드를 읽기 위해 회전을 필요로 하지 않는다. 또한, 다양한 크기의 바코드 검출이 가능하다. 본 논문의 제안된 기법에 대한 성능을 평가를 위해 다양한 실험결과를 제시하였다.

빠른 피쳐변위수렴을 위한 BMA을 이용한 STK 피쳐 추적 (STK Feature Tracking Using BMA for Fast Feature Displacement Convergence)

  • 진경찬;조진호
    • 전자공학회논문지S
    • /
    • 제36S권8호
    • /
    • pp.81-87
    • /
    • 1999
  • 일반거인 피쳐검출 및 추적 알고리즘에는 Garbor-jet를 이용한 elastic bunch graph matching (EBGM), rotation normalized cross-correlation (NCC-R) 및 화소의 고유치를 이용한 Shi-Tomasi-Kanade(STK) 알고리즘 등이 있다. 이들 중에서 EBGM, NCC-R은 피쳐모델에 의해 피쳐를 검출하지만 STK 알고리즘은 피쳐를 자동적으로 검출하는 특징을 가진다. 본 논문에서는 STK알고리즘인 Newton-Raphson (NR) 추적의 초기화 문제를 해결하기 위해서 모델링된 피쳐영역에서 STK 알고리즘으로 피쳐를 검출한 후, NR 방법으로 피쳐를 추적할 때, NR 방법에 의한 피쳐추적의 정확성을 개선시키기 위해 block matching agorithm (BMA)-NR 방법을 제안하였다. NR 방법에 의한 피쳐변위수렴시 BMA-NR 방법이 NBMA-NR (no BMA-NR)방법보다 피쳐추적의 정확성이 향상되었는데, 이는 NR의 서치영역크기로 인한 국소 최소치(local minimum) 문제를 해결하였기 때문이다.

  • PDF

Cell Signal Distribution Characteristics For High Density FeRAM

  • Kang, Hee-Bok;Park, Young-Jin;Lee, Jae-Jin;Ahn, Jin-Hong;Sung, Man-Young;Sung, Young-Kwon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제4권3호
    • /
    • pp.222-227
    • /
    • 2004
  • The sub-bitline (SBL) sensing voltage of a cell and total cell array can be measured by the method of SBL voltage evaluation method. The MOSAID tester can collect all SBL signals. The hierarchical bitline of unit cell array block is composed of the cell array of 2k rows and 128 columns, which is divided into 32 cell array sections. The unit cell array section is composed of the cell array of 64 rows and 128 columns. The average sensing voltage with 2Pr value of $5{\mu}C/cm^2$ and SBL capacitance of 40fF is about 700mV at 3.0V operation voltage. That is high compensation method for capacitor size degradation effect. Thus allowed minimum 2Pr value for high density Ferroelectric RAM (FeRAM) can move down to about less than $5{\mu}C/cm^2$.