• 제목/요약/키워드: Memory improvement

검색결과 693건 처리시간 0.021초

낸드 플래시 메모리의 이주 오버헤드 감소 및 수명연장을 위한 가비지 컬렉션 기법 (Garbage Collection Technique for Reduction of Migration Overhead and Lifetime Prolongment of NAND Flash Memory)

  • 황상호;곽종욱
    • 대한임베디드공학회논문지
    • /
    • 제11권2호
    • /
    • pp.125-134
    • /
    • 2016
  • NAND flash memory has unique characteristics like as 'out-place-update' and limited lifetime compared with traditional storage systems. According to out-of-place update scheme, a number of invalid (or called dead) pages can be generated. In this case, garbage collection is needed to reclaim invalid pages. Because garbage collection results in not only erase operations but also copy operations of valid (or called live) pages to other blocks, many garbage collection techniques have proposed to reduce the overhead and to increase the lifetime of NAND Flash systems. This techniques sometimes select victim blocks including cold data for the wear leveling. However, most of them overlook the cost of selecting victim blocks including cold data. In this paper, we propose a garbage collection technique named CAPi (Cost Age with Proportion of invalid pages). Considering the additional overhead of what to select victim blocks including cold data, CAPi improves the response time in garbage collection and increase the lifetime in memory systems. Additionally, the proposed scheme also improves the efficiency of garbage collection by separating cold data from hot data in valid pages. In experimental evaluation, we showed that CAPi yields up to, at maximum, 73% improvement in lifetime compared with existing garbage collections.

Ethernet-Based Avionic Databus and Time-Space Partition Switch Design

  • Li, Jian;Yao, Jianguo;Huang, Dongshan
    • Journal of Communications and Networks
    • /
    • 제17권3호
    • /
    • pp.286-295
    • /
    • 2015
  • Avionic databuses fulfill a critical function in the connection and communication of aircraft components and functions such as flight-control, navigation, and monitoring. Ethernet-based avionic databuses have become the mainstream for large aircraft owning to their advantages of full-duplex communication with high bandwidth, low latency, low packet-loss, and low cost. As a new generation aviation network communication standard, avionics full-duplex switched ethernet (AFDX) adopted concepts from the telecom standard, asynchronous transfer mode (ATM). In this technology, the switches are the key devices influencing the overall performance. This paper reviews the avionic databus with emphasis on the switch architecture classifications. Based on a comparison, analysis, and discussion of the different switch architectures, we propose a new avionic switch design based on a time-division switch fabric for high flexibility and scalability. This also merges the design concept of space-partition switch fabric to achieve reliability and predictability. The new switch architecture, called space partitioned shared memory switch (SPSMS), isolates the memory space for each output port. This can reduce the competition for resources and avoid conflicts, decrease the packet forwarding latency through the switch, and reduce the packet loss rate. A simulation of the architecture with optimized network engineering tools (OPNET) confirms the efficiency and significant performance improvement over a classic shared memory switch, in terms of overall packet latency, queuing delay, and queue size.

메모리 사용률을 개선한 SURF 알고리즘 특징점 추출기의 하드웨어 가속기 설계 (An Implementation of a Feature Extraction Hardware Accelerator based on Memory Usage Improvement SURF Algorithm)

  • 정창민;곽재창;이광엽
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2013년도 추계학술대회
    • /
    • pp.77-80
    • /
    • 2013
  • SURF 알고리즘은 영상의 특징점 검출 및 서술자를 생성하는 알고리즘으로 크기와 회전, 조명 및 시점 등의 환경 변화에 강인한 특징을 가지고 있다. 이러한 특징 때문에 객체 인식, 파노라마 이미지, 3차원 영상 복원 등 영상처리 분야에서 많이 사용되고 있다. 하지만 SURF 알고리즘과 같은 대부분의 인식 알고리즘은 많은 양의 연산을 필요로 하기 때문에 실시간 구현이 어렵다. 본 논문은 SURF의 메모리 접근 횟수와 메모리 사용량을 분석하여 효율적인 메모리를 설계함으로써 메모리 접근 횟수와 메모리 사용량을 최소화하여 실시간 구현이 가능하도록 설계하였다.

  • PDF

녹차추출물/L-Theanine 혼합물의 Secretase 활성 억제 및 세포사 억제를 통한 기억력 회복능 (Improvement of Memory Impairment of Green Tea Extract/L-Theanine Through Inhibition of Secretase Activity and Cell Death In Vivo)

  • 김태일;육동연;박상기;박형국;윤여경;홍진태
    • 약학회지
    • /
    • 제52권5호
    • /
    • pp.384-393
    • /
    • 2008
  • We examined the effect of green tea extract (GTE) and L-theanine combination on the $A{\beta}_{1-42}$-induced memory dysfunction. GTE and combination were administrated into mice for 3 weeks followed by injection of $A{\beta}_{1-42}$ to induce memory impairment. GTE and L-theanine administration significantly improved cognitive ability and reduced $A{\beta}_{1-42}$ level accompanied with the inhibition of neuronal cell death and activities of secretase. These results suggest that GTE and L-theanine combination may be a useful for preventing for the development or progression of Alzheimer's disease.

SFC로 기술(記述)된 계층제어 구조에서 메모리 효율 향상 (Improvement of Memory Efficiency in Hierarchical Control Structure described by SFC)

  • 유정봉
    • 한국산학기술학회논문지
    • /
    • 제7권2호
    • /
    • pp.126-130
    • /
    • 2006
  • PLC는 산업용 제어시스템에서 널리 사용되고 있으며, 중요한 역할을 하고 있다. PLC에서 사용되는 언어중 SFC는 이산 제어 프로그램에서 순차제어 논리의 기술에 적합한 그래픽 언어이며, SFC로 공정제어 시스템을 구현할 때는 분산제어 구조와 계층제어 구조로 구현하게 된다. 계층제어 구조에서는 서브시스템 간에 동기를 맞추기 위해서 서브시스템은 별도로 구성하고 동기신호만을 주고받게 된다. 그러면 메모리 효율 및 시스템 성능이 좋지 않게 된다. 본 논문에서는 계층제어 구조에서 메모리 효율을 향상시키는 방법을 제안하였고, 실례를 통해 그의 타당성을 확인하였다.

  • PDF

전산화 신경인지기능 프로그램(COMCOG, CNT)을 이용한 뇌졸중 환자의 기억력과 주의력 증진효과 (Effects of Computerized Neurocognitive Function Program Induced Memory and Attention for Patients with Stroke)

  • 심제명;김환희;이용석
    • The Journal of Korean Physical Therapy
    • /
    • 제19권4호
    • /
    • pp.25-32
    • /
    • 2007
  • Purpose: The purpose of this study was to evaluate the effect of computerized neurocognitive function program on cognitive function about memory and attention with stroke. Methods: 24subjects with stroke were recruited. Twelve of subjects received conventional therapy including physical therapy, occupational therapy and language therapy. Another subjects received additional computer assisted cognitive training using Computer-aided Cognitive rehabilitation training system(COMCOG, MaxMedica Inc., 2004). All patients were assessed their cognitive function of memory and attention using Computerized Neurocognitive Function Test(CNT, MaxMedica Inc., 2004) before treatment and 6 weeks after treatment. Results: Before the treatment, two groups showed no difference in cognitive function(p>0.05). After 6 weeks, two groups showed significantly difference in digit span (forward, backward), verbal learning(A5, $A1{\sim}A5$), auditory CPT(n), visual CPT(n)(p<0.05). After treatment, the experimental group showed a significant improvement of digit span(forward, backward), verbal learning(A5, $A1{\sim}A5$), visual span (forward, backward), auditory CPT(n, sec), visual CPT(n, sec), and trail-making (A, B)(p<0.05). Conclusion: Computerized neurocognitive function program would be improved cognitive function of memory and attention in patients with stoke.

  • PDF

DSP용 코드 생성에서 주소 포인터 할당 성능 향상 기법 (Improvement of Address Pointer Assignment in DSP Code Generation)

  • 이희진;이종열
    • 전자공학회논문지CI
    • /
    • 제45권1호
    • /
    • pp.37-47
    • /
    • 2008
  • DSP에서 제공되는 주소 생성 유닛은 데이터 패스와 병렬적으로 주소 연산을 수행할 수 있게 해 줌으로써, DSP 코드 생성에 중요한 역할을 한다. 프로그램 변수들의 메모리 레이아웃을 결정하는 문제는 주소 생성 유닛의 기능을 이용하여 주소 연산용 명령어를 줄이는 최적화이다. 메모리 레이아웃 생성 단계와 주소 포인터 할당 단계로 구분 되는 이 최적화에서 본 논문은 주소 연산 코드의 수가 최소가 되도록 DSP용 코드 생성의 효과적인 주소 포인터 할당 문제를 다룬다. 제안하는 알고리즘은 고정된 메모리 레이아웃을 가질 때 주소 포인터 할당을 수행하는 기존의 알고리즘의 시간 복잡도를 줄이는 기법이다. 메모리 크기와 수행 시간을 줄이기 위해 알고리즘을 수행할 때 핵심적인 요소들만을 고려하도록 강한 가지치기 방법을 사용하였다. 또한 주소 포인터 할당 문제는 메모리 레이아웃에 영향을 크게 받는 문제이기 때문에 본 논문은 주어진 메모리 레이아웃을 갱신하여 반복적으로 성능을 개선하는 방법을 제안한다. 약 3,000여개의 실제 프로그램으로부터 얻은 변수 접근 시퀀스를 제공하는 OffsetStone 벤치마크를 이용한 실험결과를 통해 본 논문에서 제안한 기법과 알고리즘을 테스트 했다. 제안한 방법은 전통적인 방법보다 평균 25.9%의 적은 주소 코드를 생성해 냄을 보인다.

약물치료 중인 주의력결핍 과잉행동장애 아동 청소년에서 작업기억훈련이 행동문제와 부모 스트레스에 미치는 부가적 효과 (Augmentative Effects of Working Memory Training on Behavioral Problems and Parental Stress in Medicated Children and Adolescents with Attention-Deficit Hyperactivity Disorder)

  • 이은경;김혜선;유한익
    • Journal of the Korean Academy of Child and Adolescent Psychiatry
    • /
    • 제28권2호
    • /
    • pp.115-122
    • /
    • 2017
  • Objectives: Executive dysfunctions including working memory deficit have been suggested to be one of the major neuropsychological etiologies of attention-deficit hyperactivity disorder (ADHD). The purpose of this study was to investigate the augmentative effects of working memory training on the behavioral problems, quality of life, and parental stress of medicated children with ADHD. Methods: Twenty-five children with ADHD, aged 9 to 19 years, who were being treated with ADHD medication, were included. The participants were trained with a commercially available and computerized working memory program ($Cogmed^{(R)}$) for 5 weeks without any alteration of their medication. The Child Behavior Checklist (CBCL), KIDSCREEN-52 quality of life measure, and Parenting Stress Index-Short Form (PSI-SF) were administered before training, and 4 weeks and 7 months after training, respectively. Results: After completing the training, the anxiety/depression, social problems, thought problems, attention problems, aggressive behavior, and externalizing problems scores in the CBCL were significantly reduced. The score on the Parent-child dysfunctional interaction in the PSI-SF was also decreased. However, the scores related to the quality of life were not changed. These changes were still observed 7 months after the training. Conclusion: Cogmed working memory training can be a promising training option for the additional improvement of behavioral problems and parental stress in medicated children with ADHD.

An Aging Measurement Scheme for Flash Memory Using LDPC Decoding Information

  • Kang, Taegeun;Yi, Hyunbean
    • 한국컴퓨터정보학회논문지
    • /
    • 제25권1호
    • /
    • pp.29-36
    • /
    • 2020
  • 웨어-레벨링과 오류정정코드는 플래시 메모리의 신뢰성과 내구성을 위한 필수적인 기술이다. 플래시 메모리를 구성하는 요소들은 사용횟수에 따른 노화도가 서로 다를 수 있다. 따라서 기존의 쓰기/지우기 횟수를 바탕으로 하는 웨어-레벨링 기술은 요소들의 실제 노화도 차이를 반영하기에 충분하지 않다. 본 논문에서는 높은 오류정정율이 증명된 Low-Dencity Parity-Check (LDPC) 코드를 적용하고 복호 과정에서 나오는 정보를 이용하여 플래시 메모리의 실제 노화도를 측정하는 방법을 소개한다. 실험에서는 실제 플래시 메모리를 대상으로 측정한 오류율 데이터를 기반으로 LDPC 코드 복호 정보가 플래시 메모리 각 블록의 노화도를 나타낼 수 있음을 보인다. 또한, 웨어-레벨링 시뮬레이션을 통하여 제안하는 노화도 측정 방법 기반의 웨어-레벨링의 효과를 입증한다.

SONOS 플래시 메모리 소자의 구조와 크기에 따른 특성연구 (Characteristics Analysis Related with Structure and Size of SONOS Flash Memory Device)

  • 양승동;오재섭;박정규;정광석;김유미;윤호진;최득성;이희덕;이가원
    • 한국전기전자재료학회논문지
    • /
    • 제23권9호
    • /
    • pp.676-680
    • /
    • 2010
  • In this paper, Fin-type silicon-oxide-nitride-oxide-silicon (SONOS) flash memory are fabricated and the electrical characteristics are analyzed. Compared to the planar-type SONOS devices, Fin-type SONOS devices show good short channel effect (SCE) immunity due to the enhanced gate controllability. In memory characteristics such as program/erase speed, endurance and data retention, Fin-type SONOS flash memory are also superior to those of conventional planar-type. In addition, Fin-type SONOS device shows improved SCE immunity in accordance with the decrease of Fin width. This is known to be due to the fully depleted mode operation as the Fin width decreases. In Fin-type, however, the memory characteristic improvement is not shown in narrower Fin width. This is thought to be caused by the Fin structure where the electric field of Fin top can interference with the Fin side electric field and be lowered.