• 제목/요약/키워드: Low Phase Noise

검색결과 612건 처리시간 0.027초

A Co-design Study of Filters and Oscillator for Low Phase Noise and High Harmonic Rejection

  • Zhang, Bing;Zhang, Wenmei;Ma, Runbo;Zhang, Xiaowei;Mao, Junfa
    • ETRI Journal
    • /
    • 제30권2호
    • /
    • pp.344-346
    • /
    • 2008
  • In this paper, we present a novel oscillator (OSC) design. Bandpass filters, which can suppress harmonics, are incorporated into a co-design with an OSC to improve the OSC phase noise and harmonic rejection. The proposed OSC/bandpass filter co-design achieves a phase noise of -130.1 dBc/Hz/600 kHz and harmonic rejection of 37.94 dB and 40.85 dB for the second and third harmonics, respectively, as compared to results achieved by the OSC before co-design of -101.6 dBc/Hz/600 kHz and 21.28 dB and 19.68 dB. Good agreement between the measured and simulated results is achieved.

  • PDF

A 2.4 GHz CMOS LC VCO with Phase Noise Optimization

  • Yan, Wen-Hao;Park, Chan-Hyeong
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.413-414
    • /
    • 2008
  • A 2.4 GHz low phase noise fully integrated LC voltage-controlled oscillator (VCO) in $0.18\;{\mu}m$ CMOS technology is presented in this paper. The VCO is optimized based on phase noise reduction. The design of the VCO uses differential varactors which are adopted for symmetry of the circuit, and consider AM-PM conversion due to a cross-coupled pair. The VCO is designed to draw 3 mA from 1.8 V supply voltage. Simulated phase noise is -137.3 dBc/Hz at 3 MHz offset. The tuning range is found to be 300 MHz range from 2.3 GHz to 2.6 GHz.

  • PDF

OFDM/FH 통신시스템에 사용되는 주파수 합성기의 특성과 통신 성능 분석 (Communication Performance Analysis and Characteristics of Frequency Synthesizer in the OFDM/FH Communication System)

  • 이영선;유흥균
    • 한국전자파학회논문지
    • /
    • 제14권8호
    • /
    • pp.809-815
    • /
    • 2003
  • OFDM/FH 시스템 등 고속 호핑을 요구하는 통신 시스템에서는 빠른 스위칭 속도와 낮은 위상잡음을 갖는 주파수 합성기가 필요하다. 본 논문에서는 기존의 PLL 주파수 합성기와 DH-PLL 주파수 합성기의 위상잡음과 스위칭 속도를 비교하고, OFDM/FH 시스템에 미치는 영향을 분석하였다. DH-PLL 주파수 합성기는 기존의 PLL 주파수 합성기에 비해 회로의 복잡도와 많은 전력 소모를 갖지만, 빠른 스위칭 속도를 갖고 있다. 일정한 루프필터 대역 하에서 위상잡음과 스위칭 속도가 반비례 관계를 갖고 있는 기존의 PLL 주파수 합성기와는 달리 DH-PLL 주파수 합성기는 매우 빠른 스위칭 속도와 낮은 위상잡음을 동시에 얻을 수 있다. 결과적으로 동일한 호핑 속도 요구를 만족해야 하는 경우 DH-PLL 주파수 합성기는 기존의 PLL 주파수 합성기보다 더 빠른 스위칭 속도와 더 적은 SNS손실을 얻을 수 있어 OFDM/FH 시스템 성능을 향상시킬 수 있다.

레이다 수신기용 X-밴드 주파수 합성기의 저 위상잡음설계 및 구현 (Low Phase Noise Design and Implementation of X -Band Frequency Synthesizer for Radar Receiver)

  • 소원욱;강연덕;이택경
    • 한국항행학회논문지
    • /
    • 제2권1호
    • /
    • pp.22-33
    • /
    • 1998
  • 마그네트론을 이용하는 레이다에서 송신 주파수의 변화를 감지하여 안정된 중간주파수를 발생하기 위해서는 STALO(Stable Local Oscillator)로서 AFC(Automatic Frequency Control)에 의해 출력주파수를 조정할 수 있는 주파수 합성기(Frequency Synthesizer)가 이용된다. 본 논문에서는 8.4GHz~9.7GHz의 X-밴드 주파수 합성기를 단일 루우프 구조의 간접 주파수 합성방식으로 설계하고 제작하였다. 고속 디지털 PLL 칩에 의하여 위상비교를 하고, 저 위상잡음을 구현하기 위한 여파기를 설계하였다. 기준신호와 VCO, 주파수 분주기, 여파기 등의 특성에 따른 단일 루우프 주파수 합성기의 위상잡음 성능을 해석하고, 위상잡음이 최소가 되도록 설계하여 측정치와 비교하였다.

  • PDF

UHF 대역 모바일 RFID 시스템에 적합한 저잡음 콜피츠 VCO 설계 (Design of Regulated Low Phase Noise Colpitts VCO for UHF Band Mobile RFID System)

  • 노형환;박경태;박준석;조홍구;김형준;김용운
    • 한국전자파학회논문지
    • /
    • 제18권8호
    • /
    • pp.964-969
    • /
    • 2007
  • 본 논문에서는 모바일 RFID 시스템 환경을 제시하였고, 그 환경에 적합한 저 잡음 차동 콜피츠 전압 제어 발진기를 구현하였다. 밀집 리더 환경에 맞춘 전압 제어 발진기는 $0.35{\mu}m$ 공정을 사용하였고, 주파수 범위는 RFID 주파수 범위인 $860{\sim}960 MHz$를 포함시킬 수 있도록 $1.55{sim}2.053 GHz$로 설계하였다. 2분주기 출력에서 측정한 위상 잡음은 오프셋 주파수가 40 kHz일 때 -106 dBc/Hz로 측정되었고, 1MHz일 때에는 -135 dBc/Hz로 측정되었다. 5 비트의 디지털 튜닝을 이용하여 낮은 발진기 이득(<45 MHz/V)을 갖게 하여 주파수 합성기에서의 위상 잡음 특성을 좋게 하였다. 설계한 차동 콜피츠 발진기의 FOM은 1.93 dB로 타 2 GHz 대역의 발진기들 보다 높게 측정되었다.

InGaP/GaAs HBT 기반의 필터 기술을 이용한 차동 LC 전압조절발전기의 분석 및 최적화 (Analysis and Optimization of Differential LC VCO with Filtering Technique in IoGaP/GaAs HBT Technology)

  • 전정;왕종;이상열;김남영
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 추계학술대회 논문집 Vol.21
    • /
    • pp.84-85
    • /
    • 2008
  • In this paper, differential cross coupled LC VCOs with two noise frequency filtering techniques are proposed. Both VCOs are based on symmetric capacitor with asymmetric inductor tank structure. The VCO using low pass filtering technique shows low phase noise of -130.40 dBc/Hz at 1 MHz offset when the center frequency is 1.619 GHz. And the other VCO using band pass filtering technique shows -127.93 dBc/Hz at 1 MHz offset frequency when center frequency is 1.604 GHz. Two noise frequency filtering techniques are approached with different target.

  • PDF

Locking 상태 표시기를 이용한 저잡음 고속 위상고정 루프 (A Fast Lock and Low Jitter Phase Locked Loop with Locking Status Indicator)

  • 최영식;한대현
    • 한국정보통신학회논문지
    • /
    • 제9권3호
    • /
    • pp.582-586
    • /
    • 2005
  • 본 논문은 locking 상태에 따라서 루프대역폭이 변화하는 Phase Locked Loop (PLL)의 구조를 제안하였다. 제안한 PLL은 기본적인 PLL 블록과 NOR Gate, Inverter, Capacitor, 그리고 Schmitt trigger로 이루어진 Locking Status Indicator(LSI) 블록으로 구성되었다. LSI는 Loop Fille.(LF)에 공급되는 전류와 저항 값을 locking 상태에 따라 변화시켜서 unlock이 되면 넓은 루프대역폭 가지는 PLL로, lock이 되면 좁은 루프대역폭을 가지는 PLL로 동작하도록 한다. 이러한 구조의 PLL은 짧은 locking 시간과 저 잡음의 특성을 동시에 만족시킬 수 있다. 제안된 PLL은 Hynix CMOS $0.35{\mu}m$ 공정으로 Hspice 시뮬레이션 하였으며 40us의 짧은 locking 시간과 -76.1dBc 크기의 spur를 가진다.

10-GHz band 2 × 2 phased-array radio frequency receiver with 8-bit linear phase control and 15-dB gain control range using 65-nm complementary metal-oxide-semiconductor technology

  • Seon-Ho Han;Bon-Tae Koo
    • ETRI Journal
    • /
    • 제46권4호
    • /
    • pp.708-715
    • /
    • 2024
  • We propose a 10-GHz 2 × 2 phased-array radio frequency (RF) receiver with an 8-bit linear phase and 15-dB gain control range using 65-nm complementary metal-oxide-semiconductor technology. An 8 × 8 phased-array receiver module is implemented using 16 2 × 2 RF phased-array integrated circuits. The receiver chip has four single-to-differential low-noise amplifier and gain-controlled phase-shifter (GCPS) channels, four channel combiners, and a 50-Ω driver. Using a novel complementary bias technique in a phase-shifting core circuit and an equivalent resistance-controlled resistor-inductor-capacitor load, the GCPS based on vector-sum structure increases the phase resolution with weighting-factor controllability, enabling the vector-sum phase-shifting circuit to require a low current and small area due to its small 1.2-V supply. The 2 × 2 phased-array RF receiver chip has a power gain of 21 dB per channel and a 5.7-dB maximum single-channel noise-figure gain. The chip shows 8-bit phase states with a 2.39° root mean-square (RMS) phase error and a 0.4-dB RMS gain error with a 15-dB gain control range for a 2.5° RMS phase error over the 10 to10.5-GHz band.

주파수합성기의 Phase Noise 예측 및 3차 PLL 시스템에서의 1/f Noise Modeling (The Phase Noise prediction and the third PLL systems on 1/f Noise Modeling of Frequency Synthesizer)

  • 조형래;성태경;김형도
    • 한국정보통신학회논문지
    • /
    • 제5권4호
    • /
    • pp.653-660
    • /
    • 2001
  • 본 논문에서는 주파수합성기에서 가장 큰 잡음원인 VCO 및 각 단에서 발생하는 위상잡음 의 offset주파수에 따른 변화를 예측하기 위해 2303.15MHz의 주파수합성기를 설계하고 Lascari의 예측방법 을 이용하여 모델링 하였다. 또한, VCO에서 발생되는 여러 중첩 형태로 된 위상잡음중 저주파대역에서 문제가 되는 1/f noise를 3차 시스템에서 분석하였다. 3차 시스템에서는 해석이 복잡하므로 수학적인 분석을 통하여 1/f noise를 예측한다는 것이 어렵지만 pseudo-damping factor의 도입으로 3차 시스템에서의 1/f noise variance의 해석이 용이 하도록 시도하였고 이를 2차 시스템과 비교.분석하였다. 그 결과, tcxo의 경우 위상잡음이 루프 통과 전 10 kHz offset 주파수에서 -160dBc/Hz, 루프 통과 후 -162.6705dBc/Hz, 100 kHz offset 주파수에서 -180dBc/Hz, 루프 통과 후 -560dBc/Hz로 VCO의 위상잡음에 비해 offset주파수에 따라 루프 통과 후 급격히 감쇠 됨을 알 수 있었다. 2차와 3차 시스템에서의 잡음대역폭과 그 variance factor를 연관하여 3차 시스템에서 의 variance가 2차 시스템의 variance보다 크게 발생함을 알 수 있었다.

  • PDF

평면회로 기법에 의한 SIW Cavity 공진기를 이용한 X-밴드 발진기 (X-Band Oscillator Using SIW Cavity Resonator Based on Planar Circuit Technique)

  • 이현욱;이일우;남희;이종철
    • 한국ITS학회 논문지
    • /
    • 제7권1호
    • /
    • pp.68-74
    • /
    • 2008
  • SIW (Substrate Integrated Waveguide) cavity 공진기의 구조는 유전체기판에 다수의 via-hole 을 이용함으로써 나타낼 수 있으며, rectangular waveguide 와 유사한 특성을 갖는다. 그리고 $50-{\Omega}$ 마이크로스트립라인과 SIW cavity 공진기 중앙간의 결합구조를 통하여 대역저지 특성이 나타나도록 하였다. 이러한 특성을 갖는 SIW cavity 공진기를 이용하여 X-band(9.45 GHz) 발진기를 제작하였고, 위상잡음은 100kHz offset에서 -98.1 dBc/Hz 로 측정되었다. SIW cavity 공진기는 높은 QL 값을 갖고, 2차원 구조이기 때문에 저비용에 우수한 위상잡음 특성을 갖는 발진기 설계에 응용할 수 있다.

  • PDF