• 제목/요약/키워드: Logical Architecture

검색결과 228건 처리시간 0.025초

원전 상태 감시 및 조기 경보용 빅데이터 시범 플랫폼의 설계를 위한 시스템 엔지니어링 방법론 적용 연구 (A Study on the Application of SE Approach to the Design of Health Monitoring Pilot Platform utilizing Big Data in the Nuclear Power Plant (NPP))

  • 차재민;손충연;황동식;신중욱;염충섭
    • 시스템엔지니어링학술지
    • /
    • 제11권2호
    • /
    • pp.13-29
    • /
    • 2015
  • With the era of big data, the big data has been expected to have a large impact in the NPP safety areas. Although high interests of the big data for the NPP safety, only a limited researches concerning this issue are revealed. Especially, researches on the logical/physical structure and systematic design methods for the big data platform for the NPP safety were not dealt with. In this research, we design a new big data pilot platform for the NPP safety especially focusing on health monitoring and early warning services. For this, we propose a tailored design process based on SE approaches to manage inherent high complexities of the platform design. The proposed design process is consist of several steps from elicitate stakeholders to integration test via define operational concept and scenarios, and system requirements, design a conceptual functional architecture, select alternative physical modules for the derived functions and assess the applicability of the alternative modules, design a conceptual physical architecture, implement and integrate the physical modules. From the design process, this paper covers until the conceptual physical architecture design. In the following paper, the rest of the design process and results of the field test will be shown.

SIA-LVC: 데이터 중심 미들웨어 기반 확장성 있는 국방 L-V-C 훈련체계 연동 아키텍쳐 (SIA-LVC : Scalable Interworking Architecture for Military L-V-C Training Systems Based on Data Centric Middleware)

  • 김원태;박승민
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제5권11호
    • /
    • pp.393-402
    • /
    • 2016
  • 국방 L-V-C 시스템은 물리적 시간축에 따라 이벤트가 진행되는 Live 시스템, 컴퓨터 상에서 실제시간에 근접한 시간 사건에 의해 지배되는 Virtual 시스템 및 진행 시간에 관계없이 사건간 인과관계에만 의존적인 Constructive 시스템 등이 혼재된 분산형 복잡 시스템이다. 최근 이들 훈련 시스템들을 연동하여 최적의 훈련효과를 얻고자하는 LVC 연동 훈련체계에 대한 요구가 전세계적으로 증가하고 있다. 그러나, 기존에는 이론적이고 논리적인 접근 방식 혹은 부분적인 연동만이 제한적으로 제안되어 온 반면, 전 시스템적으로 LVC 훈련체계들을 연동시킬 수 있는 실제적인 기술은 국내외적으로 드문 상황이다. 이에 본 논문에서는 각 훈련시스템의 고유한 특성을 지원하는 분산시스템 연동 프로토콜들을 상위 개념에서 통합하고, 데이터와 이벤트에 대해 동일한 글로벌 시간과 상태를 유지하기 위한 데이터 중심 미들웨어 기반의 새로운 연동 아키텍쳐를 설계하고 구현한다. 또한, 구현된 연동 아키텍쳐를 기반으로 실제 L-V-C 시스템들을 모사한 시연 시스템들을 활용하여 그 성능을 검증하고 유효성을 증명한다.

자원의 동적 능력 향상을 위한 경제적인 WDM-PON 구조 (A Cost-Effective WDM-PON Architecture for Dynamic Resource Provision)

  • 김효원;황준호;유명식
    • 한국통신학회논문지
    • /
    • 제32권7B호
    • /
    • pp.422-430
    • /
    • 2007
  • 현재 WDM-PON 기술은 FTTH 구축을 위해 가장 핵심적인 가입자망 기술로 인식되고 있다. 하지만 시스템 비용의 많은 부분을 차지하는 광 송수신기 및 RN과 밀접한 관계가 있는 WDM-PON 시스템 자원의 고정적인 관리방법은 비용 대비 시스템 자원 효율성에 한계점을 가지고 있다. 이에 본 논문에서는 자원의 동적 관리가 가능하면서 이를 위한 시스템의 구축비용 최소화를 이룰 수 있는 WDM-PON 구조를 제안한다. 이를 위해 ONU의 논리그룹화 및 논리그룹 간 파장 공유를 위한 OLT, ONU 그리고 RN의 구조를 설계하고, 이를 기반으로 탄력적인 동적자원 관리를 위한 동적 자원 할당 기법을 제안한다. 이와 같은 WDM-PON 구조의 성능 분석을 위해 모의실험을 수행하였고, 그 결과 논리그룹의 크기와 시스템 구축비용의 상관관계 및 논리그룹 크기와 동적 자원 할당 능력의 상관관계를 도출할 수 있었으며, 자원 관리 기법의 동적 자원 할당 능력과 공평성 유지 능력을 확인할 수 있었다.

사이버 레인지 운용 방안 연구 (A Study of Administration of Cyber Range)

  • 김대식;김용현
    • 인터넷정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.9-15
    • /
    • 2017
  • 전 세계를 활동영역으로 하는 현대 사회의 사이버전의 공격 기술은 날로 보다 정교해지고 새로운 공격의 출현 주기가 점점 짧아지고 있으며 이를 해결할 방어 기술 및 전문 인력은 매우 부족한 실정이다. 이러한 문제를 해결하기 위한 노력 중의 하나로 세계 각국은 사이버전을 대비하는 테스트 베드로써 사이버 레인지를 고려하고 있다. 본 논문은 사이버 레인지의 해외사례 및 유사 체계를 조사하면서 각종 요소를 수집 및 분석하였으며 시스템 엔지니어링 과정을 통하여 이를 체계적으로 분류하였다. 그 과정 중에 유도되는 임무 및 운영 개념을 아키텍처 프레임워크에 맞게 설정하였으며 사이버 레인지의 논리적 아키텍처를 작성하였다. 작성된 아키텍처를 활용하여 방어 기술 및 전문 인력 확보란 두 가지 목표를 달성하는 동시에 효율성 및 지속성을 확보하는 운용 방안을 제시하였다.

SBA 상호운용성 향상을 위한 데이터교환서식 설계 및 활용에 관한 연구 (Design and Application of Data Interchange Formats (DIFs) for Improving Interoperability in SBA)

  • 김황호;김문경;최진영;왕지남
    • 정보화연구
    • /
    • 제9권3호
    • /
    • pp.275-285
    • /
    • 2012
  • 모의기반획득 과정에서 물리적으로 분산되어 있는 기관들 간의 상호운용성을 향상 시키기 위해서는 데이터 교환 서식(DIF: Data Interchange Format)을 필요로 한다. 데이터 교환서식은 분산제품 기술서(DPD: Distributed Product Description)의 템플릿 역할을 하며, 분산제품 기술서의 각종 정보 및 M&S 자원을 입력 및 출력하게 함으로써 별도의 변환 과정 없이 정보를 바로 이용할 수 있게 하는 장점이 있다. 이러한 특징은 모의기반획득을 지원하는 통합협업환경이 상호운용성을 제공하기 위하여 반드시 필요하다. 본 논문에서는 모의기반획득의 제반 절차 단계 중에서 설계 및 제조와 관련된 형상 데이터를 대상으로 데이터 교환서식 개발을 위한 프레임워크 및 단계별 산출물을 제안하고, 이를 바탕으로 데이터 교환서식 모델 설계에 대한 연구를 수행하였다. 또한 제안된 데이터 교환서식 모델을 기반으로 XML 기반의 데이터 교환서식 모델을 구현하고, 사례를 통하여 데이터 교환서식을 이용한 데이터 변환을 시연함으로써 제안된 데이터 교환서식의 성능을 검증하였다.

사용자 위치기반 환승정보서비스 개념모델 (A Conceptual Model for Location Based Public Transit Transfer Information Service)

  • 임정실;문영준;오영태;이철기;배명환
    • 한국ITS학회 논문지
    • /
    • 제7권4호
    • /
    • pp.1-12
    • /
    • 2008
  • 대중교통시설 및 수단간의 비효율적 교통연계에 따른 환승불편으로 인한 대중교통 이용률 저하와 국가 교통시설의 운영효율성 개선을 위하여 IT와 정보통신 등 첨단기술을 활용하여 대중교통 서비스 고급화 방안에 대한 검토가 필요하다. 본 연구에서는 사용자 위치기반 환승정보서비스를 제안하며 국가 ITS 아키텍쳐 개발방법론을 준용하여 사용자 위치기반 환승정보서비스를 위한 개념 및 요구사항 도출, 세부 사용자 서비스 정의, 서브시스템 도출, 논리아키텍척를 제시하였다. 환승교통센터와 주차유도 및 보행자경로안내서비스 서브시스템 논리아키텍쳐는 모바일 매체를 활용한 다양한 서비스 컨텐츠 개발과 ISP, TSP 등 Contents Provider의 비즈니스 모델 창출에 기여할 것으로 판단된다. 아울러, 대중교통의 연계 환승은 도시규모나 대중교통 수단유형에 따라 각각의 특성이 차별화 되므로 본 연구에서 제시한 기본 개념을 바탕으로 대중교통 및 환승정보 서비스를 위한 다양한 유형의 서비스 모델 제시가 가능할 것으로 기대된다.

  • PDF

Realtime Media Streaming Technique Based on Adaptive Weight in Hybrid CDN/P2P Architecture

  • Lee, Jun Pyo
    • 한국컴퓨터정보학회논문지
    • /
    • 제26권3호
    • /
    • pp.1-7
    • /
    • 2021
  • 본 논문에서는 Hybrid CDN/P2P 구조를 기반으로 최적화된 미디어 데이터 탐색과 전송을 수행하며 사용자의 요청 가능성 예측을 통한 선별적 저장을 통해 사용자로의 끊김없는 데이터 전송과 불필요한 트래픽의 감소를 가능하게 한다. 또한 전송지연 및 패킷 손실의 가능성을 최소화하여 실시간으로 미디어를 활용할 수 있도록 하는 새로운 미디어 관리 기법을 제안한다. 이를 위해 각 미디어를 논리적인 세그먼트로 나누어 구성하고 각 세그먼트에 대한 가중치를 지속적으로 계산하며 계산된 가중치에 따라 세그먼트 데이터의 저장 여부를 결정하도록 한다. 또한 네트워크상에 산재되어 있는 컴퓨팅 노드들을 거리에 따라 지역적 그룹으로 지정하고 해당 그룹 내에서 저장 공간을 효율적으로 공유하고 활용하도록 한다. 제안하는 기법의 효율성을 검증하기 위해 수행된 실험을 통해 제안하는 방식이 기존의 방법들에 비해 비교적 좋은 성능 평가가 도출되는 것을 확인하였으며 이는 전송과정에서 발생되는 초기 지연시간 감소와 끊김 없는 전송 모두를 가능하게 할 수 있음을 알 수 있다.

무선 센서 노드상의 저가형 플래시 메모리를 위한 하드웨어 추상화 구조 (Hardware Abstraction Architecture for Low Cost Flash Memories in Wireless Sensor Nodes)

  • 김창훈;권영직
    • 한국산업정보학회논문지
    • /
    • 제14권2호
    • /
    • pp.72-80
    • /
    • 2009
  • 본 논문에서는 무선 센서 노드에 사용 가능한 저가형 플래시 메모리를 위한 하드웨어 추상화 구조(Hardware Abstraction Architecture: HAA)를 제안한다. 제안된 HAA는 3개 의 계층으로 이루어져 있으며, 세 개의 계층은 HIL(Hardware Interlace Layer), HAL(Hardware Adaption Layer), HPL(Hardware Presentation Layer)로 구성된다. 여기서 HIL은 상위 계층의 어플리케이션에 대해 플랫폼 독립적인 인터페이스를 제공하고, HAL은 하드웨어 추상계층에서 가장 핵심적인 부분으로서 하드웨어 자원 제어, 상태관리,논리적 명령어를 생성하며, HPL은 하드웨어 초기화 및 플래시 메모리와의 통신 부분을 담당한다. 제안된 HAA는 무선 센서노드에 가장 많이 사용되고 있는 Atmel사의 AT45DB 계열의 플래시 메모리에 적용되었으며, 4,384 바이트의 프로그램 메모리와 195 바이트의 데이터 메모리를 사용한다. 따라서 본 논문에서 제안된 HAA 구조는 3계층으로 설계되었기 때문에 소프트왜어 개발 측면에서 높은 유연성, 확장성, 재사용성을 제공하며, 낮은 메모리를 시용하기 때문에 무선 센서 노드용으로 적합하다 할 수 있다.

정원 공간 유형의 특성에 근거한 기호화 연구 -2017년 서울 정원박람회에 출품된 작가정원의 대상지를 중심으로- (A Study of symbols based on characteristics of kind of garden space -Focusing on the target area of the artist's garden exhibited at the Seoul Garden Fair in 2017-)

  • 김다경;전형순;유택상;왕경희
    • 한국화예디자인학연구
    • /
    • 제40호
    • /
    • pp.97-123
    • /
    • 2019
  • 본 연구는 정원 단위의 공간 특성을 분석하여 유형화하고 기호화함으로써 공간의 특성에 근거하여 정원 작품을 해석할 수 있는 기초를 제공하고 이를 정원 디자인을 위한 논리적 토대가 될 수 있는 자료를 제공하고자 하는 것이다. 연구 방법은 먼저 공간 유형에 관한 이론으로 행동장면분석과 근거이론 방법론을 적요하여 분석하였다. 실제 사례 대상지는 2017년 서울 정원박람회에 출품된 작가정원을 대상으로 하였다. 이런 과정을 거쳐 정원 공간 특성과 그에 따른 포지티브와 네거티브로 단순화하였다. 이를 시각적 공간, 조각적 공간, 건축적 공간, 환경적 공간의 4가지 공간 유형 특성과 메트릭스로 관계성을 파악하였다. 공간의 특성이라는 정성적 주제에 대한 연구는 그 특성 상 연구자의 주관성이 완전히 배제될 수는 없지만, 이러한 연구는 개인의 취향에 좌우되는 정원의 해석과 평가에 논리적 근거를 제공할 수 있다. 또한 디자이너의 직관에 의존하는 정원디자인에 참조할 만한 자료를 제공하거나 디자인의 논리적 토대를 제공하여 분야의 발전에 기여할 수 있다.

Switched Capacitance 감소를 통한 저전력 16비트 ALU 설계 (A Design of Low Power 16-bit ALU by Switched Capacitance Reduction)

  • 유범선;이중석;이기영;조태원
    • 대한전자공학회논문지SD
    • /
    • 제37권1호
    • /
    • pp.75-82
    • /
    • 2000
  • 본 논문에서는 새로운 16비트 저전력 ALU(Arithmetic Logic Unit) 구조 및 회로를 제안하여 트랜지스터 레벨로 설계, 제작 및 테스트하였다. 설계한 ALU는 16개의 명령어를 수행하며 2단계 파이프라인 구조를 가진다. 제안한 ALU는 switched capacitance를 줄이기 위해 논리연산시에는 덧셈기가 스위칭하지 않도록 하였으며, P(propagation)블록의 출력을 듀얼버스(dual bus)구조로 하였다. 또한 이와 같은 ALU구조를 위한 새로운 효율적인 P 및 G(generation)블록을 제안하였다. 그 외에 저전력 실현을 위하여 ELM덧셈기, 이중모서리 천이 플립플롭double-edge triggered flip-flop) 및 조합형 논리형태(combination of logic style)을 사용하여 ALU를 구현하였다. 모의실험결과, 제안한 구조는 기존의 구조$^{[1.2]}$에 비교하여 수행되는 산술연산의 사용횟수에 대하여 논리연산의 사용횟수가 증가할수록 전력감축의 효과가 증가하였다. 수행되는 산술연산 대 논리연산의 전형적인 비율을 7:3이라고 가정할 때, 제안한 구조는 기존 구조에 비해서 12.7%의 전력감축을 보였다. 설계한 ALU는 0.6${\mu}m$ 단일폴리, 삼중금속 CMOS 공정으로 제작하였다. 칩 테스트 결과 최대동작 주파수는 53MHz로 동작하였고 전력소모는 전원전압 3.3 V, 동작 주파수 50MHz에서 33mW를 소모하였다.

  • PDF