• Title/Summary/Keyword: LCD Controller

검색결과 137건 처리시간 0.939초

전자 디스펜서용 단일 칩 제어기 설계 (Design of an One-Chip Controller for an Electronic Dispenser)

  • 김태상;원영욱;김정범
    • 전기전자학회논문지
    • /
    • 제9권2호
    • /
    • pp.101-107
    • /
    • 2005
  • 본 논문에서는 전자 디스펜서(dispenser)용 제어기를 단일 칩으로 설계하였다. 전자 디스펜서는 전자부분과 기계부분으로 구성되며, 전자부분은 이력 키패드, 제어기, 디스플레이 모듈과 펌프모듈로 구성된다. 본 논문에서 설계한 제어기는 LCD 소자와 모터 펌프를 제어하며 VHDL을 이용하여 설계하였다. LCD 소자로서 WX12864AP1을 사용하였으며, 스테핑 모터로는 SPS20을 사용하였다. 이 제어기는 Altera사의 Quartus 툴을 사용하여 설계 후, Agent 2000 설계 키트와 APEX20K 소자를 사용하여 LCD 모듈과 모터모듈에 연결하여 동작 검증함으로, 동작이 원활히 이루어짐을 확인하였다. 본 논문에서는 전자 디스펜서의 제어기 설계를 통해 전자 디스펜서의 전용 칩을 ASIC으로 구현하여 바이오기술 분야의 기기에 적용할 수 있는 가능성을 제시하였다.

  • PDF

LCD 콘솔용 냉각장치의 제어기 설계에 관한 연구 (A Study on the Controller Design of Cooling System for LCD Panel Console)

  • 최갑용;오태일
    • 한국산학기술학회논문지
    • /
    • 제11권10호
    • /
    • pp.3666-3672
    • /
    • 2010
  • 본 연구는 옥외 광고를 위한 LCD 패널용 콘솔(이하 콘솔'이라 한다.)"의 내부온도 제어를 위한 냉각장치의 제어기 설계에 관하여 다루고 있다. 콘솔은 본 연구진에 의하여 개발된 것으로 냉각장치는 열전소자를 이용하여 사용조건에 적합하도록 설계하였다. 아울러 본 연구는 콘솔이 우수한 성능을 발휘할 수 있도록 제어전략과 그 방안을 제안하고자 한다. 본 연구의 구성은 먼저 시스템의 구조와 설계조건에 대하여 정의하였다. 이어서 동적 특성을 결정하는 파라미터를 측정한 후 분석을 위하여 시스템을 수식 모델링하였다. 끝으로 제어전략을 수립한 후 수식모형을 이용하여 제어기의 성능 검사를 위한 시뮬레이션을 실시하고 기존의 제어기 성능과 비교분석하였다. 본 연구의 목적은 비교분석을 통하여 보다 개선된 제어방식을 제시하는 것이다.

LCD 반사필름의 접합 와인딩 공정을 위한 장력 제어 (Tension Control for Coating Winding Process of LCD Reflective Film)

  • 황정호;노지훈;박기홍
    • 한국정밀공학회지
    • /
    • 제24권7호
    • /
    • pp.49-59
    • /
    • 2007
  • The demand for the metal coil coated with reflective film is rapidly increasing with the increasing demand of notebook PCs and LCD monitors. During the coating process, it is very important to regulate tension of the coil metal since fluctuation of the tension can significantly degrade quality of the product. In this study, a tension controller has been developed for winding process of LCD reflective film coating. The controller has been tested on the existing coating facilities, and the results are to be given in this paper.

EWS급 Poly-Si TFT-LCD의 구동 시스템 설계 (Driving System Design for Poly-Si TFT LCD of EWS)

  • 권병헌;박종관;조규민;최명렬
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 G
    • /
    • pp.3120-3122
    • /
    • 1999
  • In this paper we have designed the signal processing system for driving the Poly-Si TFT LCD of EWS. The signal processing system consist of timing controller, ramp signal generator and video signal processing system. Timing controller includes the top-down inversion. left right inversion, left-right shifting and control signal generator according to multi-source signal. The video signal processing system generates sawtooth-shaped waveform by using PROM and DAC for multi-gray scales and implements gamma correction function for compensating the TFT-LCD nonlinear charcteristic of the TFT-LCD. Finally we have discussed the experiment results and its application according to the designed TFT-LCD driving system.

  • PDF

반도체 및 LCD 제조 공정의 AGV Controller 개발 (Development of an AGV Controller in Semiconductor and LCD Production Systems)

  • 서정대;장재진;구평회
    • 대한산업공학회지
    • /
    • 제29권1호
    • /
    • pp.1-13
    • /
    • 2003
  • In this paper, LAC(Look-ahead AGV Controller) has been developed for efficient routing of parts in semiconductor and LCD production systems. Several procedures have been developed as sub-modules. LACP(Look-ahead AGV Control Procedure) which controls AGVs using the information on the current and future status of the systems is the main element of the LAC. To support LACP, DSP(Destination Selection Procedure) which determines a destination of a part and AGV call time, SSP(Source Selection Procedure)which selects a part coming next to a buffer when the buffer becomes available. and RTM(Response Time Model) which estimates empty travel time of AGVs and waiting time for an available AGV have been developed. A simulation experiment shows that LAC reduces part's flow time, AGV utilization, average and maximum inventory level of a central buffer, empty travel time of an AGV, and waiting time for an available AGV.

Cost Effective 60Hz FHD LCD with 800Mbps AiPi Technology

  • Nam, Hyoung-Sik;Oh, Kwan-Young;Kim, Seon-Ki;Kim, Nam-Deog;Berkeley, Brian H.;Kim, Sang-Soo;Lee, Yong-Jae;Nakajima, Keiichi
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.677-680
    • /
    • 2008
  • AiPi technology incorporates an embedded clock and control scheme with a point-to-point bus topology, achieving the smallest possible number of interface lines between a timing controller and source drivers. A 46" AiPi-based 10-bit FHD prototype requires only 20 interface lines, compared to 38 lines for mini-LVDS. The measured maximum data rate per one data pair is more than 800Mbps.

  • PDF

4세대 LCD Cassette 자동 반송 이동로봇 (A Clean Mobile Robot for 4th Generation LCD Cassette transfer)

  • 김진기;성학경;김성권
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2000년도 제15차 학술회의논문집
    • /
    • pp.249-249
    • /
    • 2000
  • This paper introduces a clean mobile robot fur 4th generation LCD cassette, which is guided by optical sensor and position compensation using vision module. The mobile robot for LCD cassette transfer might be controlled by AGV controller which has powerful algorithms. It offers optimum routes to the destination of clean mobile robot by using dynamic dispatch algorithm and MAP data. This clean mobile robot is equipped with 4 axes fork type manipulator providing repeatability accuracy of $\pm$ 0.05mm.

  • PDF

메모리 셀렉터를 이용한 AHB1-AHB2 다중버스 아키텍처 구조 구현 (Implementation of AHB1-AHB2 Multi-Bus Architecture Using Memory Selector)

  • 이근환;이국표;윤영섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.527-528
    • /
    • 2008
  • In this paper, several cases of multi-shared bus architecture are discussed and in order to decrease the bridge latency, the architecture introducing a memory decoder is proposed. Finally, a LCD controller using DMA master is integrated in this bus architecture that is verified due to RTL simulation and FPGA board test. DMA, LCD line buffer and SDRAM controller are normally operated in the timing simulation using ModelSim tool, and the LCD image is confirmed in the real FPGA board containing LCD panel.

  • PDF

임베디드 시스템 기반의 OLED/TFT LCD 컨트롤러 설계 (A Design of an OLED/TFT LCD controller based on Embedded System)

  • 조용성;신경욱;이용환
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.1030-1033
    • /
    • 2005
  • 기존의 임베디드 시스템 장비는 간단한 메뉴화면, 배경화면 등의 디스플레이 환경을 제공하였다. 하지만, 임베디드 시스템 장비의 사용범위가 점차 확대대고, 사용자의 요구가 증가되면서 멀티미디어 콘텐츠 및 동영상의 지원 여부가 장비의 주요 성능으로 부각되고 있다. 하지만 기존 임베디드 시스템 장비에서는 소프트웨어로 디스플레이 환경을 구현하므로 멀티미디어 콘텐츠 및 동영상 지원에 대한 충분한 데이터 전송 대역을 확보하기 어려우며 메인 프로세서의 실행에 많은 부담을 주어 시스템 성능을 저하시키는 주요 원인이 되었다. 본 논문에서는 임베디드 시스템에 적합한 OLED/TFT-LCD 컨트롤러 모델을 제안하고 이를 Verilog-HDL을 이용하여 설계하여 기존의 임베디드 시스템 장비의 디스플레이 성능과 비교 평가한다.

  • PDF

A Cost-effective 60Hz FHD LCD Using 800Mbps AiPi Technology

  • Nam, Hyoung-Sik;Oh, Kwan-Young;Kim, Seon-Ki;Kim, Nam-Deog;Kim, Sang-Soo
    • Journal of Information Display
    • /
    • 제10권1호
    • /
    • pp.37-44
    • /
    • 2009
  • AiPi technology incorporates an embedded clock and control scheme with a point-to-point bus topology, thereby having the smallest possible number of interface lines between a timing controller and column drivers. A point-to-point architecture boosts the data rate and reduces the number of interface lines, because impedance matching can be easily achieved. An embedded clock and control scheme is implemented by means of multi-level signalling, which results in a simple clock/data recovery circuitry. A 46" AiPi-based 10-bit FHD prototype requires only 20 interface lines, compared to 38 lines for mini-LVDS. The measured maximum data rate per data pair is more than 800 Mbps.