• 제목/요약/키워드: JIC

검색결과 797건 처리시간 0.032초

CASE 도구를 활용한 기능범주 분석 기반 이지스급 함정의 한국적 탄도미사일방어 JIC 도출 (Derivation of JIC based JFC Analysis of the Aegis Korean BMD Using CASE Tool)

  • 임종수;권용수;이경행
    • 한국군사과학기술학회지
    • /
    • 제13권3호
    • /
    • pp.421-430
    • /
    • 2010
  • This work describes a derivation process of JIC(Joint Integrating Concept) based JFC(Joint Functional Concept) analysis of an Aegis BMD(Ballistic Missile Defense). JIC is developed through JOC(Joint Operating Concept) and JFC based on capstone strategy and concept. Aegis BMD is a sea-based ballistic missile defense to detect ballistic missile threat, increase engagement battlespace and enable multiple engagement based on Aegis ships. Aegis BMD is a good case of JIC due to performing an Joint operations based on System of Systems under highly complicated NCW environment. This work analyses JFC using QFD(Quality Function Deployment) and UJTL(Universal Joint Task List). From this analysis the JIC of Aegis Korean BMD is derived using a CASE tool.

비정질 실리콘 박막의 주울 가열 유도 결정화 공정 중 발생하는 Arc-Instability 기구 규명 및 방지책

  • 홍원의;노재상
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.375-375
    • /
    • 2012
  • 최근 차세대 평판 디스플레이의 응용에 많은 주목을 받고 있는 AMOLED의 경우 전류구동 방식이기 때문에 a-Si TFT 보다는 LTPS-TFT가 요구되며, 대면적 기판에서의 결정립 크기의 균일도가 매우 중요한 인자이다. 비정질 실리콘 박막 상부 혹은 하부에 도전층을 개재하고, 상기도전층에 전계를 인가하여 그것의 주울 가열에 의해 발생한 고열에 의해 비정질 실리콘 박막을 급속 고온 고상 결정화하는 방법에 관한 기술인 JIC (Joule-heating Induced Crystallization) 결정화 공정은 기판 전체를 한번에 결정화 하는 방법이다. JIC 결정화 공정에 의하여 제조된 JIC poly-Si은 결정립 크기의 균일성이 우수하며 상온에서 수 micro-second내에 결정화를 수행하는 것이 가능하고 공정적인 측면에서도 별도의 열처리 Chamber가 필요하지 않는 장점을 가지고 있다. 그러나 고온 고속 열처리 방법인 JIC 결정화 공정을 수행 하면 Arc에 의하여 시편이 파괴되는 현상이 발견되었다. 본 연구에서는 Arc현상의 원인을 파악하기 위해 전압 인가 조건 및 시편 구조 조건을 변수로 결정화실험을 진행하였다. ARC가 발생하는 Si층과 Electrode 계면을 식각 분리하여 Electrode와 Si층 사이의 계면이 형성되지 않는 조건에서 전계를 인가하는 실험을 통하여 JIC 결정화 공정 중 고온에 도달하게 되면, a-Si층이 변형되어 형성된 poly-Si층이 전도성을 띄게 되고 인가된 전압이 도전층과 Poly-Si 사이에 위치한 $SiO_2$의 절연파괴(Dielectric breakdown)전압보다 높을 경우 전압 인가 방향에 수직으로 $SiO_2$가 절연 파괴되며 면저항 형태의 전도층의 단락이 진행되며 전도층이 완전히 단락되는 순간 Arc가 발생한다는 것을 관찰 할 수 있었다. 본 실험의 연구 결과를 바탕으로 Arc 발생을 방지하는 다양한 구조의 Equi-Potential 방법이 개발되었다.

  • PDF

Joul-heating induced crystallization (JIC) for LTPS TFT-Backplanes

  • 홍원의;노재상
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.244-244
    • /
    • 2010
  • 최근 활발히 연구되고 있는 AMOLED는 평판 디스플레이 분야를 이끌어 갈 차세대 선두 주자로 크게 주목 받고 있다. AMOLED는 전압 구동 방식인 AMLCD와 다르게 전류 구동 방식으로 a-Si TFT 보다 LTPS-TFT 사용이 요구되며, 대면적 기판으로 갈수록 결정립의 균일도가 매우 중요한 인자로 작용한다. 현재 양산이 가능한 AMOLED는 핸드폰이나 15인치 TV정도로 크기가 소형이며 대형 TV나 컴퓨터 모니터 등을 양산하기 위해 많은 방법이 시도되고 있다. 양산체제에서 사용되는 결정화 방법으로는 ELC가 가장 많은 부분을 차지하고 있다. 그러나 레이저를 사용하는 ELC 방법은 대면적으로 갈수록 레이저 빔 자체의 불균일성, shot to shot 불균일성, 레이저빔 중첩의 부정확도 등으로 인한 균일도의 부정확성이 커짐으로 인한 mura 현상이 나타나고 레이저 장비의 사용에 대한 비용 부담을 피할 수 없다. 따라서 non-laser 방식에 결정화 방법이 요구되나 SPC 경우는 상대적으로 고온에서 장시간이 걸리고, MIC 뿐만 아니라 MIC 응용 방법들은 금속 오염에 대한 문제가 발생하고 있는 실정이다. 이러한 문제로 인하여 결정립 크기의 균일도가 우수한 다결정 실리콘 박막을 제조하는 신기술에 대한 필요성이 매우 높은 실정이다. 본 연구에서는 비정질 실리콘 박막 상부 혹은 하부에 도전층을 개재하고, 상기 도전층에 전계를 인가하여 그것의 주울 가열에 의해 발생한 고열로 비정질 실리콘 박막을 급속 고온 고상 결정화하는 방법에 관한 기술인 JIC (Joule-heating Induced Crystallization) 결정화 공정을 개발하였다. 본 공정은 상온에서 수 micro-second 내에 결정화를 수행하는 것이 가능하며 도전층과 실리콘 박막 사이에 barrier층 삽입를 통하여 금속 오염을 막을 수 있으며 공정적인 측면에서도 별도의 chamber가 필요하지 않는 장점을 가지고 있다. 본 논문에서는 JIC 결정화 공정 조건에 따른 결정화 기구 및 JIC poly-Si의 미세구조 및 물리적 특성에 관한 논의가 이루어질 것이다.

  • PDF

Joule-heating induced crystallization (JIC) for AMOLED TFT-Backplanes

  • Hong, Won-Eui;Lee, Joo-Yeol;Park, Doo-Jung;Ro, Jae-Sang;Ahn, Ji-Su;Lee, Il-Jeong;Kim, Sung-Chul
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.109-112
    • /
    • 2008
  • The grain size of JIC poly-Si can be varied from few tens of nanometers to the one having the larger grain size exceeding that of excimer laser crystallized (ELC) poly-Si according transmission electron microscopy. JIC poly-Si exhibits an excellent uniformity with regards to the grain size. We report here the blanket crystallization of the large area using the $2^{nd}$ generation glass substrate.

  • PDF

시간-주파수 해석법에 의한 $J_{IC}$결정에 관한 연구 (A Study on Determination of $J_{IC}$ by Time-Frequency Analysis Method)

  • 남기우;안석환;김봉규
    • 대한기계학회논문집A
    • /
    • 제25권5호
    • /
    • pp.765-771
    • /
    • 2001
  • Elastic-plastic fracture toughness JIC can be used a s an effective design criterion in elastic-plastic fracture mechanics. Among the JIC test methods approved by ASTM, unloading compliance method was used in this study. In order to examine the relationship between fracture behavior of JIC test and AE signals, the post processing of AE signals has been carried out by Short Time Fourier Transform(STFT), one of the time-frequency analysis methods. The objective of this study is to evaluate the application of characterization of AE signals for unloading compliance method of JIC test. As a result of time-frequency analysis, we could extract the AE from the raw signal and analyze the frequencies in AE signal at the same time. AE signal generated by elastic-plastic fracture of material has some different aspects at elastic and plastic ranges, or the first portion of crack growth by fracture. First of all, increased energy recorded and detected by using AE count method increase rapidly from the start of ductile fracture. The variation of main frequency range with time-frequency analysis method could be confirmed. We could know fracture behavior of interior material by examination AE characteristics generated in real-time when elastic-plastic fracture occurred in material under loading.

철도차량용 제동디스크의 온도 변화 따른 재질의 특성 변화에 관한 연구 (A Study on the Change of Mechanical Properties due to the Temperature Effect for the Braking Disc)

  • 김재훈;최경진;이찬우
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2005년도 춘계학술대회 논문집
    • /
    • pp.398-403
    • /
    • 2005
  • This study investigates the change of the temperature and mechanical properties of the braking disk for the railway vehicle. The average temperature is measured about $100^{\circ}C$ and the maximum temperature is measured over $200^{\circ}C$ by non-contact sensor from Seoul to Chun-an. In the $20^{\circ}C-300^{\circ}C$, the 0.2% offset yield strengths of the disk (GC25-30 material) are a little down to the reference value, but the linear relation of tensile test result is not find from the linear change of temperature. However, JIC values have the inverse proportion to the temperature, and the JIC value at $200^{\circ}C$ decrease 30.55% from the JIC. value of the room temperature. This result means that the crack length on the braking disk is rapidly increase at $200^{\circ}C$.

  • PDF

OLED 디스플레이 제작을 위한 Joule 유도 결정화 공정에서의 유리기판에 대한 열해석 (Thermal Analysis on Glass Backplane of OLED Displays During Joule Induced Crystallization Process)

  • 김동현;박승호;홍원의;정장균;노재상;이성혁
    • 대한기계학회논문집B
    • /
    • 제33권10호
    • /
    • pp.797-802
    • /
    • 2009
  • Large area crystallization of amorphous silicon thin-films on glass substrates is one of key technologies in manufacturing flat displays. Among various crystallization technologies, the Joule induced crystallization (JIC) is considered as the highly promising one in the OLED fabrication industries, since the amorphous silicon films on the glass can be crystallized within tens of microseconds, minimizing the thermally and structurally harmful influence on the glass. In the JIC process the metallic layers can be utilized to heat up the amorphous silicon thin films beyond the melting temperatures of silicon and can be fabricated as electrodes in OLED devices during the subsequent processes. This numerical study investigates the heating mechanisms during the JIC process and estimates the deformation of the glass substrate. Based on the thermal analysis, we can understand the temporal and spatial temperature fields of the backplane and its warping phenomena.

Crystallization of Amorphous Silicon Films Using Joule Heating

  • Ro, Jae-Sang
    • 한국표면공학회지
    • /
    • 제47권1호
    • /
    • pp.20-24
    • /
    • 2014
  • Joule heat is generated by applying an electric filed to a conductive layer located beneath or above the amorphous silicon film, and is used to raise the temperature of the silicon film to crystallization temperature. An electric field was applied to an indium tin oxide (ITO) conductive layer to induce Joule heating in order to carry out the crystallization of amorphous silicon. Polycrystalline silicon was produced within the range of a millisecond. To investigate the kinetics of Joule-heating induced crystallization (JIC) solid phase crystallization was conducted using amorphous silicon films deposited by plasma enhanced chemical vapor deposition and using tube furnace in nitrogen ambient. Microscopic and macroscopic uniformity of crystallinity of JIC poly-Si was measured to have better uniformity compared to that of poly-Si produced by other methods such as metal induced crystallization and Excimer laser crystallization.