• 제목/요약/키워드: Integrant Design

검색결과 4건 처리시간 0.015초

창의적 설계능력을 위한 PBL기반의 요소설계 콘텐츠 개발 - 논리회로설계 교재를 중심으로 - (Contents Development of PBL-based Integrant Design Course for Creative Design Capability -Focusing on Logic Circuit Design Textbook-)

  • 이재민
    • 디지털콘텐츠학회 논문지
    • /
    • 제13권3호
    • /
    • pp.413-420
    • /
    • 2012
  • 본 논문에서는 창의적 공학교육의 기반과 성과를 평가하기 위해 운영되고 있는 공학교육인증제도에서 핵심 교육요소로 강조하고 있는 효과적인 공학설계를 위한 PBL기반의 설계교육방법과 이를 IT학부의 필수 요소설계과목의 하나인 논리회로설계에 적용하여 콘텐츠를 개발한 사례를 제시한다. 요소설계는 요소기술 중심의 설계이므로 종합설계의 경우와는 달리 설계구성요소 및 현실적 제한조건들의 범위가 제한되는 특징을 가지고 있어 창의적 설계교육이 이루어지려면 요소설계과목의 특성을 충분히 고려하여 PBL을 적용할 필요가 있다. 개발한 콘텐츠(교재)를 실제 수업에 적용하여 유효성을 확인하였다.

1.8-GHz 주파수 합성기용 가상 2단 링 CMOS VCO의 설계 및 분석 (A design and analysis of Pseudo 2-stage ring CMOS VCO for 1.8-GHz Frequency Synthesizer)

  • 이순섭;김세엽;남기현;조경선;갈창룡;김수원
    • 전자공학회논문지SC
    • /
    • 제38권6호
    • /
    • pp.48-55
    • /
    • 2001
  • 본 논문에서 고속 가상 2단 링VCO를 내장한 1.8 GHz 주파수 합성기를 0.6m CMOS 기술을 이용하여 구현하였다. 고속 동작을 위한 링 발진기의 발진 조건을 제시하고, 출력 부하를 줄인 가상 2단 링 형태의 발진기를 제안하여 최고 1.87 GHz의 발진을 확인하였다. 이는 기존의 4단 링 VOC에 비해 21.3%의 속도가 향상된 것이다. 제안된 VCO와 함께 집적된 주파수 합성기는 위상 고정시 24ps 지터가 측정되어 고속 주파수 합성기나 고속 클럭 발진기 등에 응용이 가능함을 입증하였다.

  • PDF

전류 감지 Feedback 기법을 사용한 고효율 CMOS DC-DC Boost 변환기의 설계 (Design of a High-Efficiency CMOS DC-DC Boost Converter Using a Current-Sensing Feedback Method)

  • 정경수;양희관;차상현;임진업;최중호
    • 대한전자공학회논문지SD
    • /
    • 제43권9호
    • /
    • pp.23-30
    • /
    • 2006
  • 본 논문은 전류 감지 feedback 기법을 사용한 고효율 CMOS DC-DC boost 변환기의 설계에 관한 것이다. 펄스-폭 변조 방식의 스위칭 동작을 위해 인덕터를 통해 흐르는 전류의 양을 감지하는 고해상도 전류 감지 회로를 설계하였다. 이를 통하여 외부 소자나 큰 면적을 차지하는 주파수 보상 회로 없이 안정적으로 동작하는 변환기 성능을 얻을 수 있다. 또한 외부 저항 열을 사용하여 다양한 입력/출력 전압 특성을 얻을 수 있다. 설계한 DC-DC 변환기는 thick gate oxide 옵션이 포함된 0.18-um CMOS 표준 공정으로 제작하였다. 부하 전류 200mA 이상에 대하여 3.3V의 출력을 얻는 변환기에서 최대 효율은 90% 이상, load regulation은 100mA의 변화에 대하여 1.15%의 특성을 나타낸다.

WLAN을 위한 5.2GHz/2.4GHz 이중대역 주차수 합성기의 설계 (Design of a 5.2GHz/2.4GHz Dual band CMOS Frequency Synthesizer for WLAN)

  • 김광일;이상철;윤광섭;김석진
    • 한국통신학회논문지
    • /
    • 제32권1A호
    • /
    • pp.134-141
    • /
    • 2007
  • 본 논문은 $0.18{\mu}m$ CMOS 공정으로 설계된 5.2GHz와 2.4GHz 이중 대역 무선 송수신기를 위한 주파수합성기를 제안한다. 2.4GHz 주파수는 스위치드 커패시터와 2분주기를 동작시켜서 발생시키고, 5.2GHz는 전압 제어 발진기의 출력 주파수로부터 직접 발생시키도록 설계하였다. 제안된 주파수합성기의 전체 전력소모는 25mW이며, 전압 제어 발진기의 전력소모는 3.6mW이다. 모의 실험된 주파수 합성기의 위상 잡음은 스위치드 커패시터 회로가 동작할 때, 200kHz 옵셋 주파수에서 -101.36dBc/Hz이고, 락킹 시간은 $4{\mu}s$이다.