• 제목/요약/키워드: Input and Output Buffer

검색결과 122건 처리시간 0.026초

PCB시뮬레이션을 지원하기 위한 입출력 버퍼 모델링에 관한 연구 (A Study on I/O Buffer Modeling to Supply PCB Simulation)

  • 김현호;이용희;이천희
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.345-348
    • /
    • 2000
  • In this paper, We described the procedures to generate an input-output buffer information specification (IBIS) model in digital IC circuits. We gives the method to describe IBIS standard I/O for the characteristics of I/O buffer and to represent its electrical characteristics. The parameters of I/O structure for I/O buffer modelling are also referred, and an IBIS model for CMOS, TTL IC, ROM and RAM constructed amounts about 216. This IBIS model can be used to the simulation of signal integrity of high speed circuits in a PCB level.

  • PDF

출력포트 확장 방식을 사용한 입출력 버퍼형 ATM 교환기에서의 성능 비교 분석 (Performance Analysis of Input-Output Buffering ATM Switch with Output-port Expansion Mechanism)

  • 권세동;박현민
    • 정보처리학회논문지C
    • /
    • 제9C권4호
    • /
    • pp.531-542
    • /
    • 2002
  • 입력과 출력에 버퍼를 갖는 ATM 교환기의 셀 폐기 방법은 기존의 귀환(Backpressure)모드와 손실(Queueloss)모드가 있으며, 최근에는 두 모드의 단점을 보완한 하이브리드(Hybrid)모드가 제안되었다. 하이브리드모드는 목적하는 출력 버퍼와 입력 버퍼가 모두 포화일 경우에만 셀을 폐기하는 방식이다. 본 논문에서는 유니폼 트래픽하에서 Output-port expansion 기법을 사용한 귀환 손실 모드 및 하이브리드모드 하에서의 셀 손실률과 셀 지연을 성능 비교 분석한다 Output-port expansion 기법은, 한 타임 슬롯동안에 입력포트 당 하나의 셀만 교환되며, 만약 하나 이상의 셀들이 같은 출력포트로 향하고자 하면, 최대 교환되는 셀 수를 K(Output-port expansion ratio)개로 제한하는 방식이다. 셀 손실률을 비교 분석한 결과, 이전의 연구에서와는 달리 로드 0.9를 기점으로. 0.9이하의 로드에서는 하이브리드 모드가, 0.9 이상의 로드에서는 손실모드가 가장 낮은 셀 손실률을 보인다. 셀 지연을 비교 분석한 결과, 한 개의 교환기 성능 분석에서는 셀 손실로 인한 재전송(retransmission)을 고려하지 않는 관계로, 예상한 바와 같이, 로드가 많아질수록 셀 손실률이 높은 귀환모드가 K를 높일수록 다른 모드에 비해 낮은 셀 지연을 보였다.

12비트 100 MS/s로 동작하는 S/H(샘플 앤 홀드)증폭기 설계 (A Design of 12-bit 100 MS/s Sample and Hold Amplifier)

  • 허예선;임신일
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(2)
    • /
    • pp.133-136
    • /
    • 2002
  • This paper discusses the design of a sample-and -hold amplifier(SHA) that has a 12-bit resolution with a 100 MS/s speed. The sample-and-hold amplifier uses the open-loop architecture with hold-mode feedthrough cancellation for high accuracy and high sampling speed. The designed SHA is composed of input buffer, sampling switch, and output buffer with additional amplifier for offset cancellation Hard Ware. The input buffer is implemented with folded-cascode type operational transconductance Amplifier(OTA), and sampling switch is implemented with switched source follower(SSF). A spurious free dynamic range (SFDR) of this circuit is 72.6 dB al 100 MS/s. Input signal dynamic range is 1 Vpp differential. Power consumption is 65 ㎽.

  • PDF

ATM 망에서 채널간 공평성 향상을 위한 문턱값 기반 버퍼 관리 알고리즘 (Threshold Based Buffer Management Algorithm for Fairness Improvement between Input Channels in ATM Networks)

  • 고유신;강은성;고성택
    • 융합신호처리학회논문지
    • /
    • 제5권1호
    • /
    • pp.79-83
    • /
    • 2004
  • ATM 트래픽 관리의 목적은 호 설정시 요구하는 QoS를 충족시키는 것과 최소한의 망 자원을 이용하면서 망을 보호하는 것이다 또한, 서로 다른 채널간 QoS을 공정하게 보장하는 것이 필요하다. 본 논문에서는 채널들간에 공정한 QoS 제공과 링크 이용률을 높이기 위하여 입력 버퍼에 문턱값을 기반으로 출력 셀율을 동적으로 조정하는 새로운 TBBM(threshold based buffer management) 알고리즘을 제안하였다. TBBM 알고리즘은 이론적인 등가용량에 비해 오디오 트래픽인 경우 14.3%, 비디오 트래픽인 경우 41.8% 대역폭 이용율이 향상되었다. 또한, 문턱값을 사용하지 않은 경우에 비해 TBBM 알고리즘을 사용한 경우에 채널간에 공평성이 크게 향상되었음을 보여주고 있다.

  • PDF

대용량 케이블 점검을 위한 모듈형 입.출력 버퍼 제어 시스템 설계 및 구현 (Design and Implementation of modulized I/O Buffer Control System for Large Capacity Cable Check)

  • 양종원;김대중;이상혁
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(5)
    • /
    • pp.243-246
    • /
    • 2002
  • This paper presents a study on the design and implementation of modulized I/O buffer control system for large capacity cable check. A 8bit I/O buffer basic module which has feedback loops with input and output buffers is simulated in PSpice and implemented with logic gates. This system is composed of 18 sub-boards which have 3 channels of 32bit data buses, and of a main board with MPC860 microprocessor.

  • PDF

A Wideband Inductorless LNA for Inter-band and Intra-band Carrier Aggregation in LTE-Advanced and 5G

  • Gyaang, Raymond;Lee, Dong-Ho;Kim, Jusung
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.917-924
    • /
    • 2019
  • This paper presents a wideband low noise amplifier (LNA) that is suitable for LTE-Advanced and 5G communication standards employing carrier aggregation (CA). The proposed LNA encompasses a common input stage and a dual output second stage with a buffer at each distinct output. This architecture is targeted to operate in both intra-band (contiguous and non-contiguous) and inter-band CA. In the proposed design, the input and second stages employ a gm enhancement with resistive feedback technique to achieve self-biasing, enhanced gain, wide bandwidth as well as reduced noise figure of the proposed LNA. An up/down power controller controls the single input single out (SISO) and single input multiple outputs (SIMO) modes of operation for inter-band and intra-band operations. The proposed LNA is designed with a 45nm CMOS technology. For SISO mode of operation, the LNA operates from 0.52GHz to 4.29GHz with a maximum power gain of 17.77dB, 2.88dB minimum noise figure and input (output) matching performance better than -10dB. For SIMO mode of operation, the proposed LNA operates from 0.52GHz to 4.44GHz with a maximum voltage gain of 18.30dB, a minimum noise figure of 2.82dB with equally good matching performance. An $IIP_3$ value of -6.7dBm is achieved in both SISO and SIMO operations. with a maximum current of 42mA consumed (LNA+buffer in SIMO operation) from a 1.2V supply.

급격히 꺾인 Taper를 갖는 Traveling-wave Coplanar Waveguide형 $LiNbO_34$전기광학변조기 전송선로의 전기적 특성 (Electrical Properties of Traveling-wave Coplanar Waveguide Transmission Line with a Abruptly broken Input-Output-taper for $LiNbO_3$Optical Modulator Electrode)

  • 정운조;김성구
    • 한국전기전자재료학회논문지
    • /
    • 제13권12호
    • /
    • pp.1051-1057
    • /
    • 2000
  • A traveling-wave CPW(coplanar waveguide) electrode with abruptly broken input/output-taper for LiNbO$_3$optical modulator was designed and fabricated. The electrical characteristics of traveling-wave electrode on z-cut LiNbO$_3$crystal with SiO$_2$buffer layers were measured by network analyzer. To confirm the possibility of the electro-optic modulator electrode, detailed calculations of the impedance, microwave effective index and attenuation constants are presented as a function of the microwave electrode thickness, but the buffer layer thickness is fixed as 1${\mu}{\textrm}{m}$. These characteristics are discussed from the viewpoint of the device optimization and are expected to be design guides for the LiNbO$_3$modulator’s electrodes.

  • PDF

자유공간 광학과 출력 버퍼 메모리를 이용한 광 Asynchronous Transfer Mode(ATM) 교환방식 (An Optical Asynchronous Transfer Mode(ATM) Switching System Using Free Space Optics and an Output Buffer Memory)

  • 지윤규;이상신
    • 한국통신학회논문지
    • /
    • 제16권4호
    • /
    • pp.326-334
    • /
    • 1991
  • 자유공간 광학과 출력 버퍼 메모리를 이용한 Optical Asynchronous Transfer Mode(ATM) 스위칭 시스템을 제안하고, Huygens-Fresnel 원리와 렌즈 변환을 이용하여 이 스위칭 구조에 있는 분배 시스템을 분석했다. 단색관 조명의 경우, 입력 분포의푸리에 변환과 유사한 패턴이 출력평면에서 관측되었다. 부분적으로 코히런트(coherent)한 유사 단색광으로 시스템을 조명할 \ulcorner\ulcorner는, 출력평면에서 단색광 때보다 공간적으로 넓어진 빛의 세기 분포가 나타났다. 100fs 정도의 코히런트(coherent)한 단펄스는 심한 공간적 확장 없이 분배기를 전파할 수 있음을 알 수 있었다.

  • PDF

지연 및 버퍼 크기를 고려한 셀 간격 조정 알고리즘 (A shaping algorithm considering cell delay and buffer size)

  • 곽동용;한용민;권율;박홍식
    • 한국통신학회논문지
    • /
    • 제21권11호
    • /
    • pp.2828-2835
    • /
    • 1996
  • 본 논문은 쉐이핑 기능에 기인한 셀 지연과 버퍼의 크기를 조정할 수 있는 한개의 임계 값을 가진 셀 간격 조정 알고리즘을 제안하고 리키버킷 알고리즘을 통과할 수 있는 가장 worst한 트래픽을 셀 간격 조정 알고리즘의 입력으로 가정하여 임계값의 위치에 따라 셀 간격 조정 알고리즘을 통과할 수 있는 트래픽 형태를 규정한다. 그리고 이 트래픽들이 스위치의 지연 및 버퍼 크기에 미치는 영향을 대해 기존의 다른 셀 간격 조정 알고리즘과 비교하였다. 그 결과 제안 알고리즘이 임계값이 없는 기존의 알고리즘보다 쉐이핑에 기인한 지연 및 출력 버퍼 크기를 임계 값에 따라 쉽게 조정할 수 있음을 보여 주었다.

  • PDF

광 네트워크 응용을 위한 RSFQ 2$\times$2 Switch 회로의 설계 (Circuit Design of an RSFQ 2$\times$2 Crossbar Switch for Optical Network Switch Applications)

  • 홍희송;정구락;박종혁;임해용;강준희;한택상
    • 한국초전도저온공학회:학술대회논문집
    • /
    • 한국초전도저온공학회 2003년도 추계학술대회 논문집
    • /
    • pp.146-149
    • /
    • 2003
  • In this Work, we have studied about an RSFQ 2$\times$2 crossbar switch. The circuit was designed, simulated, and laid out for mask fabrication The switch cell was composed of a splitter a confluence buffer, and a switch core. An RSFQ 2$\times$2 crossbar switch was composed of 4 switch cells, a switch control input to select the cross and bar, data input, and data outputs. When a pulse was input to the switch control input to select the cross or bar the route of the input data was determined, and the data was output at the proper output port. We simulated and optimized the switch-element circuit and 2$\times$2 crossbar switch, by using Xic and Julia. We also performed the mask layout of the circuit by using Xic and Lmeter.

  • PDF