• 제목/요약/키워드: High-Speed Image

검색결과 1,120건 처리시간 0.028초

블록 유형 분류 알고리즘 기반 고속 특징추출 시스템 구현에 관한 연구 (A Study on Implementation of the High Speed Feature Extraction System Based on Block Type Classification)

  • 이주성;안호명
    • 한국정보전자통신기술학회논문지
    • /
    • 제12권3호
    • /
    • pp.186-191
    • /
    • 2019
  • 본 논문은 고속 특징추출 알고리즘의 구현 방법을 제안한다. 제안하는 방법은 블록 유형 분류 알고리즘을 기반으로, 블록 유형 분류 알고리즘 적용 시, 영상 특징 정보가 발생하지 않는 스무스 블록에서 연산을 생략하여 영상 특징 검출에 필요한 연산시간을 감소시킬 수 있다. 200장의 표준 테스트 이미지를 활용해 매크로 블록의 크기를 $64{\times}64$로 나누어 스무스 블록의 발생 빈도를 측정한 결과 전체의 29.5%만큼 발생하는 것을 정량적으로 확인했다. 이 의미는 다양한 영상 정보를 포함하고 있는 표준 테스트 이미지 내에서는 29.5%에 해당하는 만큼 연산의 복잡도를 감소시킬 수 있다는 의미를 나타낸다. 제안된 방법을 케니 윤곽선 검출 알고리즘에 적용하면 이차원 미분 필터, 그라디언트 크기 및 방향 연산, 비최대 억제, 적응형 임계값 연산, 히스테리시스 임계 처리와 같은 총 다섯 단계의 영상처리에 필요한 지연시간을 완전히 제거할 수 있다. 이와 같은 방법으로 다양한 특징 검출 알고리즘에 블록 유형 구분 알고리즘을 적용해, 연산에 필요한 시간을 감소할 수 있을 것을 기대한다.

다시점 3차원 비디오 재생 시스템 설계 및 구현 (Design and Implementation of Multi-View 3D Video Player)

  • 허영수;박광훈
    • 방송공학회논문지
    • /
    • 제16권2호
    • /
    • pp.258-273
    • /
    • 2011
  • 본 논문에서는 기존 비디오 재생 시스템보다 고속으로 동작하는 다시점 3차원 비디오 재생 시스템을 설계하여 구현하였다. 대용량의 다시점 영상 데이터를 고속으로 처리하기 위해 구성 모듈들을 병렬화하여 다중코어 프로세서 환경에서 최적의 속도를 얻을 수 있는 구조를 제안하였다. 병목지점의 병행성을 활용하기 위하여 복호화, 영상합성, 렌더링 모듈을 파이프라인 구조로 설계하였다. 부하 균형을 위하여 복호화 모듈을 시점 단위로 분할하고, 영상합성 모듈을 합성영상을 기준으로 기하적으로 데이터 분할하였다. 실험결과로서, 다시점 영상이 올바르게 합성되어 무안경식 다시점 입체디스플레이 상에서 시청 시 입체감을 느낄 수 있었으며, 제안하는 응용프로그램의 처리구조는 다중코어 프로세서를 최대 활용하여 대용량의 다시점 영상데이터를 고속으로 처리할 수 있었다.

JPEG2000의 하드웨어 구현을 통한 최적 DWT 레벨의 정지영상 화질개선 (Still Image Improvement of Adaptative DWT(Discrete wavelet transform) Decomposition Level Through the Implementation of JPEG2000 Hardware)

  • 이철;유재정;이정석
    • 한국전자통신학회논문지
    • /
    • 제13권6호
    • /
    • pp.1343-1352
    • /
    • 2018
  • 본 논문은 특정응용분야인 디지털사진, 원격탐사, 이동 중 항공 원격 촬영, 의학영상의 고해상도와 고압축 원격촬영이 필요로 하는 분야에 JPEG2000의 표준을 적용한 하드웨어 설계 제작하였다. 영상 압축을 하기 위한 JPEG2000의 표준을 이용한 소프트웨어로 구현은 처리속도가 기존의 JPEG에 비하여 매우 느리다는 단점을 갖고 있으며, 또한 JPEG2000 표준의 DWT(: Discrete wavelet transform) 레벨을 향상시킬 경우 영상 데이터 압축에 대한 연산 처리 속도가 저하되는 현상을 갖고 있다. 이러한 해결을 위해서 JPEG2000 압축/복원기를 설계 제작하여 적용하였다. 본 논문에서는 최적 DWT(Discrete wavelet transform) 레벨을 변화시켜서, JPEG-2000 압축/저장기의 하드웨어가 최적의 압축과 정지 영상에 대한 빠른 연산처리속도와 화질개선을 보여줬다.

개선된 공간 도약법을 이용한 고속 가상 내시경 기법 (High-Speed Virtual Endoscopy using Improved Space-Leaping)

  • 신병석;김혁
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제29권8호
    • /
    • pp.463-471
    • /
    • 2002
  • 가상 내시경을 구현하기 위해서는 세밀하고 정확한 원근 투영 영상의 고속생성과 충돌검출이 필수적이다. 본 논문에서는 고속 원근 볼륨 렌더링 기법을 이용하여 정확하면서도 빠른 렌더링이 가능한 가상 내시경 기술을 제안한다. 이 방법은 기본적으로 화질이 우수한 광선 투영법을 기반으로 하며 거리정보(distance information)를 이용하여 투명한 공간을 비약하도록 함으로써 렌더링 속도를 향상시키도록 하였다. 렌더링 시에는 광선의 진행 방향에 따라 샘플 간격을 가변적으로 조절하는 방법을 이용하여 화질의 손실을 최소화하면서 처리시간을 향상시킨다. 또한 전처리 단계에서 생성된 거리 정보를 이용하여 충돌 검출을 간단히 할 수 있는 방법을 제안한다.

MDDI방식 LCD모듈의 테스트하기 위한 고속직렬통신 인터페이스 구현 (Implementation of High Speed Serial interface for testing LCD module by using the MDDI)

  • 김상목;강창헌;박종식
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.212-214
    • /
    • 2005
  • The MDDI(Mobile Digital Display Interface) standard is an optimized high-speed serial interconnection technology developed by Qualcomm and supports the VESA(Video Electronics Standard Association). It increases reliability and reduces power consumption in clamshell phones by decreasing the number of wires to interconnect with the LCD display. In this paper, the MDDI host is designed using VHDL and implemented on FPGA. We demonstrates that the MDDI host is connected with S3CA460 LCD controller is designed by Samsung Electronics Co. and display a steal image to the LCD.

  • PDF

고속카메라를 이용한 절삭공구변형의 보상에 관한 연구 (Compensation for Machining Error included by Tool Deflection Using High-Speed Camera)

  • 배종석;김건희;윤길상;서태일
    • 소성∙가공
    • /
    • 제16권1호
    • /
    • pp.15-19
    • /
    • 2007
  • This paper presents an integrated machining error compensation method based on captured images of tool deflection shapes in flat end-milling processes. This approach allows us to avoid modeling machining characteristics (cutting forces, tool deflections and machining errors etc.) and accumulating calculation errors induced by several simulations. For this, a high-speed camera captured images of real deformed tool shapes which were cutting under given machining conditions. Using image processes and a machining error model, it is possible to estimate tool deflection in cutting conditions modeled and to compensate for machining errors using an iterative algorithm correcting tool paths. This corrected tool path can effectively reduce machining errors in the flat end-milling process. Experiments are carried out to validate the approaches proposed in this paper. The proposed error compensation method can be effectively implemented in a real machining situation, producing much smaller errors.

클러터 환경에 강인한 고속/소형의 접근 표적 탐지/추적 (Robust Detection and Tracking for a High-speed and Small Approaching Target in Clutter)

  • 김지은;노창균;이부환
    • 한국군사과학기술학회지
    • /
    • 제14권4호
    • /
    • pp.676-683
    • /
    • 2011
  • In this paper, we propose a robust method which can detect and track a high-speed small approaching target in a cluttered environment for Korean Active Protection System. The proposed method uses a temporal and spatial filter, tracking filter to detect and track a single target in consecutive order. And it is comprised of a candidate target detection step, a prior target selection step and a target tracking. Field tests on real infrared image sequences show that the proposed method could stably track a high speed and small target in complex background and target occlusion.

문자인식 시스템을 위한 고속 세선화 장치 (A High-Speed Thinning Processor for Character Recognition System)

  • 김용섭;김민석;주양성;김수원
    • 한국통신학회논문지
    • /
    • 제17권2호
    • /
    • pp.153-158
    • /
    • 1992
  • 본 논문에서는 새로운 세선화 알고리즘을 제안하고 실험결과를 통해 알고리즘의 효율성을 증명하였다. 새로운 세선화 알고리즘에서는 기존의 one-pass 알고리즘에서 드러난 불연속점과 끝점 감소의 문제점을 해결하였다. 특히 본 알고리즘은 하드웨어 구현에 보다 적합하며 고속 동작이 가능하도록 설계되었다.구현된 하드웨어 장치는 가변하는 입력 이미지 너비(25~40 bits)에 선택적으로 대응할 수 있는 실용적인 측면이 있으며 파이프라인 방식으로 고속 동작한다. 본 세선화 장치는 가변 이미지 크기에 대한 융통성과 고속동작의 특성을 가지므로 문자 인식 시스템을 포함한 다양한 이미지 처리 분야에서 매우 실용적으로 적용할 수 있다.

  • PDF

8비트 저전력 고속 전류구동 폴딩.인터폴레이션 CMOS A/D 변환기 설계 (Design of an 8 bit CMOS low power and high-speed current-mode folding and interpolation A/D converter)

  • 김경민;윤황섭
    • 전자공학회논문지C
    • /
    • 제34C권6호
    • /
    • pp.58-70
    • /
    • 1997
  • In this paper, an 8bit CMOS low power, high-speed current-mode folding and interpolation A/D converter is designed with te LG semicon $0.8\mu\textrm{m}$ N-well single-poly/double-metal CMOS process to be integrated into a portable image signal processing system such as a digital camcoder. For good linearity and low power consumption, folding amplifiers and for high speed performance of the A/D converter, analog circuitries including folding block, current-mode interpolation circuit and current comparator are designed as a differential-mode. The fabricated 8 bit A/D converter occupies the active chip area of TEX>$2.2mm \times 1.6mm$ and shows DNL of $\pm0.2LSB$, INL of <$\pm0.5LSB$, conversion rate of 40M samples/s, and the measured maximum power dissipation of 33.6mW at single +5V supply voltage.

  • PDF

동력 분산형 고속전철의 아이덴티티 확립을 위한 디자인 요소 적용에 관한 연구 (A Study on the Application of Design Factor for Design Identity of High speed EMU)

  • 우정환;양승연;석재혁;박경진;한정완
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2009년도 춘계학술대회 논문집 특별세미나,특별/일반세션
    • /
    • pp.277-282
    • /
    • 2009
  • This research present final Proto-type design of Korean High speed EMU identity establishment. To making Proto-type design; Frist step is extracting design factor which can makes final image of Proto-type. And last, Apply it to the Original-form which was presented by last research. This research is for take one's own identity of korean High speed EMU, and makes originality of design for korean rail-road culture.

  • PDF