• 제목/요약/키워드: High-Speed Data Transmission

검색결과 601건 처리시간 0.031초

PXA255기반 의료정보 고속 전송 시스템에 관한 연구 (A Study on High Speed Transmission System of Medical Information Based on PXA255)

  • 한영재;유호준;김영길
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.386-389
    • /
    • 2006
  • 미래 유비쿼터스 환경에 적합한 플랫폼은 모바일이면서 대용량 데이터를 자유롭게 송수신할 것이다. 그런 가운데 의료분야에서는 센서와 멀티미디어 기술의 발달에 발맞춰 개인이 휴대할 수 있는 휴대용이나 재택형 의료기기가 더욱 발전될 것이다. 그러한 다양한 의료기기 정보를 손쉽게 교환하고 전송하는 헬스케어용 단말기 또한 발전될 것이다. 이에 본 논문에서는 현재 모바일기기에 강력한 프로세서인 PXA255를 기반으로 이동성과 속도를 보장하는 WLAN을 연결하여 모바일 플랫폼에서의 의료 정보 전송을 통하여 효율적인 서비스를 위한 시스템을 제공하는데 중점을 두었다.

  • PDF

차세대 ITS를 위한 WAVE 통신 시스템 성능 평가 (Performance Evaluation of WAVE Communication System for the Next-Generation ITS)

  • 이세연;정한균;신대교;임기택;이명호
    • 한국항행학회논문지
    • /
    • 제15권6호
    • /
    • pp.1059-1067
    • /
    • 2011
  • 차세대 ITS 환경에서는 도로에서 주행 중인 차량을 대상으로 하여 도로변에 RSE와 차량에는 OBU를 설치하여 고속 패킷 V2I 및 V2V 통신 기능, 보안 및 인증 기능, 기지국 셀 간 핸드 오버 기능 지원을 필요로 한다. 이에 따라, 이러한 서비스를 가능하게 하는 무선 통신 기술 역시 최대 200km/h의 차량 속도를 지원하고, 1km의 통신 거리를 가지며, 텍스트, 이미지, 동영상 등 멀티미디어 데이터 전송이 가능하도록 데이터 전송속도를 최소 10Mbps까지 지원하는 한편, 높은 통신 신뢰성을 갖도록 발전하고 있다. 본 논문에서는 IEEE 802.11p PHY/MAC을 기반으로 하는 WAVE 통신시스템을 구현하고, 차세대 ITS 환경에 부합하는지의 여부를 평가하였다.

MIPI DSI 브릿지 IC의 비디오 전송모드 구현 (An implementation of video transmission modes for MIPI DSI bridge IC)

  • 서창수;김경훈;신경욱;이용환
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2014년도 추계학술대회
    • /
    • pp.291-292
    • /
    • 2014
  • 본 논문에서는 MIPI (Mobile Industry Processor Interface) DSI (Display Serial Interface) 규격을 지원하는 마스터 브릿지 IC의 고속 데이터 전송모드를 구현하였다. MIPI DSI 마스터 브릿지 IC는 RGB 데이터 및 각종 제어 명령어를 디스플레이 모듈 (슬레이브)로 전송하여 디스플레이 모듈을 시험하는 용도로 사용된다. 설계된 마스터 브릿지 IC는 2 라인의 영상 데이터를 저장하는 버퍼, 패킷생성 부분, 패킷을 데이터 레인 (1~4개)에 분배하여 슬레이브로 전송하는 D-PHY 계층 등으로 구성된다. 4가지 bpp (bit per pixel) 형식과 Burst 및 Non-Burst (Sync Events, Sync Pulses 방식)의 세 가지 전송모드를 지원하도록 설계되었다. 설계된 비디오 전송모드가 MIPI DSI 규격에서 정의되는 다양한 동작 파라미터들에 대해 올바로 동작함을 기능검증을 통해 확인하였다.

  • PDF

디스크 형상 변화에 따른 파손에 끼치는 영향 (Influence of the variation of its geometry on the disk failure)

  • 김종만;황효균;단병주;김외열;이진우
    • 대한기계학회:학술대회논문집
    • /
    • 대한기계학회 2004년도 춘계학술대회
    • /
    • pp.31-35
    • /
    • 2004
  • The speed competition of optical disk drive has been accelerated with the fast advancement of its storage density and data transmission technology. The continuous increase of the spinning speed of CD meets the unexpected and catastrophic failure of disk during the operation. The effect of its thickness and outer radius of disk were investigated to reduce stresses and J-integral around the crack tip. The effect of its thickness was considered ahead of the crack tip. In the effect of outer radius of disk, linear elastic fracture mechanics was used to obtain the critical crack length, which indicates the onset length for unstable crack growth. This approach is so significant as to detect the growing crack by disk drive before the catastrophic failure, which will provide the standard size of its safety for high-speed disk drive.

  • PDF

100 Gb/s급 광통신시스템을 위한 고성능 저면적 반복 BCH 복호기 구조 (High-Performance Low-Complexity Iterative BCH Decoder Architecture for 100 Gb/s Optical Communications)

  • 양승준;연제웅;이한호
    • 전자공학회논문지
    • /
    • 제50권7호
    • /
    • pp.140-148
    • /
    • 2013
  • 본 논문은 100 Gb/s급 광통신 시스템을 위한 반복적인 Bose-Chaudhuri-Hocquenghem (BCH) 부호와 고성능 복호기 구조를 보여준다. 제안된 구조는 고속 데이터 처리율뿐만 아니라 뛰어난 오류정정능력을 보여준다. 제안된 6회 반복 i-BCH 복호기는 메모리 기반의 인터리브 기술을 이용하였으며 6번의 반복 복호시 $10^{-15}$ post-FEC Bit Error Rate(BER) 기준 9.34 dB의 강력한 Net Coding Gain(NCG) 성능을 제공한다. 제안된 고성능 i-BCH 복호기의 구조는 90-nm CMOS 공정을 사용하여 합성한 후 수행한 성능 분석 결과 430 MHz의 동작 속도와 100 Gb/s의 데이터 처리율을 갖는다. 따라서 100 Gb/s급 광통신시스템을 위한 차세대 순방향 오류정정 구조에 적용할 수 있다.

Opportunistic Scheduling with QoS Constraints for Multiclass Services HSUPA System

  • Liao, Dan;Li, Lemin
    • ETRI Journal
    • /
    • 제29권2호
    • /
    • pp.201-211
    • /
    • 2007
  • This paper focuses on the scheduling problem with the objective of maximizing system throughput, while guaranteeing long-term quality of service (QoS) constraints for non-realtime data users and short-term QoS constraints for realtime multimedia users in multiclass service high-speed uplink packet access (HSUPA) systems. After studying the feasible rate region for multiclass service HSUPA systems, we formulate this scheduling problem and propose a multi-constraints HSUPA opportunistic scheduling (MHOS) algorithm to solve this problem. The MHOS algorithm selects the optimal subset of users for transmission at each time slot to maximize system throughput, while guaranteeing the different constraints. The selection is made according to channel condition, feasible rate region, and user weights, which are adjusted by stochastic approximation algorithms to guarantee the different QoS constraints at different time scales. Simulation results show that the proposed MHOS algorithm guarantees QoS constraints, and achieves high system throughput.

  • PDF

DCS를 이용한 통신망의 장애 복구 알고리즘 (Distributed control algorithm for survivable DCS mesh networks)

  • 주운기
    • 한국경영과학회:학술대회논문집
    • /
    • 한국경영과학회 1997년도 추계학술대회발표논문집; 홍익대학교, 서울; 1 Nov. 1997
    • /
    • pp.245-248
    • /
    • 1997
  • As the increasing the demand on information service, high-capacity and high-speed telecommunication networks are required. For the networks, very intelligent telecommunication equipments such as DCS(Digital Cross-connect System) will be employed for the fast service on the various types of information including voice, data and image. This paper considers the transmission networks composed of DCSs and optical fibers as nodes and links of the networks, respectively. For the networks, some types of restoration algorithms are compared their characteristics for their potential applications. And a distributed control algorithm is described as an empirical example which is implemented on the BDCS(Broadband Digital Cross-connect System), where the BDCS is a type of DCS developed in Korea. Finally, some remarks on the associated further researches are added.

  • PDF

초고속 전송을 위한 Recursive Selected Mapping HCOC Multi-Code Spread Spectrum 시스템 설계 (Design of Recursive Selected Mapping HCOC Multi-Code Spread Spectrum System for high-speed data transmission)

  • 공형윤;최정호;서민구;정휘재
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2005년도 추계학술발표대회 및 정기총회
    • /
    • pp.1279-1282
    • /
    • 2005
  • 본 논문은 초고속 전송을 위해 설계된 HCOC(High Capacity Orthogonal Code) 기술을 적용한 Multi-Code Spread Spectrum System에서 발생할 수 있는 PAPR(Peck to Average power Ratio) 문제해결을 위한 연구이다. H(HCOC)MC-SS 시스템의 PAPR 감소를 위해 기본적인 SLM(Selected Mapping) 기법을 적용하였으며, 또한 SLM 기법의 단점인 많은 계산량 감소를 위해 Recursive 방법을 적용한 Recursive SLM HMC-SS 시스템을 제안하였다. 컴퓨터 시뮬레이션을 통해 제안하는 시스템을 검증하였으며, 또한 초고속 전송을 위한 16 QAM-SS 시스템과 $4{\times}4$ HMC-SS 시스템의 성능을 비교 분석하였다.

  • PDF

무선 ATM에서의 오류 제어 개선 방안 (Improved for Error Control Scheme in Wireless ATM)

  • 이창범;김영웅;소성렬;김영권
    • 전기전자학회논문지
    • /
    • 제4권2호
    • /
    • pp.274-280
    • /
    • 2000
  • 일반적으로 무선 환경은 유선환경에 비하여 높은 오류율을 가지기 때문에, 낮은 오류율을 가지는 유선망의 DLC(Data Link Control)계층 프로토콜을 무선망에 그대로 적용하는 것은 적합하지 않다. 또한 기존의 무선망을 위한 DLC계층 프로토콜 역시 저속의 데이터 서비스에 최적화 되어 있으므로, 고속화 및 멀티미디어화 되고 있는 현재의 무선 환경에는 적합하지 않다. 따라서, 오늘날의 이동통신 환경에 부합되는 새로운 DLC계층 프로토콜이 요구된다. 본 논문에서는 다양한 트래픽 속성을 지원하고, 고속 및 멀티미디어 데이터 서비스에 적합한 WATM(Wireless Asynchronous Transfer Mode)에서의 오류 제어 방안을 제시한다. 본 논문에서 제시하는 오류 제어 방안은 최대 허용 지연 범위를 초과한 셀을 폐기할 수 있는 ASR ARQ(Adaptive Selective Repeat Automatic Repeat Request)프로토콜의 일부를 변형하여 성능을 개선하고 지연에 민감한 트래픽을 위하여 FEC(Forward Error Correction)를 첨가하여 전송 지연 증가를 억제하였다. 시뮬레이션에 의한 성능 분석 결과, 본 논문에서 제안한 방안은 기존의 ASR ARQ 프로토콜에 비하여 개선된 성능을 나타내었다.

  • PDF

CATV 망용 고속 비대칭 기저대역 모뎀 ASIC 칩 설계 (Design of a High Speed Asymmetric Baseband MODEM ASIC Chip for CATV Network)

  • 박기혁
    • 한국통신학회논문지
    • /
    • 제25권9A호
    • /
    • pp.1332-1339
    • /
    • 2000
  • 본 논문에서는 MCNS(Multimedia Cable N$\xi$twork System)의 DOCSIS(Data Over Cable Service Interface S Specification) 표준안의 물리계층을 지원하는 비대칭형 기저대역 모댐 ASIC 칩의 아키텍쳐와 설계에 대해 기술한다. 구현한 모뎀 칩은 크게 QPSK/16-QAM 방식의 상향 스트림용 송신부와 64/256-QAM 방식의 하향 스트림용 수신부로 구성되어 있으며, 심볼 타이밍 복구회로, 반송파 복구회로. MMA(Multi Modulus Algorithm)와 LMS(Least Mean Square) 알고리즘을 적용한 결정 궤환 구조의 블라인드 등화기를 포함한다. 구현한 모뎀 칩은 64/256-QAM 변복조 방식에서 각각 48Mbps, 64Mbps의 데이터 전송률을 지원하고, 심볼 전송률은 기존의 QAM 수신기들보다 빠른 8MBaud를 갖는다. 구현한 칩은 $0.35\mu\textrm{m}$ 표준 셀(Standard Cell) 라이브러리를 사용하여 논리합성을 수행하였으며, 총 게이트 수는 약 29만 게이트이며, 현재 ASIC 칩으후 제작중이다.

  • PDF