• 제목/요약/키워드: Hardware Clock Synchronization

검색결과 18건 처리시간 0.024초

실내측위를 위한 새로운 클락 동기 방안 (A New Simplified Clock Synchronization Algorithm for Indoor Positioning)

  • 이영규;양성훈;이승우;이창복;김영범;최성수
    • 한국통신학회논문지
    • /
    • 제32권3A호
    • /
    • pp.237-246
    • /
    • 2007
  • 클락 동기는 실내 측위를 위한 실내 동기망을 구축하는데 있어서 가장 기본적으로 고려해야할 요소 중 하나이다. 본 논문에서는 하드웨어의 복잡성 및 동기에 필요한 데이터 오버헤드를 줄이기 위해 타임스탬프를 사용하지 않고 클락을 동기 시키기 위한 새로운 알고리즘에 대해서 논한다. 또한 동기 성능에 큰 영향을 미치는 주파수 드리프트를 보상해 주기 위한 알고리즘에 대해서도 기술한다. 제안한 동기 알고리즘을 사용한 동기 성능에 대한 평가는 모의실험을 통한 MTIE(Maximum Time Interval Error) 값을 고찰함으로써 이루어졌다. 모의실험에 있어서 실제적인 오실레이터에 대한 주파수 드리프트 값을 사용하였다. 모의실험 결과 1 초의 동기 간격에 1 ns 분해능을 갖고 주 클락과 종속 클락에 TCXO를 사용하면 10 ns 이하의 동기가 가능함을 고찰하였다.

주파수 도약 통신방식 FSK 송수신기의 고속동기회로 구현에 관한 연구 (A Study on the Implementation of a High Speed Synchronization Circuit Applied in Frequency Hopping FSK Tranceiver)

  • 이준호;전동근;차균현
    • 한국통신학회논문지
    • /
    • 제17권1호
    • /
    • pp.38-46
    • /
    • 1992
  • 본 논문에서, 63_88MHz 밴드폭에서 25MHz 채널 스페이싱을 갖는 1023 채널과 100 hops/sec 호핑율을 가진 주파수 호핑 송수신기에 적용할 수 있는 고속 동기 회로를 수행했다. 동기과정(초기 동기와 트래킹)은 두 스텝으로 구성된다. Short hopping frequencies, synchronization prefix에 정합된 두개의 채널 수동 correlators를 사용한 변황된 정합 필터는 초기동기를 위해 제시되었다. 초기 동기의 확률을 증가 시키기 위해 prefix는 반복적으로 전송된다. correlator의 출력은 동기 결정회로로 보내지고 코드 시작 시간은 동기 결정회로에 대해서 알아낸다. 변형된 정합 필터 방법은 하드웨어의 복잡성을 줄이고 코드 획득을 빠르게 얻는 것은 가능하게 했다. 쿨럭 회복 회로는 tracking을 위해 PN코드를 발생했다.

  • PDF

IEEE 1588 시간 동기화 성능에 대한 조사 (A Survey of IEEE 1588 Time Synchronization Performance)

  • 자흐자 리코 하토노;전성용;신석주
    • 한국전자통신학회논문지
    • /
    • 제10권2호
    • /
    • pp.165-176
    • /
    • 2015
  • 시간 동기화 프로토콜은 통신의 성능을 결정할 수 있는 중대한 요인 중 하나이며, 최근 네트워크의 빠른 발전으로 인하여 더욱 탄탄한 시간 동기화 알고리즘이 요구되고 있다. IEEE 1588은 탄탄한 시간 동기화 알고리즘을 위한 가능한 방법 중 하나이지만, 아직 PDV 값의 감소 및 안정화를 위한 고려되어야 할 몇 가지 문제점이 남아있다. 본 논문에서는 PTP 메시지 전송의 수정, PTP 메소드 최적화, 필터링 기술, 응용계층의 타임스템프를 대신하는 H/W 타임스템프 활용 등 IEEE 1588의 성능을 개선할 몇 가지 방법을 조사하여 각 기법의 특징을 분석하였다. 본 논문에서 소개된 성능의 개선에도 불구하고 네트워크 통신에서 시간 동기화 알고리즘은 아직 개선해야 할 많은 문제점을 가지고 있다.

동기 프리엠블이 없는 OFDM 시스템의 동기회로 설계 및 구현 (Design and implementation of the synchronization circuit for OFDM system without synchronization preambles)

  • 남우춘;한영열
    • 한국통신학회논문지
    • /
    • 제22권5호
    • /
    • pp.1045-1057
    • /
    • 1997
  • 본 논문에서는 동기를 위한 별도의 정보를 송신하지 않는 OFDM 시스템에서 순수데이타만으로 동기를 취하는 알고리즘을 제안하고, OFDM 수신기의 동기회로를 설계, DSP 칩을 사용하여 하드웨어로 구현하였다. 수신시 DFT 구간의 불일치가 잡음에 의한 신호점의 퍼짐과 같이 신호점의 퍼짐으로 나타남에 따라 퍼짐의 정도로 블록의 초기동기를 이루고 이 정보로부터 보호구간을 제거한 데이터를 이용 early-late 회로를 구성하여 블록의 동기 추적을 하도록 하였고, DSP 침 TMS320C30을 사용하여 1200bps 데이터를 복원하는 복조기를 제작하여 알고리즘의 타당성을 입증하였다. 제작된 보드의 클럭은 30MHz로 한개의 샘플 구간동안 2회의 128차 복소수 FFT를 수행하여 매 샘플마다 DFT 구간의 불일치에 의한 신호점의 퍼짐을 계산하고 대부분의 일을 소프트웨어로 처리하여 수신기의 하드웨어를 간단히 할 수있다.

  • PDF

Live GPS L1과 동기된 항법신호 생성 분석 (Analysis of the GPS Signal Generator for the Live GPS Signal Synchronization)

  • 김태희;신천식;김재훈
    • 한국위성정보통신학회논문지
    • /
    • 제10권1호
    • /
    • pp.71-76
    • /
    • 2015
  • 신호와 동기된 위성항법신호를 생성하기 위한 하드웨어 신호생성기를 구현한 후 실험을 통하여 성능을 분석하였다. GPS동기 항법신호생성기의 하드웨어 구현을 위하여 현재 GPS 위성과 동기된 시각정보 및 GPS위성에서 전송하고 있는 항법신호와 동일한 신호를 생성하기 위하여 GPS신호를 수신할 수 있는 혠 모듈을 Novatel사의 OEMStar를 이용하였다.GPS 동기 신호를 생성하기 위하여 GPS 동기 항법 신호 생성기에서 GPS 수신모듈에서 제공되는 클럭정보를 이용하여 기준 클럭을 조절하였으며 또한 신호 생성기 내부의 하드웨어의 지연을 고려하여 GPS 신호를 생성했다. 본 논문에서는 GPS 동기 항법신호 생성기의 성능을 측정하기 위하여 Live GPS 신호와 생성 신호간 신호절체를 통하여 수신기의 영향을 분석하였다. 실험을 통하여 Live GPS 신호에서 생성신호로 절체가 이루어지는 시점에서도 신호의 끊김없이 항법해가 생성되는 것을 확인하였다.

565 Mb/s 광진속 시스템을 위한 병렬 검출방식을 이용한 프레임 동기 시스템 (A Frame Synchronization System Using a Parallel Detection Method for the 565 Mb/s Optical Transmission System)

  • 신동관;고정훈;이만섭;심창섭
    • 대한전자공학회논문지
    • /
    • 제25권8호
    • /
    • pp.859-866
    • /
    • 1988
  • A high speed frame synchronization system has been realized which generates the frame sync clock from 565Mb/s data stream (the DS-5 digital multiplex hierarchy signal). The design of a frame pattern detector using a parallel detection method brings into low speed operation and resolves the problems due to the high speed operation. The frame synchronization algorithm recommended by CCITT is also realized by designing a sync mode controller. Appropriate design procedures are considered for an efficient hardware design and minimized connection lines. The CAD simulation as well as experiment show that the performance of the newly designed frame synchronization system satisfies the relevant requirements.

  • PDF

TDOA 기반의 실시간 위치 측정 시스템을 위한 정밀 무선 시각 동기 시스템 (Precision Time Synchronization System over Wireless Networks for TDOA-based Real Time Locating Systems)

  • 조현태;정연수;장현성;박인구;백윤주
    • 한국통신학회논문지
    • /
    • 제34권1B호
    • /
    • pp.86-97
    • /
    • 2009
  • 실시간 위치 측정 시스템은 사람 또는 사물의 위치를 측정하고 추적하는 시스템이다. TDOA 기반의 실시간 위치 측정 시스템은 태그로부터 전달된 신호의 도착시간 차이를 이용하여 위치를 측정한다. TDOA 기반의 실시간 위치 측정 시스템에서 리더들 간의 도착시간 차이를 계산하기 위해서는 리더 간 시각 동기화가 필수적이다. 본 논문에서는 IEEE 802.15.4 네트워크에서의 실시간 위치 측정 시스템을 위한 정밀 시각 동기 시스템을 제안한다. IEEE 802.15.4 네트워크에서 정밀한 시각 동기를 이루기 위해서 본 논문에서는 네트워크 프로토콜 스택의 지연과 지터 등의 에러요인을 분석한다. 분석된 에러 요인들에 기반하여 하드웨어 시각 측정 장치를 개발하고, 칼만 필터를 적용하여 네트워크 프로토콜에서 발생하는 지연과 지터를 최소화하였다. 제안한 기법을 통하여 성능평가 결과, 실시간 위치 측정 시스템에서의 리더들은 상호간에 10나노초 이하의 시각 동기를 이루었다.

아리랑 위성 2호의 시간동기

  • 권기호;김대영;채태병;이종인
    • 항공우주기술
    • /
    • 제3권1호
    • /
    • pp.109-116
    • /
    • 2004
  • 일반적으로 위성에 장착된 GPS 수신기는 GPS 위성으로부터 항법 신호를 받아서 위성의 위치, 시간 및 속도 정보를 제공하는 것을 주요 목적으로 하고 있다. 이러한 정보를 근거로 위성의 현재 위치정보 및 임무 수행을 위한 정보를 유도하게 된다. 2005년 발사예정인 아리랑 위성2호는 GPS 수신기에서 나오는 IPPS 신호를 위성체 각 프로세서의 기준시간으로 사용되며 DPLL, FEP회로 및 운용소프트웨어(FSW)에 의하여 동작된다. 본 논문에서는 아리랑 위성2호(KOMPSAT-2,이하 K2)의 시간동기구조에 대한 구조 및 설계에 대한 뿐 아니라 정밀도 분석 및 시험결과등 전 과정에 대한 내용을 기술하였다.

  • PDF

GPS를 이용한 정밀 동기 클록 발생기 설계 (Design of The Precise Synchronized Clock Generator using GPS)

  • 김찬모;조용범
    • 대한전자공학회논문지SD
    • /
    • 제38권6호
    • /
    • pp.446-455
    • /
    • 2001
  • 본 논문은 GPS 수신기를 이용한 정밀 동기 클록 발생기의 PLD 구현에 관한 것이다. GPS 수신기에서는 동기화 된 IPPS 신호를 발생하는데, 이를 이용하여 시각동기와 클록 보정 등을 행할 수 있다. 본 연구에서는 저가격의 오실레이터로부터 높은 정확도의 클록을 발생시킬 수 있는 DPLL 구조의 정밀 동기 클록 발생기를 ALTERA FLEX EPM6016TC144-3 PLD를 이용하여 구현하였다. 이를 이용하여 GPS 수신기를 함께 이용하여 높은 정밀도를 가지며 동기화 된 1MHz 클록을 발생시키는 하드웨어를 설계하고 구현한다.

  • PDF

로봇 매니퓰레이터를 위한 RTOS 기반 동력학 제어기의 구현 및 성능평가 (Implementation and Permance Evaluation of RTOS-Based Dynamic Controller for Robot Manipulator)

  • 임동철;국태용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.716-719
    • /
    • 1999
  • In this paper, a real-time control system for robot manipulator is implemented using real-time operating system with capabilities of multitasking, intertask communication and synchronization, event-driven, priority-driven scheduling, real-time clock control, etc. The hardware system with VME bus and related devices is developed and applied to implement a dynamic learning control scheme for robot manipulator. Real-time performance of the proposed dynamic learning controller is tested for tasks of tracking moving objects and compared with the conventional servo controller.

  • PDF