• 제목/요약/키워드: Gate electrode

검색결과 282건 처리시간 0.028초

유기 강유전 박막의 종이기판 응용가능성 검토 (Experimental study on the Organic Ferroelectric Thin Film on Paper Substrate)

  • 박병은
    • 한국산학기술학회논문지
    • /
    • 제16권3호
    • /
    • pp.2131-2134
    • /
    • 2015
  • 본 논문에서는 종이를 기판으로 사용하고 용액공정이 가능한 강유전체 메모리 소자의 제작 가능성을 검토하였다. 유기물 강유전체인 "폴리비닐리덴트리플루오르에틸렌" 용액을 하부전극이 형성된 종이기판 위에 스핀코핑 방법을 이용하여 도포하였다. 하부전극으로는 진공증착법을 이용하여 알루미늄을 증착하였고, 도포된 "폴리비닐리덴트리플루오르에틸렌" 용액은 열처리 과정을 통해 결정화하였다. 제작된 "폴리비닐리덴트리플루오르에틸렌" 박막은 주사 전자 현미경법(SEM), 원자간력 현미경(AFM)을 이용하여 박막의 단면 및 표면의 특성을 평가하였다. 전압에 따른 분극특성 측정을 통해, 종이기판 위에 형성된 "폴리비닐리덴트리플루오르에틸렌" 박막이 매우 훌륭한 강유전체 특성을 보여주고 있음을 확인하였다. 또한, 종이기판의 응용가능성을 검토하기 위하여, 실리콘 기판위에 제작한 "폴리비닐리덴트리플루오르에틸렌" 박막과의 비교에 있어서도 손색없는 강유전체 특성을 보여주고 있음을 알 수 있었다. 이러한 결과들은 종이를 기판으로 이용하여 전자소자들을 제작 할 수 있음을 시사하며, 또한 용액공정으로 고밀도의 저렴한 강유전체 메모리 소자를 손쉽게 제작 할 수 있다는 것을 의미한다.

폴리사이드 형성 조건에 따른 WS $i_{x}$ 박막 특성에 관한 연구 (A Study on the Properties of WS $i_{x}$ Thin Film with Formation Conditions of Polycide)

  • 정양희;강성준;김경원
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제52권9호
    • /
    • pp.371-377
    • /
    • 2003
  • We perform the physical analysis such that Si/W composition ratios and phosphorus distribution change in the W/S $i_{x}$ thin films according to phosphorus concentration of polysilicon and W $F_{6}$ flow rate for the formation of WS $i_{x}$ polycide used as a gate electrode. We report that these physical characteristics have effects on the contact resistance between word line and bit line in DRAM devices. RBS measurements show that for the samples having phosphorus concentrations of 4.75 and 6.0${\times}$10$^{2-}$ atoms/㎤ in polysilicon, by applying W $F_{6}$ flow rates decreases from 4.5 to 3.5 sccm, Si/W composition ratio has increases to 2.05∼2.24 and 2.01∼2.19, respectively. SIMS analysis give that phosphorus concentration of polysilicon for both samples have decreases after annealing, but phosphorus concentration of WS $i_{x}$ thin film has increases by applying W $F_{6}$ flow rates decreases from 4.5 to 3.5 sccm. The contact resistance between word line and bit line in the sample with phosphorus concentration of 6.0 ${\times}$ 10$^{20}$ atoms/㎤ in polysilicon is lower than the sample with 4.75 ${\times}$ 10$^{20}$ atoms/㎤ After applying W $F_{6}$ flow rates decreases from 4.5 to 3.5 sccm, the contact resistance has been improved dramatically from 10.1 to 2.3 $\mu$ $\Omega$-$\textrm{cm}^2$.

DC/RF Magnetron Sputtering deposition법에 의한 $TiSi_2$ 박막의 특성연구

  • 이세준;김두수;성규석;정웅;김득영;홍종성
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.163-163
    • /
    • 1999
  • MOSFET, MESFET 그리고 MODFET는 Logic ULSIs, high speed ICs, RF MMICs 등에서 중요한 역할을 하고 있으며, 그것의 gate electrode, contact, interconnect 등의 물질로는 refractory metal을 이용한 CoSi2, MoSi2, TaSi2, PtSi2, TiSi2 등의 효과를 얻어내고 있다. 그중 TiSi2는 비저항이 가장 낮고, 열적 안정도가 좋으며 SAG process가 가능하므로 simpler alignment process, higher transconductance, lower source resistance 등의 장점을 동시에 만족시키고 있다. 최근 소자차원이 scale down 됨에 따라 TiSi2의 silicidation 과정에서 C49 TiSi2 phase(high resistivity, thermally unstable phase, larger grain size, base centered orthorhombic structure)의 출현과 그것을 제거하기 위한 노력이 큰 issue로 떠오르고 있다. 여러 연구 결과에 따르면 PAI(Pre-amorphization zimplantation), HTS(High Temperature Sputtering) process, Mo(Molybedenum) implasntation 등이 C49를 bypass시키고 C54 TiSi2 phase(lowest resistivity, thermally stable phase, smaller grain size, face centered orthorhombic structure)로의 transformation temperature를 줄일 수 있는 가장 효과적인 방법으로 제안되고 있지만, 아직 그 문제가 완전히 해결되지 않은 상태이며 C54 nucleation에 대한 physical mechanism을 밝히진 못하고 있다. 본 연구에서는 증착 시 기판온도의 변화(400~75$0^{\circ}C$)에 따라 silicon 위에 DC/RF magnetron sputtering 방식으로 Ti/Si film을 각각 제작하였다. 제작된 시료는 N2 분위기에서 30~120초 동안 500~85$0^{\circ}C$의 온도변화에 따라 RTA법으로 각각 one step annealing 하였다. 또한 Al을 cosputtering함으로써 Al impurity의 존재에 따른 영향을 동시에 고려해 보았다. 제작된 시료의 분석을 위해 phase transformation을 XRD로, microstructure를 TEM으로, surface topography는 SEM으로, surface microroughness는 AFM으로 측정하였으며 sheet resistance는 4-point probe로 측정하였다. 분석된 결과를 보면, 고온에서 제작된 박막에서의 C54 phase transformation temperature가 감소하는 것이 관측되었으며, Al impuritydmlwhswork 낮은온도에서의 C54 TiSi2 형성을 돕는다는 것을 알 수 있었다. 본 연구에서는 결론적으로, 고온에서 증착된 박막으로부터 열적으로 안정된 phase의 낮은 resistivity를 갖는 C54 TiSi2 형성을 보다 낮은 온도에서 one-step RTA를 통해 얻을 수 있다는 결과와 Al impurity가 존재함으로써 얻어지는 thermal budget의 효과, 그리고 그로부터 기대할 수 있는 여러 장점들을 보고하고자 한다.

  • PDF

Highly Manufacturable 65nm McFET (Multi-channel Field Effect Transistor) SRAM Cell with Extremely High Performance

  • Kim, Sung-Min;Yoon, Eun-Jung;Kim, Min-Sang;Li, Ming;Oh, Chang-Woo;Lee, Sung-Young;Yeo, Kyoung-Hwan;Kim, Sung-Hwan;Choe, Dong-Uk;Suk, Sung-Dae;Kim, Dong-Won;Park, Dong-Gun
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권1호
    • /
    • pp.22-29
    • /
    • 2006
  • We demonstrate highly manufacturable Multi-channel Field Effect Transistor (McFET) on bulk Si wafer. McFET shows excellent transistor characteristics, such as $5{\sim}6 times higher drive current than planar MOSFET, ideal subthreshold swing, low drain induced barrier lowering (DIBL) without pocket implantation and negligible body bias dependency, maintaining the same source/drain resistance as that of a planar transistor due to the unique feature of McFET. And suitable threshold voltage ($V_T$) for SRAM operation and high static noise margin (SNM) are achieved by using TiN metal gate electrode.

32'-diagonal Gated CNT Cathode

  • Lee, Chun-Gyoo;Lee, Sang-Jo;Lee, Sang-Jin;Chi, Eung-Joon;Lee, Jin-Seok;Yun, Tae-Il;Lee, Byung-Gon;Han, Ho-Su;Ahn, Sang-Hyuck;Jung, Kyu-Won;Kim, Hun-Yeong;Yun, Bok-Chun;Park, Sung-Man;Choi, Jong-Sik;Oh, Tae-Sik;Kang, Sung-Kee;Kim, Jong-Min
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2002년도 International Meeting on Information Display
    • /
    • pp.303-304
    • /
    • 2002
  • 32"-diagonal gated carbon nanotube(CNT) cathodes named under-gate cathodes for large-size display applications have been fabricated and characterized. The emission uniformity looks fine, even without the resistive layer. The emission performance has been improved by scaling down the cathode electrode dimension.

  • PDF

Dopant가 주입된 poly-Si 기판에서 Ta-silicides의 형성 및 dopant 의 거동에 관한 연구 (Study on the formation of Ta-silicides and the behavior of dopants implanted in the poly-Si substrates)

  • 최진석;조현춘;황유상;고철기;백수현
    • 한국재료학회지
    • /
    • 제1권2호
    • /
    • pp.99-104
    • /
    • 1991
  • Ta-silicide의 게이트 전극 및 비트라인(bit line)으로의 사용가능성을 알아보기 위하여 As, P, $BF_2$$5{\times}10^15cm^-2$의 농도로 이온주입된 다결정 실리콘에 탄탈륨을 스퍼터링으로 증착한 후 급속 열처리로 Ta-silicide를 형성하였다. 형성된 Ta-silicide의 특성은 4-탐침법, X-rayghlwjf, SEM 단면사진과 ${\alpha}$-step으로 조사하였으며, 불순물들의 거동은 Secondary Ion Mass Spectroscopy(SIMS)로 알아보았다. $TaSi_2$의 형성은 $800^{\circ}C$에서 시작하며 $1000^{\circ}C$ 이상에서 완료됨을 알았다. 형성된 $TaSi_2$층으로 out-diffusion 하였다.

  • PDF

Co-sputtered $HfO_2-Al_2O_3$을 게이트 절연막으로 적용한 IZO 기반 Oxide-TFT 소자의 성능 향상 (Enhanced Device Performance of IZO-based oxide-TFTs with Co-sputtered $HfO_2-Al_2O_3$ Gate Dielectrics)

  • 손희근;양정일;조동규;우상현;이동희;이문석
    • 대한전자공학회논문지SD
    • /
    • 제48권6호
    • /
    • pp.1-6
    • /
    • 2011
  • 투명 산화물 반도체 (Transparent Oxide-TFT)를 활성층과 소스/드레인, 게이트 전극층으로 동시에 사용한 비결정 indium zinc oxide (a-IZO), 절연층으로 co-sputtered $HfO_2-Al_2O_3$ (HfAIO)을 적용하여 실온에서 RF-magnetron 스퍼터 공정에 의해 제작하였다. TFT의 게이트 절연막으로써 $HfO_2$ 는 그 높은 유전상수( > 20)에도 불구하고 미세결정구조와 작은 에너지 밴드갭 (5.31eV) 으로 부터 기인한 거친계면특성, 높은 누설전류의 단점을 가지고 있다. 본 연구에서는, 어떠한 추가적인 열처리 공정 없이 co-sputtering에 의해 $HfO_2$$Al_2O_3$를 동시에 증착함으로써 구조적, 전기적 특성이 TFT 의 절연막으로 더욱 적합하게 향상되어진 $HfO_2$ 박막의 변화를 x-ray diffraction (XRD), atomic force microscopy (AFM) and spectroscopic ellipsometer (SE)를 통해 분석하였다. XRD 분석은 기존 $HfO_2$ 의 미세결정 구조가 $Al_2O_3$와의 co-sputter에 의해 비결정 구조로 변한 것을 확인 시켜 주었고, AFM 분석을 통해 $HfO_2$ 의 표면 거칠기를 비교할 수 있는 RMS 값이 2.979 nm 인 것에 반해 HfAIO의 경우 0.490 nm로 향상된 것을 확인하였다. 또한 SE 분석을 통해 $HfO_2$ 의 에너지 밴드 갭 5.17 eV 이 HfAIO 의 에너지 밴드 갭 5.42 eV 로 향상 되어진 것을 알 수 있었다. 자유 전자 농도와 그에 따른 비저항도를 적절하게 조절한 활성층/전극층 으로써의 IZO 물질과 게이트 절연층으로써 co-sputtered HfAIO를 적용하여 제작한 Oxide-TFT 의 전기적 특성은 이동도 $10cm^2/V{\cdot}s$이상, 문턱전압 2 V 이하, 전류점멸비 $10^5$ 이상, 최대 전류량 2 mA 이상을 보여주었다.

사진식각법을 이용한 FET형 용존 $CO_{2}$ 센서의 수화젤막 및 가스 투과막 제작 (Fabrication of Hydrogel and Gas Permeable Membranes for FET Type Dissolved $CO_{2}$ Sensor by Photolithographic Method)

  • 박이순;김상태;고광락
    • 센서학회지
    • /
    • 제6권3호
    • /
    • pp.207-213
    • /
    • 1997
  • $H^{+}$ 이온에 선택적으로 감응하는 field effect transistor(pH-ISFET)를 바탕소자로 하고, 그 gate 주위에 Ag/AgCl 기준전극을 형성한 다음, 이를 둘러싼 수화젤(hydrogel)막 및 기체투과막의 이중막 구조를 가진 용존이산화탄소($CO_{2(aq)}$) 센서소자를 사진식각(photolithography)법으로 제작하였다. PVA-SbQ 혹은 PVP-PVAc/감광제 형의 광가교형 감광액은 수화젤막 형성에 적합하지 않았으나, 2-hydroxyethyl methacrylate(HEMA) 및 acrylamide를 포함하는 광중합형 감광액을 사용할 경우에는 사진식각법에 의한 수화젤막이 좋은 해상도로 얻어졌다. 기체투과막은 urethane acrylate계 UV-oligomer를 주성분으로 한 감광액을 써서 사진식각법으로 수화젤막위에 형성할 수 있었다. 또한 수화젤막 및 기체투과막을 사진식각법으로 형성할 때 N,N,N',N'-tetramethyl ethplenediamine(TED) 을 $O_{2}$ quencher로서 감광액 중에 도입함으로써 UV 노광시에 polyester film을 부착하는 번거로운 공정을 생략할 수 있음을 알았다. 이렇게 제조된 $pCO_{2}$ 센서는 수용액 중에서 $10^{-3}{\sim}10^{0}\;mol/{\ell}$$CO_{2}$ 농도변화에 대하여 직선적인 검정곡선(calibration curve)을 얻을 수 있었다.

  • PDF

New Ruthenium Complexes for Semiconductor Device Using Atomic Layer Deposition

  • Jung, Eun Ae;Han, Jeong Hwan;Park, Bo Keun;Jeon, Dong Ju;Kim, Chang Gyoun;Chung, Taek-Mo
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.363-363
    • /
    • 2014
  • Ruthenium (Ru) has attractive material properties due to its promising characteristics such as a low resistivity ($7.1{\mu}{\Omega}{\cdot}cm$ in the bulk), a high work function of 4.7 eV, and feasibility for the dry etch process. These properties make Ru films appropriate for various applications in the state-of-art semiconductor device technologies. Thus, it has been widely investigated as an electrode for capacitor in the dynamic random access memory (DRAM), a metal gate for metal-oxide semiconductor field effect transistor (MOSFET), and a seed layer for Cu metallization. Due to the continuous shrinkage of microelectronic devices, better deposition processes for Ru thin films are critically required with excellent step coverages in high aspect ratio (AR) structures. In these respects, atomic layer deposition (ALD) is a viable solution for preparing Ru thin films because it enables atomic-scale control of the film thickness with excellent conformality. A recent investigation reported that the nucleation of ALD-Ru film was enhanced considerably by using a zero-valent metallorganic precursor, compared to the utilization of precursors with higher metal valences. In this study, we will present our research results on the synthesis and characterization of novel ruthenium complexes. The ruthenium compounds were easy synthesized by the reaction of ruthenium halide with appropriate organic ligands in protic solvent, and characterized by NMR, elemental analysis and thermogravimetric analysis. The molecular structures of the complexes were studied by single crystal diffraction. ALD of Ru film was demonstrated using the new Ru metallorganic precursor and O2 as the Ru source and reactant, respectively, at the deposition temperatures of $300-350^{\circ}C$. Self-limited reaction behavior was observed as increasing Ru precursor and O2 pulse time, suggesting that newly developed Ru precursor is applicable for ALD process. Detailed discussions on the chemical and structural properties of Ru thin films as well as its growth behavior using new Ru precursor will be also presented.

  • PDF

NDRO FRAM 소자를 위한 $Pt/SrBi_2Ta_2O_9/ZrO_2/Si$ 구조의 특성에 관한 연구 (Characteristics of $Pt/SrBi_2Ta_2O_9/ZrO_2/Si$ structures for NDRO ERAM)

  • 김은홍;최훈상;최인훈
    • 한국진공학회지
    • /
    • 제9권4호
    • /
    • pp.315-320
    • /
    • 2000
  • 본 연구에서는 강유전체 박막을 게이트 산화물로 사용한 $Pt/Sr_{0.8}Bi_{2.4}Ta_2O_{9}(SBT)/ZrO_2Si$(MFIS)와 Pt/SBT/Si(MFS)구조의 결정 구조 및 전기적 성질을 고찰하였다. XRD 및 SEM측정 결과 SBT/ZrO$_2$/Si 구조의 경우 SBT/Si구조에 비해 SBT 박막이 더 큰 결정립이 형성되었다. AES분석 결과 $ZrO_2$ 박막을 완충층으로 사용함으로써 SBT 박막과 Si 기판의 상호반응을 적절히 억제할 수 있음을 확인하였다. Pt/SBT/$ZrO_2/Pt/SiO_2$/Si와 Pt/SBT/Pt/$SiO_2$/Si 구조에서 Polarization-Voltage(P-V) 특성을 비교해 본 결과 $ZrO_2$ 박막의 도입에 따라 잔류분극값은 감소하였고 항전계값은 증가하였다. MFIS 구조에서 메모리 윈도우값은 항전계값과 직접적 관련이 있으므로 이러한 항전계값의 증가는 MFIS 구조에서의 메모리 윈도값이 증가할 수 있음을 나타낸다. Pt/SBT(210 nm)/$ZrO_2$/ (28 m)/Si 구조에서 Capacitance-Voltage(C-V) 측정 결과로부터 인가전압 4~6 V에서 메모리 윈도우 가 1~1.5V정도로 나타났다. Pt/SBT/ZrO$_2$/Si구조에서 전극을 갓 증착한 경우와 산소분위기 $800^{\circ}C$에서 후열처리한 경우의 전류 밀도는 각각 약 $8\times10^{-8} A/\textrm{cm}^2$$4\times10^{-8}A/\textrm{cm}^2$ 정도의 값을 나타내었다.

  • PDF