• 제목/요약/키워드: Frequency Divider

검색결과 236건 처리시간 0.023초

Design of Fast Elliptic Curve Crypto module for Mobile Hand Communication

  • Kim, Jung-Tae
    • Journal of information and communication convergence engineering
    • /
    • 제6권2호
    • /
    • pp.177-181
    • /
    • 2008
  • The more improved the Internet and the information technology, the stronger cryptographic system is required which can satisfy the information security on the platform of personal hand-held devices or smart card system. This paper introduces a case study of designing an elliptic curve cryptographic processor of a high performance that can be suitably used in a wireless communicating device or in an embedded system. To design an efficient cryptographic system, we first analyzed the operation hierarchy of the elliptic curve cryptographic system and then implemented the system by adopting a serial cell multiplier and modified Euclid divider. Simulation result shows that the system was correctly designed and it can compute thousands of operations per a second. The operating frequency used in simulation is about 66MHz and gate counts are approximately 229,284.

고효율, 저전력 Switched-Capacitor DC-DC 변환기의 설계 및 구현 (Design and Implementation of High-Efficiency, Low-Power Switched-Capacitor DC-DC Converter)

  • 김남균;김상철;방욱;송근호;김은동
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2001년도 하계학술대회 논문집
    • /
    • pp.523-526
    • /
    • 2001
  • In this paper, we design and fabricate the high-efficiency and low-power switched-capacitor DC-DC converter. This converter consists of internal oscillator, output driver and output switches. The internal oscillator has 100kHz oscillation frequency and the output switches composed of one pMOS transistor and three nMOS transistors. According to the configuration of two external capacitors, the converter has three functions that are the Inverter, Doubler and Divider. The proposed converter is fabricated through the 0.8$\mu\textrm{m}$ 2-poly, 2-metal CMOS process. The simulation and experimental result for fabricated IC show that the proposed converter has the voltage conversion efficiency of 98% and power efficiency more than 95%.

  • PDF

A Clock Regenerator using Two 2nd Order Sigma-Delta Modulators for Wide Range of Dividing Ratio

  • Oh, Seung-Wuk;Kim, Sang-Ho;Im, Sang-Soon;Ahn, Yong-Sung;Kang, Jin-Ku
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제12권1호
    • /
    • pp.10-17
    • /
    • 2012
  • This paper presents a clock regenerator using two $2^{nd}$ order ${\sum}-{\Delta}$ (sigma-delta) modulators for wide range of dividing ratio as defined in HDMI standard. The proposed circuit adopts a fractional-N frequency synthesis architecture for PLL-based clock regeneration. By converting the integer and decimal part of the N and CTS values in HDMI format and processing separately at two different ${\sum}-{\Delta}$ modulators, the proposed circuit covers a very wide range of the dividing ratio as HDMI standard. The circuit is fabricated using 0.18 ${\mu}m$ CMOS and shows 13 mW power consumption with an on-chip loop filter implementation.

Chip소자를 이용한 PLVCO의 설계 및 제작 (The Design Fabrication PLVCO Using Chip Element)

  • 하성재;이용덕;이근태;안창돈;홍의석
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.268-272
    • /
    • 2001
  • 본 논문에서는 24.42 GHz 전압제어 Hair-Pin 공진 발진기, 주파수 분주기, 완충 증폭기,-l0 dB 방향성 결합기, 위상 비교기를 이용하여 B-WLL용 PLVCO LO회로를 설계 및 제작하였다. 위상 고정된 발진기는 24.42GHz에서 16.5dBm의 출력을 나타내었으며 위상잡음은 중심주파수 24.42 GHz의 100kHz offset된 지점에서 -76.3 dBc/Hz, 10 kHz offset에서 -72.8 dBc/Hz를 얻었다.

  • PDF

CATV 및 MATV 시스템용 고밀도 결합간격의 약결합형 신호분배기에 관한 연구 (A Study on the Weakly-Coupled Tap-off with High Desity of Coupling Intervals for CATV and/or MATV System)

  • Kim, Dong-Il
    • 대한전자공학회논문지
    • /
    • 제24권6호
    • /
    • pp.998-1004
    • /
    • 1987
  • This paper describes the design theory of a weakly-coupled Tap-off with high density of coupling intervals for CATV ynd/or MyTV systyms, by yhich the degree of freedom in design and density of coupling intervals are significantly increased compared with the intrinsic one. It is also described how a 2-way power divider(Tap-off) is constructed in the generalized type. Furtuermore, the practical measurements of the frequency characteristics for a fabricated circuit show very good agreements with theoretical results, and, hence, the validity of the proposed design and analyses methods are confirmed.

  • PDF

뇌써지 전압/전류 카운터의 개발 (Development of the Lightning Surge Voltage and Current Counters)

  • 길경석;장석훈;이복희;이영근;이복규;옥영환
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1996년도 하계학술대회 논문집 C
    • /
    • pp.1882-1884
    • /
    • 1996
  • This paper deals with the lightning surge counter. In order to install the effective surge protective devices, it is important to find the parameters of incident surges. For the purpose of observing the occurrence frequency as a parameter of the amplitude of surge, two type surge counters were designed and fabricated. One is operated by surge currents, and the other is operated by surge voltages. The former consists of current sensor, metal oxide varister (MOV), rectifier, capacitor and electromagnetic counter. The latter consists of rectifier, voltage divider, comparator, photo coupler and counter circuit, and is useful for detecting the surge voltages.

  • PDF

The Design on a Wideband Active Printed Dipole Antenna using a Balanced Amplifier

  • Lee, Sung-Ho;Kwon, Se-Woong;Lee, Byoung-Moo;Yoon, Young-Joong;Song, Woo-Young
    • Journal of electromagnetic engineering and science
    • /
    • 제2권2호
    • /
    • pp.112-116
    • /
    • 2002
  • In this paper, the active integrated antenna(AIA) using a wideband printed dipole antenna and a balanced amplifier is designed and fabricated. The proposed active printed dipole antenna has characteristics of easy matching, wide bandwidth and higher output power To feed balanced signal to printed dipole, a Wilkinson power divider and delay lines are used. The measured result shows that, at 6 GHz center frequency, the impedance bandwidth is 22 % (VSWR < 2), 3 dB gain bandwidth is 28 %, the maximum gain is 14.77 dBi, and output power at P1 dB point is 23 dBm.

기가주파수대 멀티플렉서 설계에 관한 연구 (Study of the Multigigabit Multiplexer Design)

  • 김학선;최병하;이형재
    • 한국통신학회논문지
    • /
    • 제15권2호
    • /
    • pp.147-154
    • /
    • 1990
  • 갈륨비소를 사용한 SCFL을 채택하여 4:1 시분할 멀티플랙서를 설계하였다. 설계된 멀티플렉서는 2:1 시분할 주파수 분할기를 사용하여 2:1 멀티플렉서 2단을 사용하였다. 시뮬레이션 결과, 최고 동작 주파수는 6.25GHz이었고 전력소모는 192mW이었다. 따라서 최대 출력 bit율은 12.5Gbit/sec를 얻었다. 이 결과 기존의 멀티플렉서에 비해 속도 및 전력소모 면에서 상당히 개선된 것이다.

  • PDF

기저대역 채널선택 필터를 위한 전압 안정화 회로 (Voltage regulator for baseband channel selection filters)

  • 김병욱;김대익
    • 한국전자통신학회논문지
    • /
    • 제8권11호
    • /
    • pp.1641-1646
    • /
    • 2013
  • 기저대역 채널선택 필터는 외부의 잡음이나 공정상의 변화에 따라 각각의 통신 채널을 선택하기 위해 인가되는 제어 전압이 변동될 수 있다. 본 논문에서는 제어 전압을 일정하게 유지시키기 위해, 전류의 흐름을 감지하여 채널선택 필터의 차단주파수가 자동으로 조정되어 필터 동작이 원활하게 유지되면서 최소 면적을 갖는 전류 비교 방식 전압 안정화 회로를 설계하였다.

실생활 용품을 이용한 고주파 전력 분배기 설계 (Design of the High frequency Power divider using a useful article)

  • 강민우;장대훈;안달
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2007년도 추계학술발표논문집
    • /
    • pp.63-66
    • /
    • 2007
  • 본 논문에서는 주변에서 쉽게 구할 수 있는 재료를 이용해 만든 인덕터와 커패시터를 사용해 윌킨슨 전력 분배기를 설계/제작하였다. 일반적으로 전력 분배기는 $\lambda/4$ 전송선로를 이용하기 때문에 인덕터와 커패시터를 사용할 수 있도록 전송선로를 집중소자로 변환해야 한다. 전송선로를 집중소자로 변환하기 위해 한 개의 직렬 인덕터와 두 개의 병렬 커패시터로 등가화하였다. 인덕터는 솔레노이드 형태로 선의 굵기와 솔레노이드의 반지름, 감은수에 변화를 주며 제작하였고, 커패시터는 평행판 커패시터 형태로 넓이에 변화를 주어 제작하였다. 구현된 전력 분배기는 설계 주파수에서 각각의 출력 포트에 -3.30dB, -3.31dB로 전력이 균등분배 되는 특성을 보였고, 반사손실은 -42.36dB, 출력 포트 간의 격리도는 -31.54dB로 설계 조건을 만족하였다.

  • PDF