• 제목/요약/키워드: Feedforward 루프필터

검색결과 5건 처리시간 0.018초

스퍼의 크기를 줄이기 위해 VCO 주기마다 전하가 전달되는 구조의 Feedforward 루프필터를 가진 위상고정루프 (A Low Spur Phase-Locked Loop with FVCO-sampled Feedforward Loop-Filter)

  • 최혁환
    • 한국정보통신학회논문지
    • /
    • 제17권10호
    • /
    • pp.2387-2394
    • /
    • 2013
  • 이 논문에서는 스퍼의 크기를 줄이기 위해 전압제어발진기(VCO)의 주기마다 전하가 전달되는 새로운 루프필터의 구조를 제안하였다. 일반적인 위상고정루프의 루프필터는 저항과 커패시터를 포함하고 있다. 제안한 루프필터는 커패시터와 스위치만으로도 안정적으로 동작한다. 회로는 1.8V $0.18{\mu}m$ CMOS 공정의 파라미터를 이용하여 HSPICE로 시뮬레이션을 수행하였고 회로의 동작을 검증하였다.

샘플-홀드 커패시터와 전압제어발진기 신호에 동작하는 피드포워드 루프필터를 가진 단방향 전하펌프를 가진 위상고정루프 (A PLL with an Unipolar Charge Pump and a Loop Filter consisting of Sample-Hold Capacitor and FVCO-sampled Feedforward Filter)

  • 한대현
    • 한국정보전자통신기술학회논문지
    • /
    • 제11권3호
    • /
    • pp.283-289
    • /
    • 2018
  • 샘플-홀드 커패시터와 전압제어발진기 신호에 동작하는 피드포워드 루프필터를 가진 단방향 전하펌프를 가진 위상고정루프를 제안하였다. 제안된 위상고정루프는 기존의 2차 RC 필터에 비해서 저항 대신에 스위치와 작은 작은 크기의 커패시터를 사용하여 칩 크기를 줄일 수 있을 뿐만 아니라 전압제어발진기의 위상잡음에 영향을 미치는 ${\Delta}VLPF$의 변화량과, 기준신호 의사잡음에 영향을 미치는 ${\Delta}{\Delta}VLPF$의 변화량을 각각 1/5과 1/6로 줄였다. 제안된 위상고정루프는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 시뮬레이션을 통해 위상잡음 특성이 개선된 동작을 확인하였다. 향후 시뮬레이션을 바탕으로 칩을 제작하여 성능을 검정할 계획이다.

개선된 산조 가야금의 물리적 모델링을 이용한 오른손 주법의 음 합성 (Sound Synthesis of Right-Hand Playing Styles Using Improved Physical Modeling of Sanjo Gayageum)

  • 조상진;정의필
    • 한국음향학회지
    • /
    • 제25권8호
    • /
    • pp.362-369
    • /
    • 2006
  • 본 논문에서는 기존의 산조 가야금의 물리적 모델링을 개선하여 오른손 주법에 따른 음을 합성하였다. 가야금 현의 모델에 사용된 루프 필터의 파라미터를 녹음된 단위음의 감쇠 영역으로부터 추정하여 정확도를 향상시키고 계산량을 줄였다. 몸통은 임펄스 응답으로부터 주 공명 주파수를 추출하여 설계한 공명기로 대체되었으며, 주 공명 주파수가 제거 된 임펄스 응답은 크기가 줄어든 여기신호로 사용되었다 안족의 주파수 응답은 15차 all-pole 필터로 근사화 하였다. 가야금의 오른손 연주법 중 연퉁기기는 피드포워드 콤 필터로 구현하였으며 필터의 파라미터는 녹음된 단위음으로부터 추출하였다. 개선된 산조 가야금의 물리적 모델을 이용한 뜯기와 퉁기기, 연퉁기기의 합성음은 원래 음과 매우 유사하였다.

99dB의 DR를 갖는 단일-비트 4차 고성능 델타-시그마 모듈레이터 설계 (Design of a 99dB DR single-bit 4th-order High Performance Delta-Sigma Modulator)

  • 최영길;노형동;변산호;남현석;노정진
    • 대한전자공학회논문지SD
    • /
    • 제44권2호
    • /
    • pp.25-33
    • /
    • 2007
  • 본 논문에서는 높은 dynamic range(DR)를 얻을 수 있는 단일-비트 4차 델타-시그마 모듈레이터를 제시하였으며, 이를 구현하였다. 본 모듈레이터에 사용된 루프 필터의 구조는 피드백 패스와 피드포워드 패스를 혼합하여 사용한 구조이며, 스위치-커패시터(switched-capacitor) 방식으로 구현되었다. 측정 결과로는 20kHz의 기저대역(base band)에서 3.2MHz의 클록을 사용하였을 때 최대 99dB의 DR을 얻었다. 본 모듈레이터는 $0.18{\mu}m$ standard CMOS 공정으로 만들어졌다.

어쿠스틱 센서 IC용 4차 단일 비트 연속 시간 시그마-델타 모듈레이터 (A $4^{th}$-Order 1-bit Continuous-Time Sigma-Delta Modulator for Acoustic Sensor)

  • 김형중;이민우;노정진
    • 대한전자공학회논문지SD
    • /
    • 제46권3호
    • /
    • pp.51-59
    • /
    • 2009
  • 본 논문에서는 어쿠스틱 센서 IC 용 연속 시간 시그마-델타 모듈레이터를 구현하였다. 모듈레이터의 전력 소모를 최소화하기 위해 summing 단의 필요성을 제거한 피드-포워드 (feed-forward) 구조로 설계 하였으며, 해상도를 높이기 위해 선형성이 우수한 active-RC 필터를 사용하여 설계 하였다. 또한 초과 루프 지연 시간 (excess loop delay)에 의한 성능 저하를 방지하기 위한 회로 기법을 제안 하였다. 저 전압, 고 해상도의 4차 단일 비트 연속 시간 시그마-델타 모듈레이터는 $0.13{\mu}m$ 1 poly 8 metal CMOS 표준 공정으로 제작하였으며 코어 크기는 $0.58\;mm^2$ 이다 시뮬레이션 결과 25 kHz 의 신호 대역 내에서 91.3 dB의 SNR(signal to noise ratio)을 얻었고 전체 전력 소모는 $290{\mu}W$ 임을 확인하였다.