• 제목/요약/키워드: Fault-tolerance

검색결과 570건 처리시간 0.024초

FAULT-TOLERANT DESIGN FOR ADVANCED DIVERSE PROTECTION SYSTEM

  • Oh, Yang Gyun;Jeong, Kin Kwon;Lee, Chang Jae;Lee, Yoon Hee;Baek, Seung Min;Lee, Sang Jeong
    • Nuclear Engineering and Technology
    • /
    • 제45권6호
    • /
    • pp.795-802
    • /
    • 2013
  • For the improvement of APR1400 Diverse Protection System (DPS) design, the Advanced DPS (ADPS) has recently been developed to enhance the fault tolerance capability of the system. Major fault masking features of the ADPS compared with the APR1400 DPS are the changes to the channel configuration and reactor trip actuation equipment. To minimize the fault occurrences within the ADPS, and to mitigate the consequences of common-cause failures (CCF) within the safety I&C systems, several fault avoidance design features have been applied in the ADPS. The fault avoidance design features include the changes to the system software classification, communication methods, equipment platform, MMI equipment, etc. In addition, the fault detection, location, containment, and recovery processes have been incorporated in the ADPS design. Therefore, it is expected that the ADPS can provide an enhanced fault tolerance capability against the possible faults within the system and its input/output equipment, and the CCF of safety systems.

Fault Tolerant Operation of CHB Multilevel Inverters Based on the SVM Technique Using an Auxiliary Unit

  • Kumar, B. Hemanth;Lokhande, Makarand M.;Karasani, Raghavendra Reddy;Borghate, Vijay B.
    • Journal of Power Electronics
    • /
    • 제18권1호
    • /
    • pp.56-69
    • /
    • 2018
  • In this paper, an improved Space Vector Modulation (SVM) based fault tolerant operation on a nine-level Cascaded H-Bridge (CHB) inverter with an additional backup circuit is proposed. Any type of fault in a power converter may result in a power interruption and productivity loss. Three different faults on H-bridge modules in all three phases based on the SVM approach are investigated with diagrams. Any fault in an inverter phase creates an unbalanced output voltage, which can lead to instability in the system. An additional auxiliary unit is connected in series to the three phase cascaded H-bridge circuit. With the help of this and the redundant switching states in SVM, the CHB inverter produces a balanced output with low harmonic distortion. This ensures high DC bus utilization under numerous fault conditions in three phases, which improves the system reliability. Simulation results are presented on three phase nine-level inverter with the automatic fault detection algorithm in the MATLAB/SIMULINK software tool, and experimental results are presented with DSP on five-level inverter to validate the practicality of the proposed SVM fault tolerance strategy on a CHB inverter with an auxiliary circuit.

결함 허용을 제공하는 원격 프로시듀어 호출 기법 (Remote Procedure Call Scheme to Support Fault-Tolerance)

  • 한석진;구용완
    • 한국정보처리학회논문지
    • /
    • 제2권4호
    • /
    • pp.453-465
    • /
    • 1995
  • 원격 프로시듀어 호출은 좀 더 효율적이며 신뢰성이 가미된 분산 프로그램을 프로 그래머가 작성하기 쉽도록 하기 위하여 연구 되어 왔다. 본 연구에서는 하드웨어 결함 에 대한 신뢰성 있는 결함 허용 원격 프로시듀어 호출 기법을 제시한다. 결합 허용은 chain이라 불리는 노드의 그룹으로 프로시듈어를 복제 하여 제공하며, chain내의 사본 들은 선형적인 순서로 되어 있다. 프로시듀어에 대한 호출은 chain내의 첫 번째 사본 (primary copy)으로 보내지며, 나머지 사본에게는 내부적으로 전파된다. 결함이 발생 한 경우, 결함이 발생하지 않은 chain 내의 첫 번째 사본이 caller에게 결과를 반환하 게 된다. 특히, 제한적으로 ack message을 사용함으로써 중복된 call message와 result message의 처리를 피하였다. 이 기법은 기존의 원격 프로시듀어 호출에 비하여 효율적 이고 신뢰성 있는 결함 허용을 제공하게 된다.

  • PDF

40-TFLOPS artificial intelligence processor with function-safe programmable many-cores for ISO26262 ASIL-D

  • Han, Jinho;Choi, Minseok;Kwon, Youngsu
    • ETRI Journal
    • /
    • 제42권4호
    • /
    • pp.468-479
    • /
    • 2020
  • The proposed AI processor architecture has high throughput for accelerating the neural network and reduces the external memory bandwidth required for processing the neural network. For achieving high throughput, the proposed super thread core (STC) includes 128 × 128 nano cores operating at the clock frequency of 1.2 GHz. The function-safe architecture is proposed for a fault-tolerance system such as an electronics system for autonomous cars. The general-purpose processor (GPP) core is integrated with STC for controlling the STC and processing the AI algorithm. It has a self-recovering cache and dynamic lockstep function. The function-safe design has proved the fault performance has ASIL D of ISO26262 standard fault tolerance levels. Therefore, the entire AI processor is fabricated via the 28-nm CMOS process as a prototype chip. Its peak computing performance is 40 TFLOPS at 1.2 GHz with the supply voltage of 1.1 V. The measured energy efficiency is 1.3 TOPS/W. A GPP for control with a function-safe design can have ISO26262 ASIL-D with the single-point fault-tolerance rate of 99.64%.

계층적 지역 등록 Mobile IP에서 백업 FA를 이용한 장애 관리 구조 (A Fault Management Architecture Using Backup FA in Hierarchical Local Registration Mobile IP)

  • 임기운;홍충선;이대영
    • 한국통신학회논문지
    • /
    • 제26권11C호
    • /
    • pp.1-9
    • /
    • 2001
  • Mobile IP 프로토콜은 IP 호스트들이 IP 주소의 변화 없이 다른 네트워크 사이를 이동하는 것을 지원해준다. 지역 등록을 지원하는 Mobile IP 시스템은 비교적 먼 곳에 위치한 Home Agent로의 홈 등록 메시지의 빈도를 줄이기 위해 제안되어졌다. 이 지역 등록 Mobile IP 프로토콜은 MN의 등록 요청을 가려내 에이젼트가 처리함으로 성능 향상을 가져온다. 그러나 지역 등록 Mobile IP 접근 방법은 FA 장애 극복과 같은 몇 가지 고려해야 문제점을 가지게 된다. 본 논문에서는 계층적 지역 등록 Mobile IP에서 FA의 장애 극복하기 위한 기존의 프로토콜에 대해 살펴보고 계층적 지역 등록 Mobile IP에서 백업 FA에 의해 FA의 장애를 효율적으로 극복하는 새로운 FA 장애 극복 프로토콜에 대해 제안한다.

  • PDF

전압형 PWM 인버터의 새로운 고장 검출 기법 (A Novel Fault Detection Scheme for Voltage Fed PWM Inverter)

  • 유옥선;박남주;현동석
    • 전력전자학회논문지
    • /
    • 제12권1호
    • /
    • pp.1-8
    • /
    • 2007
  • 본 논문에서는 각종 산업분야에서 매우 중요한 전력전자 시스템의 신뢰성을 향상시키기 위해 전압형 인버터 시스템의 새로운 고장 검출 기법을 제안한다. 제안한 기법은 인버터 시스템의 스위치 고장 발생시에 각 상의 하단 스위치에 나타나는 전압 이상을 검출하여 고장을 판단한다. 시스템의 재구성 방법은 고장이 발생한 상을 양방향 스위치에 의해 직류-링크 중성점과 연결함으로서 4-스위치 구동으로 구성한다. 제안한 고장 검출기법은 간단한 알고리즘으로 구현되며 빠른 고장 검출이 가능하다는 장점을 갖는다. 그러므로 고장 발생 후에도 빠른 시스템 재구성을 통해 연속적인 시스템 운영이 가능하다. 제안한 고장 검출과 고장 허용 시스템의 우수성은 시뮬레이션을 통하여 검증되었다.

하이퍼큐브를 이용한 결함 허용 라우팅 알고리즘 (Fault-Tolerant Routing Algorithm in Hypercube Multicomputers)

  • 최병환;강성수;이충세
    • 한국통신학회논문지
    • /
    • 제30권5C호
    • /
    • pp.320-328
    • /
    • 2005
  • 하이퍼 큐브는 정규적이며 결함 허용 능력을 갖고 있기 때문에 결함 허용 알고리즘을 구현하기 쉽다. 하이퍼 큐브를 이용한 결함 허용 알고리즘들이 많이 개발되었다. 이러한 알고리즘들 중에 안전(safe)과 불안정(unsafe) 개념을 이용한 알고리즘이 Masuyama등에 의해 개발되었다. 이 논문에서는 Masuyama의 알고리즘을 개선한 새로운 알고리즘을 제안하고 시뮬레이션을 통하여 성능을 비교한다.

Fault-tolerant Scheduling of Real-time Tasks with Energy Efficiency on Lightly Loaded Multicore Processors

  • Lee, Wan Yeon;Choi, Yun-Seok
    • International journal of advanced smart convergence
    • /
    • 제7권3호
    • /
    • pp.92-100
    • /
    • 2018
  • In this paper, we propose a fault-tolerant scheduling scheme with energy efficiency for real-time periodic tasks on DVFS-enabled multicore processors. The scheme provides the tolerance of a permanent fault with the primary-backup task model. Also the scheme reduces the energy consumption of real-time tasks with the fully overlapped execution between each primary task and its backup task, whereas most of previous methods tried to minimize the overlapped execution between the two tasks. In order to the leakage energy loss of idle cores, the scheme activates a part of available cores with rarely used cores powered off. Evaluation results show that the proposed scheme saves up to 82% energy consumption of the previous method.

Active-Active 방식의 DNS 서버의 이중화 구축 및 결함내성 시험 (Foundation Techniques and Fault-tolerance Tests of Active-Active Duplicated Domain Name Servers)

  • 최재원
    • 한국정보통신학회논문지
    • /
    • 제17권1호
    • /
    • pp.90-100
    • /
    • 2013
  • 본 논문에서는 기존의 Active-Standby 방식의 이중화가 아닌 Active-Active 방식의 DNS (Domain Name System) 이중화에 관해 연구하였다. Active-Active 방식의 DNS 이중화를 위해 1, 2차 DNS 서버 간에는 rsync와 crontab을 이용하여 주기적으로 복사하여 동일한 상태를 유지하고, 1차 혹은 2차 DNS 서버가 장애로 인해 정지되더라도 살아 있는 DNS 서버가 계속해서 서비스를 지속하도록 하였다.

An Efficient Implementation of Tornado Code for Fault Tolerance

  • Lei, Jian-Jun;Kwon, Gu-In
    • 한국공간정보시스템학회 논문지
    • /
    • 제11권2호
    • /
    • pp.13-18
    • /
    • 2009
  • This paper presents the implementation procedure of encoding and decoding algorithms for Tornado code that can provide fault tolerance for storage and transmission system. The degree distribution satisfying heavy tail distribution is produced. Based on this distribution, a good random irregular bipartite graph is attained after plenty of trails. Such graph construction is proved to be efficient, and the experiments also demonstrate that the implementation obtains good performance in terms of decoding overhead.

  • PDF