• 제목/요약/키워드: FIR filter design

검색결과 172건 처리시간 0.024초

Fir filter를 이용한 MFC 수신기의 설계 (A study on the MFC-Receiver design by using the fir filter)

  • 김철기;신동찬
    • 한국음향학회지
    • /
    • 제4권2호
    • /
    • pp.3.2-3.2
    • /
    • 1985
  • 본 논문은 전 전자식 교환기에 사용되는 MFC 수신기를 설계하기 위해서 FIR-Filter를 사용한 논문이다. FIR-filter를 설계함에 있어서, Remetz Algorithm을 사용한 Mellellan의 방식이 적용되었으며 인접주파수를 정확히 구분하기 위하여 85차의 고차필터를 설계하였고, 필터의 출력 데이터 15개의 합으 로써 각 주파수에 대한 판별값으로 정하였다. 인접 주파수를 구분하는 출력 power의 결과는 최근의 FGT-MFC 수신기의 출력 power의 결과와 비교 하였을 때, S/N 비면에서 5dB 이상의 향상을 보였으 며, 133개의 입력데이타를 사용하는 FGT-MFC 수신기보다 4.2ms 빠른 응답특성을 나타냈다.

Fir filter를 이용한 MFC 수신기의 설계 (A study on the MFC-Receiver design by using the fir filter)

  • 김철기;신동찬
    • 한국음향학회지
    • /
    • 제4권3호
    • /
    • pp.3-7
    • /
    • 1985
  • 본 논문은 전 전자식 교환기에 사용되는 MFC 수신기를 설계하기 위해서 FIR-Filter를 사용한 논문이다. FIR-filter를 설계함에 있어서, Remetz Algorithm을 사용한 Mellellan의 방식이 적용되었으며 인접주파수를 정확히 구분하기 위하여 85차의 고차필터를 설계하였고, 필터의 출력 데이터 15개의 합으 로써 각 주파수에 대한 판별값으로 정하였다. 인접 주파수를 구분하는 출력 power의 결과는 최근의 FGT-MFC 수신기의 출력 power의 결과와 비교 하였을 때, S/N 비면에서 5dB 이상의 향상을 보였으 며, 133개의 입력데이타를 사용하는 FGT-MFC 수신기보다 4.2ms 빠른 응답특성을 나타냈다.

  • PDF

이산신호의 보간을 위한 혼성 FIR/IIR필터에 의한 다상회로의 설계 (Design of the Polyphase Network for the Interpolation of Discrete Signals with the Hybrid FIR/IIR Digital Filter)

  • 박종연
    • 한국통신학회논문지
    • /
    • 제8권2호
    • /
    • pp.43-47
    • /
    • 1983
  • FIR필터와 IIR필터를 각각 독립적으로 설계하여 결합한 혼성 FIR/IIR필터에 의하여 이산신호의 보간을 위한 다상회로를 설계하였다. 제안된 다상회로는 백색 가우시안 잡음을 이용한 평가방법을 통하여 이산신호의 보간 필터로서의 유용성이 확인되었다.

  • PDF

[ $H_2/H_{\infty}$ ] FIR Filters for Discrete-time State Space Models

  • Lee Young-Sam;Han Soo-Hee;Kwon Wook-Hyun
    • International Journal of Control, Automation, and Systems
    • /
    • 제4권5호
    • /
    • pp.645-652
    • /
    • 2006
  • In this paper a new type of filter, called the $H_2/H_{\infty}$ FIR filter, is proposed for discrete-time state space signal models. The proposed filter requires linearity, unbiased property, FIR structure, and independence of the initial state information in addition to the performance criteria in both $H_2$ and $H_{infty}$ sense. It is shown that $H_2,\;H_{\infty}$, and $H_2/H_{\infty}$ FIR filter design problems can be converted into convex programming problems via linear matrix inequalities (LMIs) with a linear equality constraint. Simulation studies illustrate that the proposed FIR filter is more robust against temporary uncertainties and has faster convergence than the conventional IIR filters.

면적 절약형 고속 FIR 필터의 설계 및 응용 (An Area Efficient High Speed FIR Filter Design and Its Applications)

  • 이광현;임종석
    • 대한전자공학회논문지SD
    • /
    • 제37권11호
    • /
    • pp.85-95
    • /
    • 2000
  • FIR 디지털 필터는 DSP에서 사용되는 중요한 회로 중에 하나이며, 보다 효율적인 연산을 위한 여러 가지 구조가 제안되었다. 본 논문에서는 필터 연산을 고속으로 수행하면서도 면적을 줄일 수 있는 필터 구조를 제안한다. Transposed 구조를 적용하여, 고속의 연산이 가능토록 하는 기본 구조를 사용하였다. 여기에, 이중 경로 레지스터 라인이라는 두 개의 연산 패스가 존재하여 다양한 종류의 필터 연산이 가능하며, 이 필터를 연속적으로 이어 사용할 수 있는 cascade 구조도 지원한다. Truncated Booth 곱셈기라는 면적 절약형 곱셈기를 사용하여 회로 크기를 줄일 수 있었다. 이중 경로 레지스터 라인과 truncated 곱셈기를 사용하여 주어진 조건에 최적화된 필터를 설계할 경우에 회로의 크기가 더 줄어 들수 있음을 확인하였다.

  • PDF

재귀 구조에 기반한 FIR 디지털 필터의 설계 (Design of a Recursive Structure-based FIR Digital Filter)

  • Jae-Jin Lee;David Tien;Gi-Yong Song
    • 융합신호처리학회논문지
    • /
    • 제5권2호
    • /
    • pp.159-164
    • /
    • 2004
  • 본 논문은 Top-Down 설계방식에서 동작 레블과 로직 레블에서 동일한 구조를 가지는 새로운 FIR 디지털 필터의 설계 방법론을 제안한다. 제안되는 설계 방법론은 승산이 컨벌루션-carrying의 형태로 표현되어지며, 이것은 결과적으로 로직 레블의 승산을 동작 레벨의 컨벌루션과 같은 구조로 구현할 수 있다는 연구에 기반한 것이다. 재귀 구조에 기반한 FIR 디지털 필터의 예를 보이기 위해 본 논문에서는 L 개의 탭을 가지는 전치형과 시스톨릭 FIR 필터의 구현에 대해 기술한다. 제안된 FIR 디지털 필터는 하나의 컨벌루션 구조의 재귀적 사용과 2개의 1-비트 입/출력 포트만으로 구성될 수 있으므로 매우 규칙적이고 간결한 구조를 가진다.

  • PDF

주파수영역 오차함수의 모델링과 분석을 통한 제로위상 FIR 필터 설계 (Design of Zero-phase FIR Filters Through the Modeling and Analysis of A Frequency-domain Error Function)

  • 전준현
    • 한국통신학회논문지
    • /
    • 제36권7C호
    • /
    • pp.451-458
    • /
    • 2011
  • MAXFLAT(maximally flat) FIR필터 설계는 폐쇄형 솔루션을 제공하는 장점이 있으나 설계의 정확성을 위하여 평탄차수를 정확하고 효율적으로 결정하는 문제가 아직 남아 있다. 본 논문에서는 폐쇄형 솔루션에서 주파수영역 오차함수를 모델링하고 분석하므로 써 직접적이고 정확하게 평탄차수를 결정하는 방법을 제안하였다. 마지막으로 주피수영역 오차함수를 바탕으로 제안한 차단주파수와의 최소거리 방식이 기존의 Herrmann 방식에 비해 매우 정확하고 효율적이라는 것을 입증하였다.

Zynq SoC를 이용한 초음파 신호처리 시스템 HW/SW co-design (HW/SW Co-design For an Ultrasonic Signal Processing System Using Zynq SoC)

  • 임병규;강문호
    • 전자공학회논문지
    • /
    • 제51권8호
    • /
    • pp.148-155
    • /
    • 2014
  • 본 연구에서는 Xilinx의 Zynq SoC(system on chip)를 이용하여 초음파신호의 포락선을 검출하기 위한 신호처리 시스템을 설계하였다. 설계 툴로 Vivado IDE(integrated design environment)를 이용하여, 초음파 신호처리를 위한 전체 과정을 계층적 블록의 형태로 설계하였다. 제안된 시스템은 Zynq-7010의 내장 ADC, FIR(finite impulse response) 밴드패스 필터, 절대값 계산모듈, FIR 로우패스 필터 및 Kalman 필터 등으로 구성되며, 최종 단으로서 FIR 로우패스 필터를 사용하는 HW design 방식과 Kalman 필터를 사용하는 HW/SW co-design 방식에 대해 성능과 유효성을 비교하였다. 비교결과, 포락선 검출 성능에 있어서는 두 방식이 서로 유사한 특성을 갖지만, 시스템 개발에 소요되는 시간 측면에서는 HW/SW co-design 방식이 HW design 방식에 비해 훨씬 더 효율적임이 확인되었다.

고차 창함수 기반의 디지털필터 설계에 관한 연구 (A Study on Digital Filter Design based on High-order Window Function)

  • 배상범;김남호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 추계학술대회
    • /
    • pp.973-976
    • /
    • 2009
  • 디지털 신호처리 기술은 통신을 비롯한 다양한 분야에서 이용되고 있으며, 이러한 신호처리를 위해 사용되는 대표적인 필터에는 FIR 디지털 필터가 있다. 그리고 FIR 디지털 필터를 설계함에 있어서, 이상적인 필터에 대한 계수 절단 과정에서 발생하는 깁스현상(Gibbs phenomenon)을 감소시키기 위해, 창함수를 사용한다. 따라서, 본 논문에서는 디지털 필터의 성능을 향상시키기 위해, 고차의 창함수를 적용하였으며, 시뮬레이션에서 최대부엽의 크기와 천이 특성을 이용하여 기존의 창함수와 비교하였다.

  • PDF

ECG 신호의 잡음 제거를 위한 실시간 FIR 필터의 설계 (Design of real time FIR filter for removal of noise in ECG)

  • 황선철;이경중;이명호
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1987년도 한국자동제어학술회의논문집; 한국과학기술대학, 충남; 16-17 Oct. 1987
    • /
    • pp.690-693
    • /
    • 1987
  • Base-line wandering and 60Hz noise in ECG are removed by linear phase FIR filter. The important problem in FIR filtering is to reduce the number of impulse response coefficients. It can be reduced by symmetrical impulse response. The ripple is improved by window function .omega.(n). And the determination of filter accuracy is proposed by PRD(percent rms difference) algorithm.

  • PDF