• 제목/요약/키워드: FHD

검색결과 78건 처리시간 0.034초

Recent LCD driving technologies for stereoscopic FHD 3D display system

  • Choi, Hee-Jin;Lee, Jun-Pyo;Kim, Jung-Won;Kim, Seon-Ki;Kim, Nam-Deog
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2009년도 9th International Meeting on Information Display
    • /
    • pp.438-440
    • /
    • 2009
  • In this paper, we describe the latest LCD driving technology which helps to realize the stereoscopic 3D display system with FHD resolution by using the 240Hz LCD panel. The 240Hz LCD system has two times more data than current 120Hz and can cover the crosstalk due to the progressive scan.

  • PDF

FHD법에 의한 $B_2O_3-P_2O_5-SiO_2$ 실리카막의 효과적인 $P_2O_5$ 도핑 (The Effective $P_2O_5$ Doping into $B_2O_3-P_2O_5-SiO_2$ Silica Layer Fabrication by Flame Hydrolysis Deposition)

  • 심재기;이윤학;성희경;최태구
    • 한국세라믹학회지
    • /
    • 제35권4호
    • /
    • pp.364-370
    • /
    • 1998
  • 광집적회로용 평면도파로를 구현하기 위한 $B_2O_3-P_2O_5-SiO_2$ 실리카 광도파막을 실리콘 기판위에 FDH(Flame Hydrolysis Depositon)법으로 제조하여 미립자의 미세구조, 실리카막의 굴절률과 조성을 고찰하였다. FHD법에서 도펀트(dopant)물질로, $B_1\;P_1\;Ge$ 등의 산화물이 사용되며, $B_1$ Ge 산화물의 경우 $SiO_2$와의 결합특성이 우수하여 비교적 도핑(doping)이 용이하지만 P의 경우 $P_2O_5$의 낮은 융점에 의한 증발 등으로 효과적인 도핑이 어렵다. 수직형 FHD 토치를 사용하고 화염온도, 기판온도, 토치와 기판간의 거리를 최적화하여 P 농도가 3.3 Wt%이상이고 고밀화 온도가 $1180^{\circ}C$ 이하인 양질의 실리카막을 얻었다. 실리카막의 굴절률은 $1.55\;\mu\textrm{m}$ 파장에서 $1.4480{\pm}1{\times}10^{-1}$로 측정되었으며, $22{\pm}1\;\mu\textrm{m}$의 두께를 보였다.

  • PDF

FHD 공정으로 제조한 실리카 막의 저온 고밀화 (Low Temperature Consolidation of Silica Film by Flame Hydrolysis Deposition)

  • 김태홍;윤기현
    • 한국세라믹학회지
    • /
    • 제39권3호
    • /
    • pp.278-285
    • /
    • 2002
  • 화염가수분해증착(FHD : Flame Hydrolysis Deposition)공정으로 평면형 광수동소자를 구현하기 위한 1050$^{\circ}C$의 저온에서 실리카(silica)막을 형성하였다. 본 연구는 실리카 막을 저온에서 형성하기 위하여 B, P 의 함량을 증가시키면서 고밀화 온도 변화 및 고밀화 분위기에 따른 미세구조의 변화 등 고밀화 영향과 광학적 특성을 관찰하였다. He 분위기에서 고밀화한 경우 적정 고밀화 온도를 1050$^{\circ}C$까지 낮출 수 있었고, 그 결과 표면조도(Surface Roughness)가 5.6nm인 균질한 실리카 막을 저온에서 형성할 수 있었다.

WENO 방법을 이용한 UHD TV 화질 개선 (WENO methodology for UHD TV Image Quality Improvement)

  • 이덕균;박지은
    • 디지털융복합연구
    • /
    • 제16권4호
    • /
    • pp.149-155
    • /
    • 2018
  • FHD(Full High Definition Television)의 시대를 지나 UHD(Ultra High Definition Television) 시대를 맞이하였다. 두 TV에서 화소(Pixel)수의 차이에 따라 발생하는 문제에 대하여 이야기하고 이를 개선할 수 있는 방법을 도입하고자 한다. 이 방법은 WENO(Weighted Essential Non-Oscillation)으로 주어진 영상(Image)에 적합한 보간법을 시행하는 방법이다. 이를 통하여 영상의 왜곡현상을 줄이고 보다 나은 화질을 보장할 수 있다. 따라서 예전에 만들어진 영상물을 UHD TV로 시청하려고 할 때 WENO 방법론을 활용하면 화소수에 따른 화질의 저하 없이 UHD TV의 고화질을 누릴 수 있다.

광증폭기 응용을 위한 Er 첨가 실리카 유리 박막의 제조 (The fabrication of Er-doped silica film for optical amplifier)

  • 김재선;신동욱;정선태;송영휘
    • 한국재료학회지
    • /
    • 제11권5호
    • /
    • pp.385-392
    • /
    • 2001
  • 집적형 광증폭기는 대량생산이 용이하고. 단일 칩에 다기능의 광소자를 집적할 수 있다는 장점 때문에 활히 연구되어져 왔다. 본 연구에서는 수동형 집적광소자의 제작에 사용되는 화염가수분해증착법 (FHD)을 이용하여 실리콘 (Si) /실리카 ($SiO_2$) 광도파막을 제작하고, 이 박막에 Solution Doping 법을 이용하여 $Er^{3+}$ 를 첨가하여 광증폭 매질을 제작하는 연구를 수행하였다.

  • PDF

FHD공정에서 Co-sintering에 의한 광민감성 평면형 광도파로의 제작 및 광특성 (Fabrication and optical properties of planar waveguide with photosensitivity by co-sintering during FHD process)

  • 정우영;유성우;백운출;한원택
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2002년도 하계학술발표회
    • /
    • pp.40-41
    • /
    • 2002
  • 광 집적회로의 필요성에 의해 평면형 광소자의 개발이 다각도로 연구되고 있다. 그 중 유리의 광민감성을 이용한 것으로 직접 UV를 조사하여 광도파로를 만드는 방법이 최근 관심을 얻고 있다. 이러한 direct UV-writing 방법을 이용한 경우는 광도과로를 위한 식각 과정을 거치지 않고도 광도파로를 제작할 수 있는 장점이 있다. UV-writing을 이용한 광도파로 형성을 위해서는 undercladding층, core층, overcladding층으로 이루어진 구조의 박막을 제조해야 하며, 특히 빛이 도파되는 core 부분은 UV 조사에 따라 굴절률이 증가하는 광민감성이 높은 물질로 구성되어야 한다. UV조사에 따라 굴절률이 증가하는 광민감성이 높은 물질로 구성되어야 한다. (중략)

  • PDF

Cost Effective 60Hz FHD LCD with 800Mbps AiPi Technology

  • Nam, Hyoung-Sik;Oh, Kwan-Young;Kim, Seon-Ki;Kim, Nam-Deog;Berkeley, Brian H.;Kim, Sang-Soo;Lee, Yong-Jae;Nakajima, Keiichi
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.677-680
    • /
    • 2008
  • AiPi technology incorporates an embedded clock and control scheme with a point-to-point bus topology, achieving the smallest possible number of interface lines between a timing controller and source drivers. A 46" AiPi-based 10-bit FHD prototype requires only 20 interface lines, compared to 38 lines for mini-LVDS. The measured maximum data rate per one data pair is more than 800Mbps.

  • PDF

Ultra-slim LCD TV module using edge-lit LED backlight system

  • Kim, Woo-Jun;Cho, Joo-Woan;Yeo, Dong-Min;Ye, Byoung-Dae;Seo, Dong-Jin;Choi, Jin-Sung;Jang, Tae-Seok
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.214-217
    • /
    • 2008
  • We present an ultra-slim LCD module for 40-inch FHD TV. By employing edge-lit backlight system, module thickness of 10mm is achieved. To satisfy the luminance spec of 450 nits in FHD resolution, it is critical to adopt high efficient LED and optical components.

  • PDF

A Cost-effective 60Hz FHD LCD Using 800Mbps AiPi Technology

  • Nam, Hyoung-Sik;Oh, Kwan-Young;Kim, Seon-Ki;Kim, Nam-Deog;Kim, Sang-Soo
    • Journal of Information Display
    • /
    • 제10권1호
    • /
    • pp.37-44
    • /
    • 2009
  • AiPi technology incorporates an embedded clock and control scheme with a point-to-point bus topology, thereby having the smallest possible number of interface lines between a timing controller and column drivers. A point-to-point architecture boosts the data rate and reduces the number of interface lines, because impedance matching can be easily achieved. An embedded clock and control scheme is implemented by means of multi-level signalling, which results in a simple clock/data recovery circuitry. A 46" AiPi-based 10-bit FHD prototype requires only 20 interface lines, compared to 38 lines for mini-LVDS. The measured maximum data rate per data pair is more than 800 Mbps.

FHD@240Hz 디스플레이 시스템을 위한 JPEG 기반 정지영상 코덱의 구조 (JPEG-based Still Image Codec Architecture for Display Systems at FHD@240Hz)

  • 박현상
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2011년도 추계학술대회
    • /
    • pp.117-120
    • /
    • 2011
  • 240 Hz 이상의 높은 프레임율을 가지는 LCD 기반 평판 FHD급 디스플레이 시스템은 높은 프레임율로 인하여 디스플레이 패널로 전송해야하는 유효한 데이터율이 1.9GB/s까지 이르게 되며, 수평/수직 동기를 감안하면 2GB/s 이상의 데이터 전송 대역이 필요하다. DRAM을 이용하여 이런 데이터 대역폭을 제공하려면 다수의 메모리 장치를 사용해야하기 때문에, 비용 상승, 전력소모량 증가 등의 문제를 야기한다. 이런 문제를 해결하기 위하여 본 논문에서는 JPEG 기반의 정지 영상 압축 시스템을 제안한다. 제안한 시스템은 8개의 디코더가 동시에 동작하는 구조를 가지고 있으며, 단일 데이터 열로부터 8개의 데이터 열을 용이하게 구분할 수 있도록 128-bit 데이터에 정렬된 64-bit 마커를 사용한다. 제안한 64-bit 마커는 마커 에뮬레이션을 야기하지 않도록 설계되었기 때문에, 인코더와 디코더의 구현 복잡도를 낮출 수 있고 단일 데이터열을 8개의 데이터열로 분리하는 작업을 매우 용이하게 한다.

  • PDF