• 제목/요약/키워드: Error amplifier

검색결과 311건 처리시간 0.026초

OFDM 시스템에서 PAPR 감소를 위한 PTS 기법의 성능개선 (Improving the PTS Method for the PAPR Reduction in the OFDM System)

  • 김동식;곽민길;조형래
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제34권8호
    • /
    • pp.1165-1171
    • /
    • 2010
  • OFDM(Orthogonal Frequency Division Multiplexing) 통신 시스템은 단일 반송파를 사용해 정보를 전송하는 대신, 주파수의 직교성을 활용하여 정보 전송률이 낮은 다수의 부반송파로 나누어 전송하므로 주파수 사용 효율과 고속의 데이터 전송에서 우수한 특성을 가지는 기술이다. 그러나 OFDM 신호는 단일 반송파 전송방식에 비하여 PAPR(Peak-to-Average Power Ratio)이 증가하는 문제점이 있다. PAPR이 증가하면 RF 증폭기가 비선형적으로 동작하게 되어 효율이 감소하게 된다. 따라서 OFDM에서는 PAPR을 감쇄시키기 위하여 다양한 기법들이 사용되고 있다. 본 논문에서는 PTS(Partial Transfer Sequence) 기법의 단점인 많은 수의 IFFT(Inverse Fast Fourier Transform) 로 인한 연산의 복잡도가 급격하게 증가하는 부분을 개선하기위해 기존의 PTS 기법을 개선하여 두 개의 임계 레벨을 가지는 PTS 기법을 제안하였다. PAPR 값을 비교 분석한 결과, 기존의 PTS 기법과 근사한 BER(Bit Error Rate) 특성을 유지하면서 연산량을 크게 개선시킬 수 있음을 확인 하였다.

직접구동 평면 다관절 로봇의 동역학적 모델에 따른 피드포워드 제어의 실험적 평가 (Experimental Evaluation of Feedforward Control Based on the Dynamic Models of A Direct Drive SCARA Robot)

  • 홍윤식;강봉수;김수현;박기환;곽윤근
    • 대한기계학회논문집A
    • /
    • 제20권1호
    • /
    • pp.146-153
    • /
    • 1996
  • A SCARA type direct drive robot which can be used in the assembly operation was designed and manufactured. Graphite fiber epoxy composite material was used in the fabrication of the robot arm structure in order to improve the speed of the robot arm with a high damping effect. For model-based control and sensitivity analysis of system parameters, the dynamic model of robot arm and drive servo amplifier parameters such as equivalent gains of PWM driver and velocity gains of servo system were estimated from frequency response tests. The complete dynamic model for overall robot system was used in the simulation of the open-loop control. The simulation results agreed reasonably well to the experimental results. The feedforward control using the dynamic models improved the trajectory tracking performance, decreasing the tracking error by factor of three compared with PID control. This study found that the inverse dynamic model of the robot arm including the drive servo system showed better performances than the case of arm dynamic model only.

휴대기기용 LED 백라이트를 위한 감압형 DC-DC 변환기 설계 (Design of a DC-DC Step-Down Converter for LED Backlight of Mobile Devices)

  • 손현식;이민지;박원경;송한정
    • 한국산학기술학회논문지
    • /
    • 제15권3호
    • /
    • pp.1700-1706
    • /
    • 2014
  • 본 논문에서는 휴대기기용 LED 백라이트를 위한 감압형 DC-DC 변환기를 제안한다. 제안하는 변환기는 4 MHz의 높은 주파수에서 동작하며, 이것은 파워 스테이지와 컨트롤 블록의 수동소자의 면적 감소효과를 가진다. 파워스테이지는 인덕터와 출력 커패시터, 파워트랜지스터, 피드백 저항으로 이루어지며, 컨트롤 블록은 펄스폭 변조기, 오차증폭기, 오실레이터 등으로 이루어진다. 회로는 $0.35{\mu}m$ 1-poly 4-metal BCD 공정을 사용하여 설계 검증 및 레이아웃 하였다. SPICE 모의 실험 결과 시비율이 0.4 이고, 입력전압이 3.7 V 일 때, 1.8 V의 출력 전압을 가지며, 출력전류는 100 mA를 가진다. 제안하는 회로는 기존의 25~50 mA보다 큰 출력을 나타내어 고휘도의 LED 센서 구동이 가능할 것으로 보이며, 4 MHz의 스위칭 주파수를 사용하여, 변환기의 실장 면적이 종래에 비하여 30 % 정도의 감소가능할 것으로 보인다.

Subcircuit를 이용한 DC-DC 컨버터 시스템의 피드백 제어루프 설계 (Feedback Control Loop Design of DC-DC Converter Systems Using Subcircuit)

  • 권순걸;이수호
    • 융합신호처리학회논문지
    • /
    • 제8권2호
    • /
    • pp.113-118
    • /
    • 2007
  • 본 논문은 Pspice의 Subcircuit을 이용한 새로운 DC-DC 컨버터시스템의 피드백 제어루프 설계 방법을 제안하였다. 제안한 피드백 제어루프 설계 방식의 절차는 DC-DC 컨버터의 소신호 모델링을 기반으로 하여 Pspice의 Subcircuit으로 프로그램 하였다. 이를 위해 ABM(Analog Behavioral Modeling)을 사용하였다. ABM은 시뮬레이터에서 프로그래밍 언어로 사용 될 수 있고 수식을 전기적 회로로 나타낼 수 있으므로 방정식의 모든 변수를 전압으로 변환 할 수 있었다. Subcircuit을 사용하여 Pspice의 DC 해석으로 오차보상기의 회로 소자 값을 쉽게 얻을 수 있었다. 개발 방법을 자세히 기술하였으며 응용 예제로 제안한 DC-DC 컨버터 피드백 설계 방법의 효과를 입증하였다. PWM기법을 이용한 컨버터회로는 인덕터 전류가 연속인 연속전류모드를 적용하여 평균화 및 선형화 전류기법을 사용하여 Buck 컨버터의 제어신호를 구하였다. 극점과 영점을 선정하는 방법으로 K-계수법을 적용하였으며, 이와 같은 설계절차는 일반적으로 안정한 성능을 얻을 수 있었다.

  • PDF

PWM/PFM 모드를 이용한 모바일용 벅 변환기 설계 (Design of the DC-DC Buck Converter for Mobile Application Using PWM/PFM Mode)

  • 박리민;정학진;유태경;윤광섭
    • 한국통신학회논문지
    • /
    • 제35권11B호
    • /
    • pp.1667-1675
    • /
    • 2010
  • 본 논문에서는 무선 휴대 장치의 전력공급을 위해 적용 가능한 고효율 PWM/PFM 모드 DC-DC벅 변환기를 제안한다. 휴대성 확보를 위한 간소화된 보상회로를 사용하고, 휴대장치의 대기 모드 및 저부하에서 높은 효율을 갖도록 설계하였다. 휴대 장치 동작 시간의 대부분을 차지하는 대기모드(저부하: 60mA이하) 및 저부하에서의 고효율 동작을 해서 PFM 동작 모드의 제어를 위해서 상대머신을 설계하였다. 칩 측정 결과 동작모드별로 PWM은 93%, PFM은 92.3%의 최대효율을 확인하였다. 측정된 출력 리플전압은 10mV 이하로 나타났다. 제안된 벅 변환기는 $0.35{\mu}m$ CMOS 공정으로 제작하였으며, 3.3V ~ 2.5V의 입력전압을 받아서 1.8V의 전압을 출력하였다.

TP 케이블을 이용하는 이더넷 수신기를 위한 디지털 신호 처리부 설계 (Design of Digital Signal Processor for Ethernet Receiver Using TP Cable)

  • 홍주형;선우명훈
    • 한국통신학회논문지
    • /
    • 제32권8A호
    • /
    • pp.785-793
    • /
    • 2007
  • 본 논문에서는 TP 케이블을 이용하여 100Mbps의 전송 속도를 지원하는 100Base-TX Ethernet 수신기의 디지털 신호 처리부를 제안하였다. 제안하는 디지털 신호 처리부는 자동 이득 조절기, 심볼 동기 복원기, 적응 등화기, BLW 보정기로 구성되어 있으며 초기 위상에 상관없이 150m까지 $10^{-12}BER$이하의 성능을 보였다. 제안하는 신호 처리부는 일부 블록을 제외한 모든 부분을 디지털로 구현하였으며 적응 등화기와 BLW 보정기 연동 구조는 기존의 적응 등화기 에러 값을 이용하는 구조에 비하여 MSE가 약 1dB정도의 성능 향상을 가져왔다. 설계한 디지털 신호 처리부는 Verilog-HDL로 구현되었으며 삼성 $0.18{\mu}m$ 라이브러리를 사용하여 합성 결과 동작 속도는 7.01ns 이며 총 게이트 수는 128.528 게이트였다.

포토다이오드의 정전용량에 따른 버스트모드 광 수신소자의 수신감도 연구 (Study on Sensitivity of Burst-Mode Optical Receiver Depending on Photodiode Capacitance)

  • 이정문;김창봉
    • 한국광학회지
    • /
    • 제19권5호
    • /
    • pp.343-348
    • /
    • 2008
  • 본 논문은E-PON용 버스트모드 광 수신소자를 개발하여 FTTH의 상용화에 기여하고자 연구되었다. 수신소자는 1.25 Gb/s 데이터 전송속도에서 E-PON의 10, 20 Km OLT Rx규격에 만족할 수 있도록 수신감도를 향상 시키기 위해 정전용량을 최소화하여 제작하였다. 수신감도는 비트 오류율이 $10^{-12}$이고 PRBS가 $2^5-1$일 때 -26 dBm, loud/soft ratio는 23 dB으로 측정되었다. Preamble time과 guard time은 각각 102.4 ns(128 bit)로 설정하였다. 일반적으로 광 수신소자에 주로 사용되는 정전용량이 0.53 pF인 포토다이오드와 정전용량이 최소화된 0.26 pF인 포토다이오드를 비교한 결과 정전용량이 0.26 pF인 포토다이오드로 제작된 버스트모드 광 수신소자 가 수신감도는 0.7 dBm, 대역폭은 190 MHz 더 향상되었다.

Implementation and Performance Analysis of Multi-GNSS Signal Collection System using Single USRP

  • Park, Kwi Woo;Choi, Yun Sub;Lee, Min Joon;Lee, Sang Jeong;Park, Chansik
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제5권1호
    • /
    • pp.11-20
    • /
    • 2016
  • In this paper, a system that can collect GPS L1 C/A, GLONASS G1, and BDS B1I signals with single front-end receiver was implemented using a universal software radio peripheral (USRP) and its performance was verified. To acquire the global navigation satellite system signals, hardware was configured using USRP, antenna, external low-noise amplifier, and external oscillator. In addition, a value of optimum local oscillator frequency was selected to sample signals from three systems with L1-band with a low sampling rate as much as possible. The comparison result of C/N0 between the signal collection system using the proposed method and commercial receiver using double front-end showed that the proposed system had 0.7 ~ 0.8dB higher than that of commercial receiver for GPS L1 C/A signals and 1 ~ 2 dB lower than that of commercial receiver for GLONASS G1 and BDS B1I. Through the above results, it was verified that signals collected using the three systems with a single USRP had no significant error with that of commercial receiver. In the future, it is expected that the proposed system will be combined with software-defined radio (SDR) and advanced to a receiver that has a re-configuration channel.

저전압 고선형 바이폴라 OTA와 이를 이용한 IF 대역통과 필터 (Low-voltage high-linear bipolar OTA and its application to IF bandpass Filter)

  • 정원섭;손상희
    • 대한전자공학회논문지SD
    • /
    • 제44권7호통권361호
    • /
    • pp.37-44
    • /
    • 2007
  • GSM 셀룰러폰을 위한 저전압 고선형 바이폴라 OTA와 이룡 이용한 IF bandpass filter(BPF)를 제안하였다. OTA는 저전압 선형 transconductor, translinear 전류이득 셀, 그리고 3개의 전류 미러로 구성 되어있다. BPF는 2개의 동일한 2차 BPF를 직렬 연결한 형태인데, 2차 BPF는 저항과 커패시터 그리고 2개의 OTA와 커패시터로 된 ground simulated inductor로 구성되어 있다. 8GHz bipolar transistor-array를 사용한 SPICE 시뮬레이션에서는 1mS의 transconductance의 OTA가 ${\pm}2%$ 이하의 선형 오차와 ${\pm}2\;V$에서 ${\pm}0.65\;V$이상의 선형범위를 가짐을 보여준다. transconductor의 온도계수는 $-90ppm/^{\circ}C$이하이다. BPF는 중심 주파수는 $85MHz\;Q$값은 80이 되도록 설계하였다. 중심주파수에서의 온도계수는 $-182ppm/^{\circ}C$이고, BPF의 소비전력은 128mW 이다.

차동 부호화된 MultiPhase Clipped MultiCode CDMA 시스템의 수신 성능 개선을 위한 다중 심볼 차동 검출 방식 연구 (Multiple-Symbol Differential Detection Scheme of Differentially Encoded MultiPhase Clipped MultiCode CDMA System)

  • 이병하;안철용;김동구;조진웅
    • 한국통신학회논문지
    • /
    • 제28권10A호
    • /
    • pp.807-815
    • /
    • 2003
  • MultiCode-CDMA(MC-CDMA) 시스템은 채널수가 증가할수록 신호의 PAPR(Peak to Average Power Ratio)이 증가하게 되어 증폭기의 비선형 특성에 의해 시스템 성능이 열화된다. MultiPhase Clipped MultiCode CDMA(MP-CDMA)[1] 시스템은 이러한 증폭기의 비선형 특성에 의한 시스템 성능 열화를 상쇄한다. 본 논문에서는 변조방식을 MPSK가 아닌 차동 부호화된 MPSK 방식을 사용했고 이렇게 변형된 시스템을 DMP-CDMA 시스템이라고 부를것이다. 차동 검출 방식을 적용한 DMP-CDMA 시스템은 위상 보정을 위한 모듈이 필요없고, 파일럿(pilot) 신호를 위한 추가적인 데이터 전송이 필요 없다는 장점을 가진다. 그러나 동기 검출을 사용한 시스템에 비해서 약 4.0dB의 성능열화를 보인다. 차동 검출 방식을 사용한 DMP-CDMA 시스템의 성능 열화를 보상하기 위해서 다중 심볼 차동 검출 방식을 적용한 결과 차동 검출 방식에 비해서 약 3.6dH의 성능 개선 효과를 보았다.