• 제목/요약/키워드: Electronic packaging technology

검색결과 297건 처리시간 0.028초

세라믹 적층공정을 이용한 UWB Filter 구현에 관한 연구 (Implementation of UltraWideband Filter using Ceramic Multilayer Configuration)

  • 유찬세;이중근;이우성;강남기
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.45-46
    • /
    • 2006
  • An ultrawide bandpass filter with sharp rejection and wider stopband is designed and implemented using multilayer ceramic configuration. The proposed filter is composed of a broadside coupled structure and a ring type filter with an embedded stripline stub. The measured results show that the fractional bandwidth and upper stopband of the proposed filter are 106 % and better than -30 dB, respectively. The insertion loss is less than 1 dB, and group delay is less than 0.3 ns in the passband. In addition, ring and broadside coupled gap structures are characterized and compared to the proposed structure.

  • PDF

Thin and Hermetic Packaging Process for Flat Panel Display Application

  • Kim, Young-Cho;Jeong, Jin-Wook;Lee, Duck-Jung;Choi, Won-Do;Lee, Sang-Geun;Ju, Byeong-Kwon
    • Journal of Information Display
    • /
    • 제3권1호
    • /
    • pp.11-16
    • /
    • 2002
  • This paper presents a study on the tubeless Plasma Display Panel (PDP) packaging using glass-to-glass electrostatic bonding with intermediate amorphous silicon. The bonded sample sealing the mixed gas with three species showed high strength ranging from 2.5 MPa to 4 MPa. The glass-to-glass bonding for packaging was performed at a low temperature of $180^{\circ}C$ by applying bias of 250 $V_{dc}$ in ambient of mixed gases of He-Ne(27 %)-Xe(3 %). The tubeless packaging was accomplished by bonding the support glass plate of $30mm{\times}50mm$ on the rear glass panel and the capping glass of $20mm{\times}20mm$. The 4-inch color AC-PDP with thickness of 8 mm was successfully fabricated and fully emitted as white color at a firing voltage of 190V.

분산제의 종류와 함량에 따른 $SrTiO_3$/사이클로올레핀폴리머 복합재료의 분산성 및 유전특성에 대한 연구 (Study of Dispersibility and Dielectric Properties in $SrTiO_3$/COP Composites as the kind/content of Dispersants)

  • 김준영;이진원;유명재;이우성
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.261-262
    • /
    • 2008
  • 분산제의 종류와 함량이 무기물-유기물 복합재료의 레올로지 특성 및 유전특성에 미치는 영향에 대하여 고찰하였다. 먼저 Multiple light scattering 방법을 통하여 용액의 입자 이동속도와 용액의 맑은층의 두께변화를 살펴보았으며 이를 통해 적정한 분산제의 선정 및 선정된 분산제의 함량비에 따른 무기물 분말의 분산 특성을 고찰하였다. 그리고 테이프 캐스팅을 통하여 테이프를 제작한 후 1GHz에서 유전특성을 측정하였다. 위 결과들을 통하여 분산제의 종류와 함량비에 따라 용액 및 슬러리의 특성이 다르며 적정한 분산제를 사용하여 유전상수 16.5에 유전손실 0.0058의 복합재료를 제작할 수 있었다.

  • PDF

Vacuum Packaging Technology of AC-PDP using Direct-Joint Method

  • Lee, Duck-Jung;Lee, Yun-Hi;Moon, Gwon-Jin;Kim, Jun-Dong;Choi, Won-Do;Lee, Sang-Geun;Jang, Jin;Ju, Byeong-Kwon
    • Journal of Information Display
    • /
    • 제2권4호
    • /
    • pp.34-38
    • /
    • 2001
  • We suggested new PDP packaging technology using the direct joint method, which does not need an exhausting hole and tube. The advantages of this method are simple process, short process time and time panel package. To packaging, we drew the seal line of glass frit by dispenser followed by forming the lump, which provide pumping-out path during the packaging process. And, we have performed a pretreatment of glass frit to reduce the out-gases. After which, both front and rear glass plates were aligned and loaded into vacuum packaging chamber. The 4-inch monochrome AC-PDP was successfully packaged and fully emitted with brightness of 1000 $cd/m^2$. Also, glass frit properties for pretreatment condition was investigated by AES and SEM analyses.

  • PDF

수동소자 칩 함몰공정을 이용한 Diplexer 구현에 관한 연구 (Study of Diplexer Fabrication with Embedded Passive Component Chips)

  • 윤제현;박세훈;유찬세;이우성;김준철;강남기;육종관;박종철
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.30-30
    • /
    • 2007
  • 현재 다양한 종류의 RF 통신 제품이 시장에 등장하면서 제품의 경쟁력 확보에 있어 소형화 정도가 중요한 이슈가 되고 있다. Passive Device는 RF Circuit을 제작할 때 많은 면적을 차지하고 있으며 이를 감소시키기 위해 여러 연구가 진행되고 있다. 가장 효과적인 방법으로 반도체 집적기술로 크기를 줄이는 방법이 있으나, 공정이 비싸고 제작 시간이 오래 걸려 제품개발 시간과 개발비용이 상승하게 된다. 반면에 SoP-L 공정은 PCB 제작에 이용되는 일반적인 재료와 공정을 사용하므로 개발 비용과 시간을 줄일 수 있다. SoP-L의 또 하나 장점은 다종 재료를 다층으로 구성할 수 있다는 점이다. 최근 chip-type의 Device를 PCB 기판 안에 내장하는 방법의 RF Circuit 소형화 연구가 많이 진행되고 있다. 본 연구에서는 SoP-L 공정으로 chip-type 수동소자를 PCB 기판 내에 함몰하여 수동소자회로를 구현, 분석하여 보았다. 수동소자회로는 880 MHz~960 MHz(GSM) 영역과 1.71 GHz~1.88 GHz(DCS) 영역을 나누는 Diplexer를 구성하였다. 1005 size의 chip 6개로 구현한 Diplexer를 표면실장과 함몰공정으로 제작하고 Network Analyzer로 측정하여 비교하였다. chip 표면실장으로 구현된 Diplexer는 GSM에서 최대 0.86 dB의 loss, DCS에서 최대 0.68 dB의 loss가 나타났다. 표면실장과 비교하였을 때 함몰공정의 Diplexer는 GSM 대역에서 약 0.5 dB의 추가 loss가 나타났으며 목표대역에서 0.6 GHz정도 내려갔다. 이 결과를 바탕으로 두 공정 간 차이점을 확인하고, 함몰공정으로 chip-type 수동소자를 사용하였을 때 고려해야 할 점을 분석하였다. 이를 바탕으로 SoP-L 함몰공정의 안정성을 높여서 이것을 이용한 회로의 소형화에 적용이 가능할 것으로 기대한다. 특히 능동소자의 DC Power Control에서 고용량의 수동소자를 이용할 때 집적도를 높일 수 있을 것이다.

  • PDF

WiFi용 스위치 칩 내장형 기판 기술에 관한 연구 (The Fabrication and Characterization of Embedded Switch Chip in Board for WiFi Application)

  • 박세훈;유종인;김준철;윤제현;강남기;박종철
    • 마이크로전자및패키징학회지
    • /
    • 제15권3호
    • /
    • pp.53-58
    • /
    • 2008
  • 본 연구에서는 상용화된 2.4 GHz 영역대에서 사용되어지는 WiFi용 DPDT(Double Pole Double throw) switch 칩을 laser 비아 가공과 도금 공정을 이용하여 폴리머 기판내에 내장시켜 그 특성을 분석하였으며 통상적으로 실장되는 wire 본딩방식으로 패키징된 기판과 특성차이를 분석 비교하였다. 폴리머는 FR4기판과 아지노 모토사의 ABF(Ajinomoto build up film)를 이용하여 패턴도금법으로 회로를 형성하였다. ABF공정의 최적화를 위해 폴리머의 경화정토를 DSC (Differenntial Scanning Calorimetry) 및 SEM (Scanning Electron microscope)으로 분석하여 경화도에 따라 도금된 구리패턴과의 접착력을 평가하였다. ABF의 가경화도가 $80\sim90%$일 경우 구리층과 최적의 접착강도를 보였으며 진공 열압착공정을 통해 기공(void)없이 칩을 내장할 수 있었다. 내장된 기관과 와이어 본딩된 기판의 측정은 S 파라미터를 이용하여 삽입손실과 반사손실을 비교 분석하였으며 그 결과 삽입손실은 두 경우 유사하게 나타났지만 반사손실의 경우 칩이 내장된 경우 6 GHz 까지 -25 dB 이하로 안정적으로 나오는 것을 확인할 수 있었다.

  • PDF

내장형 저항 기판의 신뢰성과 TCR 개선을 위한 후막 저항 페이스트에 관한 연구 (Thick Film Resistance Paste for Improving Reliability and TCR Properties of Embedded Resistor Board)

  • 이상명;유명재;박성대;강남기;남산
    • 마이크로전자및패키징학회지
    • /
    • 제15권1호
    • /
    • pp.27-31
    • /
    • 2008
  • 전자 부품의 소형화 요구에 따라서 기존 기판의 상부에 실장 되는 저항 소자를 감소하기 위한 방안으로 후막 저항 페이스트를 인쇄하여 저항체를 형성 한 후에 내장하는 수동소자 내장기술이 활발히 연구되고 있다. 본 연구에서는 카본 블랙과 에폭시 수지를 혼합하여 $0.35{\sim}4k{\Omega}/sq$으로 넓은 저항 범위를 가지는 저온 열경화형 후막 저항 페이스트를 제작하였으며, Ni-Cr alloy와 $SiO_2$ 분말을 첨가하여 온도에 따른 저항 변화인 TCR(Temperature Coefficient Resistivity) 값을 $100ppm/^{\circ}C$으로 개선하였다. 최종적으로 제작된 저항 페이스트를 이용하여 내장 저항 기판을 제작하였으며 온도에 변화에 따른 안정적인 저항 특성과 신뢰성을 확보 할 수 있었다.

  • PDF

Die attach 공정조건에 따른 LED 소자의 열 저항 특성 변화 (Effect of Die Attach Process Variation on LED Device Thermal Resistance Property)

  • 송혜정;조현민;이승익;이철균;신무환
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 추계학술대회 논문집
    • /
    • pp.390-391
    • /
    • 2007
  • LED Packaging 과정 중 Die bond 재료로 Silver epoxy를 사용하여 Packaging 한 후 T3Ster 장비로 열 저항 값(Rth)을 측정하였다. Silver epoxy 의 접착 두께를 조절하여 열 저항 값을 측정하였고, 열전도도 값이 다른 Silver epoxy를 사용하여 열 저항 값을 측정하였다. Silver epoxy 접착 두께가 충분하여 Chip 전면에 고루 분포되었을 경우 그렇지 않은 경우보다 평균 4.8K/W 낮은 13.23K/W의 열 저항 값을 나타내었고, 열전도도가 높은 Silver epoxy 일수록 열전도도가 낮은 재료보다 평균 4.1K/W 낮은 12K/W의 열 저항 값을 나타내었다.

  • PDF

Aerosol Deposition에 의한 Embedded Capacitor의 제조 및 특성 평가 (Product and Properties of Embedded Capacitor by Aerosol Deposition)

  • 유효선;조현민;박세훈;이규복;김형준
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.313-313
    • /
    • 2008
  • Aerosol Deposition(AD) method is based on the impact consolidation phenomenon of ceramic fine particles at room temperature. AD is promising technology for the room temperature deposition of the dielectrics thin films with high quality. Embedding of passive components such as capacitors into printed circuit board is becoming an important strategy for electronics miniaturization and device reliability, manufacturing cost reduction. So, passive integration using aerosol deposition. In this study, we examine the effects of the characteristics of raw powder on the thickness, roughness, electrical properties of $BaTiO_3$ thin films. Thin films were deposited on the copper foil and copper plate. Electrical and material properties was investigated as a change of annealing temperature. We final aim the effects of before and after of laminated on the electrical properties and suit of embedded capacitor.

  • PDF