• Title/Summary/Keyword: Electronic packaging technology

Search Result 297, Processing Time 0.036 seconds

Study of Peel Strength Property of Aluminum/Organic Composite (알루미늄/유기물 복합재료의 Peel 강도 특성에 대한 연구)

  • Kim, Jun-Young;Yoo, Myong-Jae;Kim, Seoung-Taek;Lee, Woo-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.06a
    • /
    • pp.217-218
    • /
    • 2007
  • Aluminum 분말과 고분자를 혼합하여 고분자-금속 복합재료(polymer-metal composite)를 만들어 copper foil과 기판의 접착력을 평가하였다. Tape casting 방법을 이용하여 sheet 만들고 vacuum lamination으로 PCB(Printed Circuit Board)기판을 제조한 후 포토공정으로 peel strength pattern을 형성하였으며, 본 연구에서는 최적의 aluminum 조건을 찾기 위하여 압력, 온도, copper foil의 표면 상태와 silane 표면 코팅에 따른 aluminum-polymer복합재료의 peel strength의 변화를 확인하였다. 최적의 조건은 silane 표면 코팅 처리를 한 aluminum 분말로 $210^{\circ}C$에서 $9.7kg/cm^2$ 압력으로 matte면의 돌기 크기가 크며, 응집이 잘 되어있는 copper foil을 사용하여 13.89N의 우수한 peel strength를 구현 할 수 있었다.

  • PDF

Effect of Silane Coupling Treatment on Dielectric Properties of Strontium Titanate/Organic Composite ($SrTiO_3$/유기물 복합재료의 유전특성에 실란 커플링 처리의 효과)

  • Kim, Jun-Young;Kim, Sang-Hyun;Yoo, Myong-Jae;Lee, Woo-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.11a
    • /
    • pp.219-220
    • /
    • 2007
  • 실란 커플링제 종류에 따른 $SrTiO_3$/유기물 복합재료의 유전특성에 미치는 영향을 조사하여 비교하였다. 실란 커플링제는 amino계, epoxy계, methacryloxy계, acryloxy계, vinyl계를 사용하였으며, tape casting 방법으로 제작한 복합체 필름을 vacuum lamination 공정을 통하여 기판을 만들어 유전특성을 측정하였다. 실란 괴플링제의 종류에 따라 유전특성은 상이한 결과를 나타냈으며, acryloxy계를 제외한 다른 커플링제를 처리한 복합재료는 유전상수와 유전손실이 감소하는 경향을 확인할 수 있었다. Acryloxy계 커플링제를 처리한 복합재료는 커플링제가 처리되지 않은 복합재료와 비교하여 유전상수가 6%정도 증가하였며, 유전손실은 25%정도 감소하였다.

  • PDF

Study on the Compositions of Photosensitive Ag Paste for Patterning Embedded Fine-Line Inductor in LTCC (LTCC 내장형 미세 라인 인덕터 구현을 위한 감광성 Ag Paste 조성에 관한 연구)

  • Lee, Sang-Myoung;Park, Seong-Dae;Yoo, Myong-Jae;Lee, Woo-Sung;Kang, Nam-Kee;Nahm, Sahn
    • Journal of the Korean Ceramic Society
    • /
    • v.44 no.3 s.298
    • /
    • pp.157-161
    • /
    • 2007
  • Line width under $100\;{\mu}m$ with good resolution is difficult to achieve using conventional thick-film process utilizing screen printing method. However combined with lithography technology finer line and space for miniaturization and highly integrated package is achievable. In this study, photosensitive Ag paste of optimum formulation used for thick film lithography technology was fabricated by various Ag powder, glass powder and additives. As the result, line width of $30\;{\mu}m$ with good definition and reduced mismatch during co-firing with LTCC substrate was acquired. Formulated Ag paste was used to pattern embedded fine line inductor with over 90% yield.

The Fabrication and Characterization of Diplexer Substrate with buried 1005 Passive Component Chip in PCB (PCB내 1005 수동소자 내장을 이용한 Diplexer 구현 및 특성 평가)

  • Park, Se-Hoon;Youn, Je-Hyun;Yoo, Chan-Sei;Kim, Pil-Sang;Kang, Nam-Kee;Park, Jong-Chul;Lee, Woo-Sung
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.14 no.2 s.43
    • /
    • pp.41-47
    • /
    • 2007
  • Today lots of investigations on Embedded Passive Technology using materials and chip components have been carried out. We fabricated diplexers with 1005 sized-passives, which were made by burying chips in PCB substrate and surface mounting chip on PCB. 6 passive chips (inductors and capacitors) were used for the frequency divisions of $880\;MHz{\sim}960\;MHz(GSM)$ and $1.71\;GHz{\sim}1.88\;GHz(DCS)$. Two types of diplxer were characterized with Network analyzer. The chip buried diplexer showed extra 5db loss and a little deviation of 0.6GHz at aimed frequency areas, whereas the chip mounted diplexer showed man. 0.86dB loss within GSM field and max. 0.68dB within DCS field respectively. But few degradations were observed after $260^{\circ}C$ for 80min baking and $280^{\circ}C$ for 10sec solder floating.

  • PDF

The evaluation of high frequency performance with polymer material for semi-additive and subtractive method (인쇄회로기판에서 도금 및 에칭공정에 따른 전극의 형태가 특성에 미치는 영향)

  • Jung, Yeon-Kyung;Kim, Seung-Taek;Park, Sae-Hoon;Youn, Je-Hyun;Yoo, Chan-Sei;Lee, Woo-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2008.06a
    • /
    • pp.338-339
    • /
    • 2008
  • 현재 PCB (Printed circuit board) 산업은 디스플레이, 모바일 시장의 수요 증가로 인해 활성화 되면서 다앙한 분야로 확대 되어가고 있다. 전자기기의 직접화, 고속파, 사용 주파수 영역의 증가로 인해 수십 GHz 영역에서도 활용이 가능한 소재 및 기판의 필요성이 대두되어 지고 있어 이에 대응할 수 있는 소재 개발도 다양해지고 있다. 본 논문에서는 GHz 영역에서 인쇄회로기판의 회로형태가 특성에 미치는 영향에 대해 연구하였다. 이를위해 패턴도금법과 에칭법으로 회로를 형성하였다. 패턴도금법으로 형성된 시편은 무전해 구리도금 공정을 거친 후 감광성 필름을 이용하여 전해 도금방법을 패턴을 형성하여 회로를 구현하였고, 에칭 패턴 시편은 FR4를 이용하여 동박접합과 도금 공정 후 마스크 패턴을 사용하여 노광, 현상, 에칭 공정을 거쳐 회로를 구성하였다. GHz영역에서 Transmission Line 특성을 분석하였으며 구리 패턴과 절연체사이의 계면형태가 특성에 영향을 주는 것을 확인할 수 있었다.

  • PDF

$SrTiO_3$/유기물 복합재료 기반의 내장형 수동소자 구현

  • Lee, Gwang-Hoon;Yoo, Chan-Sei;Yoo, Myong-Jae;Park, Se-Hoon;Kim, Dong-Su;Lee, Woo-Sung;Yook, Jong-Gwan
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2008.06a
    • /
    • pp.38-38
    • /
    • 2008
  • 무선 통신에 사용되는 기판에서 passive device는 대부분 기판 위에 개별적으로 표면 실장 되고 있으며 전체 기판면적에 80% 정도를 차지하고 있다. 따라서 기판의 소형화, 경량화를 위하여 많은 면적을 차지하는 수동소자들을 다층인쇄회로기판(multi-layer circuit board)에 내장하는 내장형 수동소자(embedded passive device) 기술이 연구되고 있다. 본 연구원에서 개발한 복합재료는 무기물 충전제 $SrTiO_3$를 사용하였으며, 열가소성 수지로는 cyclo-olefin-polymer계열의 수지를 바탕으로 제작 하였고, 유전율7~7.5이고 유전손실은 0.0045이다. 또한 $SrTiO_3$/유기물 복합재료는 공정온도가 낮고 경제적인 유기물에 높은 유전상수를 갖는 무기물이 분산되어 있는 형태이며, 우수한 유전 특성, 화학적 안정성, 저온 제조공정, 제조단가의 감소, 패키징 크기의 감소 등의 장점을 갖는다. 개발된 재료를 기반으로 Multi-layer 구조를 이용한 다양한 용량대의 capacitor를 구현 하였으며, spiral inductor 와 내장형 spiral inductor를 구현하여 다양한 용량대의 inductor를 구현 하였다. 그리고 각각의 구조에 따른 inductance와 Q factor를 분석 하였으며, Q factor가 100이상인 high Q inductor도 구현하였다. 이렇게 구현된 내장형 수동소자는 기판의 크기의 감소와 제조 단가의 절감, 최소 크기의 기판을 구현하는데 응용이 가능 할 것으로 예상 된다.

  • PDF

Implementation of V-Band Filter using MCM-D Technology (MCM-D 기판 공정 기술을 이용한 V-Band Filter 구현)

  • Yoo, Chan-Sei;Song, Sang-Sub;Park, Jong-Chul;Seo, Kwang-Seok
    • Proceedings of the IEEK Conference
    • /
    • 2006.06a
    • /
    • pp.169-170
    • /
    • 2006
  • A band pass filter for the V-band application with unique circuit and structure was designed and implemented using 2-metals, 3-BCB layers. In the mean while the effective electrical conductivity of metal layer was extracted and its value was $4{\times}10^7S/m$. The insertion loss of band pass filter at 60 GHz was 3.0 dB and group delay was below 0.1 ns.

  • PDF

Analysis of Via Loss Characteristic in Embedded DPDT Switch Using SoP-L Fabrication (SoP-L 공정을 이용한 DPDT 스위치를 임베딩 할 경우 스위치 특성에 영향을 주는 Via의 loss 분석)

  • Mun, Jong-Won;Gwon, Eun-Jin;Ryu, Jong-In;Park, Se-Hoon;Kim, Jun-Chul
    • Proceedings of the IEEK Conference
    • /
    • 2008.06a
    • /
    • pp.557-558
    • /
    • 2008
  • This paper presents the effects of via losses to be connected with an embedded DPDT(Double Pole Double Thru) in a substrate. The substrate consists of two ABF(Ajinomoto Bonding Film) and a Epoxy core. In order to verify and test effects of via, via chains in a substrate using SoP-L process are proposed and measured. Via loss can be calculated as averaging the total via holes. The exact loss of a DPDT switch embedded in substrate are extracted by using the results of via chain and measured data from embedded DPDT. The calculated one via insertion loss is about 0.0005 dB on basis of measured via chains. This result confirms very low loss in via. So the inserti on loss of the embedded switch is confirmed only switch loss as loss is 0.4 dB.

  • PDF

Implementation of Small Size Dual Band PAM using LTCC Substrates (LTCC를 이용한 Small Size Dual Band PAM의 구현)

  • Shin, Yong-Kil;Chung, Hyun-Chul;Lee, Joon-Geun;Kim, Dong-Su;Yoo, Jo-Shua;Yoo, Myong-Jae;Park, Seong-Dae;Lee, Woo-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2005.07a
    • /
    • pp.357-358
    • /
    • 2005
  • Compact power amplifier modules (PAM) for WCDMA/KPCS and GSM/WCDMA dual-band applications based on multilayer low temperature co-fired ceramic (LTCC) substrates are presented in this paper. The proposed modules are composed of an InGaP/GaAs HBT PAs on top of the LTCC substrates and passive components such as RF chokes and capacitors which are embedded in the substrates. The overall size of the modules is less than 6mm $\times$ 6mm $\times$ 0.8mm. The measured result shows that the PAM delivers a power of 28 dBm with a power added efficiency (PAE) of more than 30 % at KPCS band. The adjacent-channel power ratio (ACPR) at 1.25-MHz and 2.25-MHz offset is -44dBc/30kHz and -60dBc/30kHz, respectively, at 28-dBm output power. Also, the PAM for WCDMA band exhibits an output power of 27 dBm and 32-dB gain at 1.95 GHz with a 3.4-V supply. The adjacent-channel leakage ratio (ACLR) at 5-MHz and 10-MHz offset is -37.5dBc/3.84MHz and -48dBc/3.84MHz, respectively. The measured result of the GSM PAM shows an output power of 33.4 dBm and a power gain of 30.4 dB at 900MHz with a 3.5V supply. The corresponding power added efficiency (PAE) is more than 52.6 %.

  • PDF

A Thermal Model for Electrothermal Simulation of Power Modules

  • Meng, Jinlei;Wen, Xuhui;Zhong, Yulin;Qiu, Zhijie
    • Journal of international Conference on Electrical Machines and Systems
    • /
    • v.2 no.4
    • /
    • pp.441-446
    • /
    • 2013
  • A thermal model of power modules based on the physical dimension and thermal properties is proposed in this paper. The heat path in the power module is considered as a one-dimensional heat transfer in the model. The method of the parameters extraction for the model is given in the paper. With high speed and accuracy, the thermal model is suit for electrothermal simulation. The proposed model is verified by experimental results.