• 제목/요약/키워드: Dual output

검색결과 536건 처리시간 0.032초

Single FET와 Class-F급을 이용한 이중대역 고효율 전력증폭기 설계 (Design of a Dual Band High PAE Power Amplifier using Single FET and Class-F)

  • 김선숙;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제45권1호
    • /
    • pp.110-114
    • /
    • 2008
  • 본 논문에서는 단일 FET를 이용하여 2.14GHz/5.2GHz 이중대역 고효율 Class F 전력증폭기를 설계 구현하였다. 전송선로를 이용하여 초기의 정합값을 적절히 이동시켜 하나의 능동소자로 2.14GHz/5.2GHz의 이중대역에서 동작되는 전력증폭기를 설계하였으며, 2.14GHz에서 32.65dBm의 출력과 11dB의 출력이득 36%의 전력효율을, 5.2GHz에서 7dB의 출력이득의 특성을 보였다. 고조파를 제어 회로를 설계하여 증폭기의 출력단에 추가 하여 Class F로 동작하는 이중대역 전력증폭기를 설계 하였다. 이중대역 Class F 전력증폭기는 2.14GHz에서 9.9dB의 출력이득과 30dBm의 출력, 55%의 전력효율을 가졌으며, 5.2GHz에서 11.7dB의 출력이득을 갖는 특성을 보였다. 고조파 제어 회로를 이용한 이중대역 Class F 전력증폭기가 전력효율을 향상시킴을 보였다.

A Fully Integrated Dual-Band WLP CMOS Power Amplifier for 802.11n WLAN Applications

  • Baek, Seungjun;Ahn, Hyunjin;Ryu, Hyunsik;Nam, Ilku;An, Deokgi;Choi, Doo-Hyouk;Byun, Mun-Sub;Jeong, Minsu;Kim, Bo-Eun;Lee, Ockgoo
    • Journal of electromagnetic engineering and science
    • /
    • 제17권1호
    • /
    • pp.20-28
    • /
    • 2017
  • A fully integrated dual-band CMOS power amplifier (PA) is developed for 802.11n WLAN applications using wafer-level package (WLP) technology. This paper presents a detailed design for the optimal impedance of dual-band PA (2 GHz/5 GHz PA) output transformers with low loss, which is provided by using 2:2 and 2:1 output transformers for the 2 GHz PA and the 5 GHz PA, respectively. In addition, several design issues in the dual-band PA design using WLP technology are addressed, and a design method is proposed. All considerations for the design of dual-band WLP PA are fully reflected in the design procedure. The 2 GHz WLP CMOS PA produces a saturated power of 26.3 dBm with a peak power-added efficiency (PAE) of 32.9%. The 5 GHz WLP CMOS PA produces a saturated power of 24.7 dBm with a PAE of 22.2%. The PA is tested using an 802.11n signal, which satisfies the stringent error vector magnitude (EVM) and mask requirements. It achieved an EVM of -28 dB at an output power of 19.5 dBm with a PAE of 13.1% at 2.45 GHz and an EVM of -28 dB at an output power of 18.1 dBm with a PAE of 8.9% at 5.8 GHz.

교류 입력 전압 변동에 따른 사이리스터 듀얼 컨버터의 출력 특성 개선을 위한 알고리즘 개발 (Algorithm Development for Improving Output Characteristics of Thyristor Dual Converter with AC Input Voltage Variation)

  • 김성안;한성우;조윤현
    • 전기학회논문지
    • /
    • 제66권9호
    • /
    • pp.1437-1443
    • /
    • 2017
  • Electric energy is consumed or regenerated according to an operation of electric rail cars in urban railway power substations. A thyristor dual converter system is used to deal with the electric energy. Since the AC input voltage of power substations is $22.9kV{\pm}10%$, the magnitude of the AC voltage fluctuates according to load conditions, so the secondary side voltage of the DDY transformer also fluctuates. In the thyristor dual converter, the response characteristics of the DC output voltage and the DC output current are changed based on an initial firing angle in the cross mode conversion between the forward mode and the reverse mode. Therefore, this paper proposes the initial firing angle tracking algorithm considering fluctuation of the AC input voltage. The effectiveness of the proposed algorithm is verified by a simulation compared with the conventional algorithm.

이중 구동 시스템을 위한 압전 밀리엑츄에이터의 제어기 설계 (Controller Design of Piezoelectric Milliactuator for Dual Stage System)

  • Hong, Eo-Jin;Yoon, Joon-Hyun;Park, No-Cheal;Yang, Hyun-Seok;Park, Young-Pil
    • 한국소음진동공학회:학술대회논문집
    • /
    • 한국소음진동공학회 2001년도 추계학술대회논문집 I
    • /
    • pp.46-51
    • /
    • 2001
  • To reach high areal density, less track pitch is expected and more servo bandwidth is required. One approach to overcoming the problem is by using dual stage servo system. In this system, a voice coil motor (VCM) is used as the primary stage while a milliactuator is used as the secondary stage. We have suggested new milliactuator based on the shear mode of piezoelectric elements to drive the head suspension assembly. In this paper, we introduce controller design method, PQ method. PQ method reduces the controller design problem for DISO(dual-input/single-output) systems to two standard controller design problems for SISO(single-input/single-output) problems. The first part of PQ method directly address the issue of actuator output contribution, and the second part allows the use of traditional loop shaping to achieve the overall system performance. This paper shows how to employ the PQ method to meet aggressive close-loop performance specifications for a disk drive system with a VCM and piezoelectric milliactuator.

  • PDF

버스트 트래픽 환경에서의 이중 평면 패킷 스위치의 성능 분석 (Performance Analysis of Dual-Plane Nonblocking Switches under Burst Traffic)

  • 이현태;손장우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 1999년도 춘계종합학술대회
    • /
    • pp.142-145
    • /
    • 1999
  • 본 논문에서는 이중 평면 패킷 스위치 구조를 가지는 이중 입력 /이중 스위칭 평면 구조(DQDP) 평면 선택 능력을 가진 DQDP(DQDP-PS) 구조, 출력 그룹 큐잉 능력을 가진 DQDP(DQDP-OGQ) 구조에 대한 지연 성능 분석을 연구하였다. 성능 분석을 통하여 랜덤 트래픽하에서는 거의 동일한 성능을 보이지만 버스트 트래픽 환경에서는 DQDP-PS와 DQDP-OGO 스위치만이 이상적인 출력 버퍼 패킷 스위치의 성능에 가까운 지연 특성을 얻을 수 있었다.

  • PDF

Zero-Voltage Switching Dual Inductor-fed DC-DC Converter Integrated with Parallel Boost Converter

  • Seong, Hyun-Wook;Park, Ki-Bum;Moon, Gun-Woo;Youn, Myung-Joong
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2008년도 하계학술대회 논문집
    • /
    • pp.523-525
    • /
    • 2008
  • Novel zero-voltage switching(ZVS) dual inductor-fed DC-DC converter integrating a conventional dual inductor-fed boost converter(DIFBC) and a parallel bidirectional boost converter has been proposed. Most of current-fed type boost topologies including dual inductor schemes have crucial defects such as a high voltage spike on the main switch when it comes to turning off, an unattainable soft start-up due to the limited range of duty ratio, above 50%, and considerable switching losses due to the hard switching. By adding two auxiliary switches and an output capacitor on the conventional DIFBC, the proposed circuit can solve mentioned problems and improve the efficiency with simple methods. The operational principle and theoretical analysis of the proposed converter have been included. Experimental results based on a 42V input, 400V/1A output and 50kHz prototype are shown to verify the proposed scheme.

  • PDF

IMT-2000 단말기용 Dual PLL 설계 및 제작 (Design and Fabrication of Dual PLL for IMT-2000 Cellular Phone)

  • 이원희;박인식;황치전;이규복;박규호;박종철
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.155-158
    • /
    • 1999
  • This paper describe the design and measurements of dual PLL for IMT-2000 cellular phone. As a result, dual PLL was well-operated in the RF frequency ranges of 2300 ~ 2360 MHz and If frequency of 380 MHz. The output power of -4.28 ㏈m, phase noise of -107.66㏈c/Hz at 100KHz frequency offset, lock time of 675.6$mutextrm{s}$ were obtained at 2330MHz. The output power of -4.78 ㏈m, phase noise of -115.28㏈c/Hz were also obtained at 380MHz.

  • PDF

소스 피드백을 이용한 무선랜용 이중대역 저잡음 증폭기 설계 (Design of Dual Band LNA for Wireless LAN Using Source Feedback)

  • 전현진;최금성;구경헌
    • 대한전자공학회논문지TC
    • /
    • 제44권7호통권361호
    • /
    • pp.23-28
    • /
    • 2007
  • 본 논문에서는 무선 랜용 이중대역 GaAs FET 저잡음 증폭기를 설계하기 위하여 인덕턴스 소스 피드백을 이용하고 입력 단에는 이중대역 LC 공진회로를 이용하였으며, 출력단에는 Cheyshev 필터의 임피던스 변환 회로를 이용하였다. 이중대역 증폭기의 입출력정합회로 설계에 필요한 기법 및 수식들을 유도하였으며 설계된 증폭기를 제작하여 측정한 결과 시뮬레이션 결과와 유사한 측정치를 얻을 수 있었다.

듀얼벅 인버터의 무효전력 보상 시 전류 왜곡 저감 (Alleviate Current Distortion of Dual-buck Inverter During Reactive Power Support)

  • 한상훈;조영훈
    • 전력전자학회논문지
    • /
    • 제27권2호
    • /
    • pp.134-141
    • /
    • 2022
  • This study presents a method for reducing current distortion that occurs when a dual-buck inverter generates reactive power. Dual-buck inverters, which are only capable of unity power factor operation, can generate reactive power capabilities by modifying a modulation technique. However, under non-unity power factor conditions, current distortion occurs at zero-crossing points of grid voltage and output current. This distortion is caused by parasitic capacitors, dead-time, and discontinuous conduction mode operation. This study proposes a modified modulation method to alleviate the current distortion at zero-crossing point of the grid voltage. A repetitive controller is applied to reduce this distortion of the output current. A 1 kVA prototype is built and tested. Simulation and experimental results demonstrate the effectiveness of the proposed method.

PFM/PWM 듀얼 모드 피드백 기반 LED BLU 구동용 LLC 공진 변환 제어 IC 설계 (A Design of PFM/PWM Dual Mode Feedback Based LLC Resonant Converter Controller IC for LED BLU)

  • 유창재;김홍진;박영준;이강윤
    • 전기전자학회논문지
    • /
    • 제17권3호
    • /
    • pp.267-274
    • /
    • 2013
  • 본 논문은 Pulse Frequency Modulation(PFM)/Pulse Width Modulation(PWM) 듀얼 모드 피드백 기반 LED 백라이트 유닛 구동용 LLC 공진 변환 제어 IC 설계에 대한 내용을 제시한다. 공진형 변환기에서 하나의 변압기를 사용하면서, 두 가지 출력 전압을 생성할 수 있는 구조를 제안하였으며, Master 출력은 PFM 방식으로 Slave 출력은 PWM 방식으로 제어하도록 설계 하였다. 2차 측 Master 출력을 제어하기 위해서 파워 스위치 제어 신호의 주파수를 조절하는 PFM 피드백과 2차 측 Slave 출력을 제어하기 위해서 파워 스위치 제어 신호의 펄스 폭을 조절하는 PWM 피드백 회로를 설계하였다. 설계된 IC는 $0.35{\mu}m$ 2 Poly 3 Metal BCD(Bipolar-CMOS-DMOS) 공정을 이용하여 레이아웃 되었으며, 면적은 $2.3mm{\times}2.2mm$ 이다. 또한, 설계한 칩은 5 V 공급 전압으로부터 26 mA의 전류를 소모하였다.