• 제목/요약/키워드: Dual Input

검색결과 494건 처리시간 0.027초

소형 이중 원형편파 패치안테나에 관한 연구 (A Study on Dual Circular Polarized Patch Antenna with Compact Size)

  • 윤기호
    • 한국정보통신학회논문지
    • /
    • 제14권7호
    • /
    • pp.1537-1543
    • /
    • 2010
  • 본 논문에서는 이중편파들을 수신할 수 있는 소형 마이크로 스트립안테나를 제안하였다. 우선원형편파와 좌선 원형편파를 동시에 수신할 수 있어 편파 다이버시티 환경을 제공한다. 패치 내부에 정사각형 모양의 빈 공간을 두어 소형화를 구현하였다. 그리고 패치를 회전시켜 다이아몬드 형태를 만들고 급전선 주위에 슬롯을 두어 임피던스 정합이 용이하게 하였다. 제안된 안테나는 GPS(global positioning system)에 적용되어 설계되었으며 시뮬레이션을 통해 이론의 타당성을 입증하였다. 제작된 안테나를 측정한 결과 우선원형편파 신호를 수신하는 경우에, 정재파비 2:1 특성을 나타내는 83MHz 대역폭, 약 58MHz 의 3dB 축비대역폭, 90도의 3dB 빔폭 과 0dBi의 이득을 나타낸다. 또한 좌선원형편파를 수신하는 경우에도 유사한 특성을 보여준다.

MISO 브로드캐스트 채널에서의 블라인드 간섭 정렬 기법 기반 이중 전송 기법 설계 (Dual-mode Transmission Strategy for Blind Interference Alignment Scheme in MISO Broadcast Channels)

  • 양민호;장진영;김동구
    • 한국통신학회논문지
    • /
    • 제38A권12호
    • /
    • pp.1102-1109
    • /
    • 2013
  • 블라인드 간섭 정렬 (Blind Interference Alignment: BIA) 기법은 기지국과 사용자 간의 채널 상태 정보(Channel State Information: CSI)가 부재한 상황에서도 최대의 다중화 (Degrees of Freedom: DoF) 이득을 얻을 수 있는 전송 방식이다. 하지만 BIA 기법은 다중화 이득의 극대화를 통해 높은 신호 대 잡음비 영역에서는 좋은 합 전송률 성능을 나타내는 반면, 신호 대 잡음비가 낮은 영역에서는 성능이 크게 열화되는 단점이 있다. 본 논문에서는 BIA 기법이 갖는 단점을 극복하기 위하여, BIA 기법과 수신 모드 선택 기법 기반의 단일 사용자 SISO 전송 기법을 신호 대 잡음비에 따라 적응적으로 사용하는 이중 전송 기법을 제안한다. 먼저, 각 전송 기법의 평균 합 전송률의 닫힌 형태를 유도하며, 이를 기반으로 신호 대 잡음비에 따라 각 사용자의 전송 기법을 선택하는 저 복잡도 알고리즘을 제안한다.

능·수동 듀얼(Dual) 모드 GPS 안테나를 위한 0.13㎛ CMOS 고주파 프론트-엔드(RF Front-end) (A 0.13 ㎛ CMOS Dual Mode RF Front-end for Active and Passive Antenna)

  • 정춘식;이승민;김영진
    • 한국항행학회논문지
    • /
    • 제13권1호
    • /
    • pp.48-53
    • /
    • 2009
  • 본 논문은 1P8M CMOS $0.13{\mu}m$ 공정을 이용하여 GPS응용에 적합한 프론트-엔드(front-end)를 구현하였다. 저잡음 증폭기(LNA)는 능동 안테나와 수동 안테나를 지원하기 위해 높은 전압이득과 낮은 잡음지수(Noise Figure)의 LNA1모드와 낮은 이득과 높은 입력 3차 교차점(IIP3: 3rd Input Intercept Point)의 LNA2모드로 동작한다. 두 LNA의 측정된 성능은 1.2 V의 공급전압에서 각각 3.2/2 mA의 전류를 이용하여 16.4/13.8 dB 이득과, 1.4/1.68 dB NF, 그리고 -8/-4.4 dBm의 IIP3값을 갖는다. 쿼드 하향주파수 혼합기(quadrature downconversion 혼합기)는 트랜스임피던스 증폭기(transimpedance amplifier)와 가변저항을 이용하여 27.5 dB에서 41 dB의 변환이득을 갖는다. 프론트-엔드는 LNA1모드 동작 시 6.6 mW의 전력을 소모하여 39.8 dB의 변환이득, 2.2 dB의 잡음지수와 -33.4 dBm의 IIP3의 성능을 갖는다.

  • PDF

NTGST 병렬화를 이용한 고해상도 BLU 검사의 고속화 (NTGST-Based Parallel Computer Vision Inspection for High Resolution BLU)

  • 김복만;서경석;최흥문
    • 대한전자공학회논문지SP
    • /
    • 제41권6호
    • /
    • pp.19-24
    • /
    • 2004
  • 본 논문에서는 LCD (liquid crystal display) 생산라인에서 컴퓨터 비전에 의한 BLU (back light unit)의 고해상도 정밀검사를 원활하게 하기 위해 SIMD (single instruction stream and multiple data stream)형 병렬 구조의 다중 프로세서를 이용하여 계산 집약적인 NTGST (noise-tolerant generalized symmetry transform) 검사 알고리즘을 병렬구현 하였다. 먼저 알고리즘 자체의 속도향상을 위해 C 코드의 최적화를 거친 후, 순차형 프로그램을 N개의 데이터를 동시에 처리하는 SIMD형 언어로 변환하고, 검사영상 데이터를 SIMD형 다중프로세서에서 P개의 각 쓰레드에 분할 할당함으로써 O(NP)의 속도향상이 가능하도록 하였다. Dual Pentium Ⅲ 프로세서를 사용하여 실험한 결과, 제안한 병렬시스템은 기존보다 Sp=8 배 이상 고속 처리가 가능하여, 다양한 크기의 BLU에 대한 고해상도 정밀검사장비에도 신축적으로 확장적용 가능함을 확인하였다.

전송선 감소를 위한 듀얼레벨 저전압 차동신호 전송(DLVDS) 기법 (Dual-Level LVDS Technique for Reducing the Data Transmission Lines)

  • 김두한;양성현;조경록
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문은 LCD driver IC의 전송선 수를 줄이기 위한 이중 저전압 차동신호 전송(DLVDS) 회로를 제안한다. 제안된 회로에서는 2-비트 원시 데이터를 하나의 송신기에서 입력 받고, 2-비트 데이터를 듀얼레벨을 갖는 차동신호로 전송한다. 따라서 기존의 저전압 차동신호 전송기법(LVDS)의 특징을 유지하면서 2-비트 원시 데이터를 2개의 전송선을 통하여 전송할 수 있다. 수신기에서는 디코드 회로를 통해 원래의 2-비트 원시 입력 데이터를 복원할 수 있다. 제안된 회로는 $0.25\mu m$ CMOS 공정으로 설계하여, 1-Gbps/2-line의 전송률을 갖고, 2.5V의 전원에서 35-mW의 전력소모를 나타냈다.

이중편파 다이버시티 특성을 갖는 사각 링 구조의 능동형 패치 안테나에 관한 연구 (A Study on Rectangular-Ring Patch Active Antenna with Dual Polarization Diversity)

  • 윤기호
    • 전기전자학회논문지
    • /
    • 제13권3호
    • /
    • pp.72-79
    • /
    • 2009
  • 본 논문에서는 이중 원형 편파 특성을 갖는 소형 마이크로스트립 능동 안테나에 대해 기술하였다. 제안된 안테나는 좌수원형편파와 우수원형편파를 선택하여 수신할 수 있는 다이버시티 기능을 갖는다. 방사체용 마이크로 스트립 패치의 내부에 정사각형 빈 공간을 두어 소형화를 시켰으며 급전선로 주변에 슬롯을 위치시켜 임피던스 정합이 용이하게 하였다. 정사각형 빈 공간에는 스위치와 증폭기 회로들이 설계되었으며 이를 통해 편파 모드 선택과 안테나 이득을 증가시켰다. 제안된 안테나는 GPS 에 적용하였으며 임피던스 대역폭을 만족한다. 제작된 안테나는 우수원형편파 동작 시, 3dB 축비 대역폭은 약 50MHz, 3dB 빔 각도는 90도, 13dBi 의 안테나 이득이 측정되었다. 또한 좌수원형편파 동작 시, 3dB 축비 대역폭은 약 50MHz, 3dB 빔 각도는 84도, 약 12dBi 의 안테나 이득이 측정되었다.

  • PDF

제한된 피드백 정보를 이용하는 이중 공간 다중화 시스템의 Preceding 기법 (Preceding Scheme for Dual Spatial Multiplexing Systems with Limited Feedback)

  • 이명원;문철;육종관
    • 한국전자파학회논문지
    • /
    • 제17권12호
    • /
    • pp.1224-1230
    • /
    • 2006
  • 본 논문에서는 제한된 피드백 정보를 사용하는 공간 다중화 시스템을 위한 preceding 기법을 제안하였다. 제안하는 precoding 기법은 unitary 행렬로 구성된 precoder 코드북내에서 preceding 행렬의 선택 정보를 송신단에 전달하는 장구간 피드백과 선택된 unitary 행렬의 열 벡터 중 전송체 사용될 열 벡터 정보를 송신단에 전달하는 단구간 피드백을 이용한다. 또한, zero-forcing 수신기를 사용하는 $2{\times}2$ MIMO 시스템에 대해 평균 throughput을 최대화하는 precoder 코드북을 디자인하였다. 모의 실험 결과에 따르면 제안된 기법은 몇 비트의 장구간 피드백 정보를 추가함으로써 평균 SNR이 20 dB인 환경에서 멀티모드 안테나 선택 기술이나 멀티모드 기저 선택 기술에 비해 throughput 성능이 각각 11.2 %, 5.1 % 증가한다.

두 개의 빔 형성 안테나를 위한 Hadamard 행렬 급전 장치 (A Hadamard Matrix Feed Network for a Dual-Beam Forming Array Antenna)

  • 김재희;조규영;박위상
    • 한국전자파학회논문지
    • /
    • 제19권8호
    • /
    • pp.927-932
    • /
    • 2008
  • 본 논문에서는 두 개의 빔 형성을 위한 $4{\times}1$ 배열 안테나에 급전할 수 있는 새로운 $4{\times}4$ Hadamard 행렬 급전 장치를 제안한다. 만약 배열 안테나의 각 안테나를 Hadamard 행렬의 각 행으로 급전을 하면 두 개의 빔을 형성하게 된다. 두 빔 사이의 각도는 행렬의 적절한 행을 선택함으로써 조절할 수 있다. Hadamard 행렬의 급전 구조는 네 개의 $90^{\circ}$ 하이브리드, 한 개의 크로스오버, 네 개의 $90^{\circ}$ 위상 변위기가 사용된다. 마이크로스트립 표면에 Hadamard 행렬을 포함한 배열 안테나를 제작하였으며, 측정된 안테나의 주 빔 방향은 입력 포트의 선택에 따라 각각 $0^{\circ}$, ${\pm}15^{\circ}$, ${\pm}33^{\circ}$, ${\pm}45^{\circ}$가 되었다.

오프셋 전압을 이용한 CMOS 연산증폭기의 테스팅 (Testing of CMOS Operational Amplifier Using Offset Voltage)

  • 송근호;김강철;한석붕
    • 대한전자공학회논문지SD
    • /
    • 제38권1호
    • /
    • pp.44-54
    • /
    • 2001
  • 본 논문에서는 아날로그 회로에 존재하는 강고장(hard fault)과 약고장(soft fault)을 검출하기 위한 새로운 테스트 방식을 제안한다. 제안한 테스트 방식은 연산 증폭기의 특성중 하나인 오프셋 전압(offset voltage)을 이용한다. 테스트 시, 테스트 대상 회로(CUT: Circuit Under Test)는 귀환 루프를 가지는 단일 이득 연산 증폭기로 변환된다. 연산 증폭기의 입력이 접지되었을 때, 정상 회로는 작은 오프셋 전압을 가지지만 고장이 존재하는 회로는 큰 오프셋 전압을 가진다. 따라서 오프셋 전압의 허용 오차를 벗어나는 연산증폭기 내에 존재하는 고장들을 검출할 수 있다. 제안한 테스트 방식은 테스트 패턴 없이 단지 입력을 접지시키면 되므로 테스트 패턴을 생성하는 문제를 제거시킬 수 있어 테스트 시간과 비용이 감소한다. HSPICE 모의 실험을 통하여 본 논문에서 제안하는 방식을 단일 연산증폭기와 듀얼 슬롭(dual slope) A/D 변환기에 적용한 결과 높은 고장 검출율(fault coverage)을 얻었다.

  • PDF

Dual-Coupled Inductor High Gain DC/DC Converter with Ripple Absorption Circuit

  • Yang, Jie;Yu, Dongsheng;Alkahtani, Mohammed;Yuan, Ligen;Zhou, Zhi;Zhu, Hong;Chiemeka, Maxwell
    • Journal of Power Electronics
    • /
    • 제19권6호
    • /
    • pp.1366-1379
    • /
    • 2019
  • High-gain DC/DC converters have become one of the key technologies for the grid-connected operation of new energy power generation, and its research provides a significant impetus for the rapid development of new energy power generation. Inspired by the transformer effect and the ripple-suppressed ability of a coupled inductor, a double-coupled inductor high gain DC/DC converter with a ripple absorption circuit is proposed in this paper. By integrating the diode-capacitor voltage multiplying unit into the quadratic Boost converter and assembling the independent inductor into the magnetic core of structure coupled inductors, the adjustable range of the voltage gain can be effectively extended and the limit on duty ratio can be avoided. In addition, the volume of the magnetic element can be reduced. Very small ripples of input current can be obtained by the ripple absorption circuit, which is composed of an auxiliary inductor and a capacitor. The leakage inductance loss can be recovered to the load in a switching period, and the switching-off voltage spikes caused by leakage inductance can be suppressed by absorption in the diode-capacitor voltage multiplying unit. On the basis of the theoretical analysis, the feasibility of the proposed converter is verified by test results obtained by simulations and an experimental prototype.