• 제목/요약/키워드: Direct Sequence Spread Spectrum Communication(DS/SS)

검색결과 23건 처리시간 0.02초

주파수 복수통신을 위한 협대역 간섭신호제거 (Narrow Band Interference Rejection for Spectrum Overlay Communications)

  • 김제우;김희동;조동호
    • 정보와 통신
    • /
    • 제13권11호
    • /
    • pp.181-191
    • /
    • 1996
  • 본 논문에서는 direct sequence spread spectrum(DS/SS) 통신 시스템과 협대역통신시스템이 동일 주파수 대역에서 공존하는 주파수복수통신시스템에 있어서의 협대역신호 제거에 대해 논한다. DS/SS 시스템과 협대역통신시스템의 주파수복수통신시스템에서 DS/SS신호의 스펙트럼 밀도는 낮기 때문에 협대역시스템의 통신에 큰 영향을 주지 않지만, 협대역신호의 DS/SS시스템에의 영향은 크기 때문에 원활한 복수통신을 위해서는 DS/SS 시스템에 미치는 협대역신호를 반드시 제거해야한다. DS/SS 방식에 있어서 협대역간섭신호 제거 기법은 크게 시간영역과 변환영역에서의 처리 기법으로 분류될 수 있다. 본 논문에서는 예측필터를 이용한 시간영역 처리 기법은 Fourier 변환을 이용한 변환영역 처리 기법, 그리고 소자의 특성을 이용한 협대역 간섭신호를 제거하는 방법에 대해 논의하고, 각 방법의 특성을 비교한다. 나아가, gyrator를 이용하여 ASIC화가 용이한 tunable notch 필터의 구조를 제안한다.

  • PDF

Direct Sequence Spread Spectrum Transmitter using FPGAs

  • Abhijit S. Pandya;Souza, Ralph-D′;Chae, Gyoo-Yong
    • Journal of information and communication convergence engineering
    • /
    • 제2권2호
    • /
    • pp.76-79
    • /
    • 2004
  • The DS-SS (Direct Sequence Spread Spec1nun) transmitter is part of a low data rate (∼150 kbps - burst rate and 64 bps - average data rate) wireless communication system. It is traditionally implemented using Digital Signal processing chip (DSP). However, with rapid increase in variety of services through cell phones, such as, web access, video transfer, online games etc. demand for higher rate is increasing steadily. Since the chip rate and thereby the sampling rate requirements of the system are fairly high, the transmitter should implemented using Field programmable Gate Arrays FPGAs instead of a DSP. This paper shows the steps taken to get a working prototype of the transmitter unit on a FPGA based platform.

DS-SS방식을 이용한 유성 버스트 통신의 도통율 개선 (Improvement of duty rate on Meteor Burst Communication using DS-SS system)

  • 권혁숭
    • 한국통신학회논문지
    • /
    • 제28권9A호
    • /
    • pp.669-677
    • /
    • 2003
  • MBC(meteor burst communications)는 그 전송로의 많은 장점에도 불구하고 도통율이 수%이하로 낮다는 큰 결점이 있다. 이를 위해 큰 경제적 부담 없이 전송 채널의 도통율을 개선하는 방법으로서 참조부호 방식을 이용한 DS(direct sequence)-SS(spread spectrum)방식을 적용하였다. 이 방식은 동기신호의 포착이나 유지에 소요되는 시스템을 생략할 수가 있어서, MBC가 가지는 경제성을 만족하면서 전송채널의 도통율을 개선할 수가 있다. 이 방법으로 개선되는 효과는 수신신호가 약한 환경에서 보다 더 큰 것으로 나타나는데 시뮬레이션에 의하면 평균 버스트 길이가 50ms 인 환경에서는 처리이득이 10dB만 되어도 버스트 길이는 220%를 초과하여 160ms 가 되며 발생빈도는 3.1 배가 증가한다는 것을 알 수가 있었다.

NED를 사용하는 FH-CSS(Frequency Hopped - Chirp Spread Spectrum)의 항 재밍 성능 분석 (AJ Performance of the FH-CSS(Frequency Hopped - Chirp Spread Spectrum) Communication Systems)

  • 김성호;김영재;황석구;조병각;신관호;김남
    • 한국군사과학기술학회지
    • /
    • 제14권1호
    • /
    • pp.69-73
    • /
    • 2011
  • In the defence wireless communications, conventional Anti-Jamming techniques(Frequency Hopping/Spread Spectrum or Direct Sequence/Spread Spectrum) are used to overcome a intentional interfering signals which are single/multitone or partial band jammer etc. DS/SS techniques is very strong on tone jamming signal but not to be on a partial band jammer. So FH/SS AJ performances are expected method of an substitution of DS/SS, however FH/SS could not have good performance on some BMTJ(Band Multi-tone Jammer). So this paper proposes FH-CSS (Frequency Hopped - Chirp Spread Spectrum) to get more robustness against jammers(BMTJ, PBNJ) and analyze the AJ performances.

전력선 채널의 주기적 잡음 적응형 DS/SS 시스템의 구현 방법 (A Realization Method of DS/SS System for A Cyclic Noise Adaptation on Power Line Channels)

  • 정광현;박종연
    • 대한전자공학회논문지TC
    • /
    • 제47권2호
    • /
    • pp.47-55
    • /
    • 2010
  • 전력선 통신은 전력선 채널의 특성이 전력선에 연결된 부하에 의해 변화하는 문제점을 가지고 있다. 이러한 문제점을 극복하기 위한 한 가지 방법으로 대역확산(Spread Spectrum) 방식이 사용되어 왔으며, 그 중 DS/SS (Direct Sequence/Spread Spectrum)은 별다른 Hardware의 추가 없이 구현할 수 있다는 장점을 가지고 있다. DS/SS 시스템에서는 의사잡음(PN code)의 Chip수가 길어질 수 록 에러율이 감소하게 되지만, 저속 전력선 모뎀의 경우 긴 Chip수를 사용할 경우 원하는 데이터 전송 속도를 얻어내기 힘들다. Dual-processing Gain을 가지는 Spread Spectrum 시스템은 전력선 잡음의 주기적 특성을 반영하고자 하였다. 그러나 제안되었던 시스템은 잡음의 형태가 전원전압의 1/4주기를 기준으로 대칭적이라는 가정 하에서 적용되어 실제 여러 형태의 전력선 잡음을 반영하지 못하였다. 따라서 본 논문에서는 여러 잡음의 형태에 따라 PN code의 Chip수가 주기적으로 변경되도록 알고리즘을 구현하여 시스템을 구성 후 시뮬레이션 하였다. 시뮬레이션 시 부하의 잡음을 측정 및 모델링하여 시뮬레이션 하였으며, 구성된 시스템은 여러 전력선 채널의 잡음상황 하에서 실제 데이터 전송 속도를 적게 감소시키면서 에러율은 효과적으로 감소시키는 것을 확인하였다.

효율적인 데이터 전송을 위한 sub-code 멀티코드 하이브리드 DS/FH-SS 시스템 설계 (Design of sub-code Multi-Code Hybrid DS/FH-SS System for the Efficient Data Transmission)

  • 공형윤
    • 정보처리학회논문지C
    • /
    • 제12C권2호
    • /
    • pp.223-228
    • /
    • 2005
  • 현재 디지털 이동통신에서 사용되고 있는 DS(direct sequence)/CDMA 방식은 멀티미디어 통신과 같은 고속 데이터 전송에 적용할 경우 다중경로 페이딩 채널하에서 인접심볼간 간섭 및 다중접속간섭이 심해지는 문제점을 갖고 있다. 이러한 문제들을 보완하기 위해, 본 논문에서는 다원 접속 간섭을 억제하는 멀티코드 시스템에 인접 심볼간 간섭을 줄여주는 하이브리드 DS/FH(frequency hopping) SS(spread-spectrum)기술을 접목하여 멀티코드 하이브리드 DS/FH SS 시스템을 고안하였고, 기존의 멀티펀드 시스템이 가지는 문제점을 해결하고자 sub-code 기술을 이용하여 sub-code멀티코드 하이브리드 DS/FS SS 시스템을 제안하였다. 제안한 시스템의 성능을 분석하고자 다양한 채널 환경 하에서 컴퓨터 시뮬레이션을 실시하였다.

영상처리와 DS-SS통신 방식을 이용한 Automatic Car Parking System 구현 (Implementation of Automatic Car Parking System using vision processing and DS-SS communication system)

  • 김대천;봉병은;임명섭
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.78-80
    • /
    • 2005
  • The pattern recognition of automobile and parking line for the automatic car parking system was processed based on statistical method for reducing the processing time. The command of driving for parking at the vacant parking lot was transmitted from processor to motor driven actuator using direct sequence spread spectrum communication, which enables the multiple transmission in CAN(controller area network). The test-bed which has CCD camera, processor, radio transceiver and FPGA was implemented and demonstrated to be operated well.

  • PDF

다중경로 페이딩 채널하에서 PLL이득에 따른 DS/SS시스템의 성능분석 (Performance Analysis of DS/SS System with PLL Gain in the Multipath Fading Channel)

  • Kang, Chan-Seok;Park, Jin-Soo
    • 대한전자공학회논문지TE
    • /
    • 제37권5호
    • /
    • pp.77-84
    • /
    • 2000
  • 본 논문에서는 광범위한 이동통신채널환경에 적용할 수 있는 나카가미-m 페이딩 채널로 다중경로 페이딩 채널을 모델화하고, 수신신호와 수신기 내의 PLL(Phase Locked Loop)에서 발생된 참조신호와의 위상차를 위상에러로 가정하고 이러한 에러를 보정하기 위해 PLL을 이용한 새로운 RAKE수신기를 제안하였으며, 제안된 수신기로부터, RAKE수신기의 브랜치수 L, MIP(Multipath Intensity Profile)의 지수감소율 δ, PLL의 이득 γ/sub n/에 따른 DS/SS(Direct Sequence/spread Spectrum) 시스템의 성능을 분석하였다. 그 결과, 제안된 RAKE수신기의 L이 증가되고, 5가 감소할수록 시스템의 성능이 개선되었으며 또한 PLL이득이 30㏈가 되었을 때 위상이 일치하게 되어 완전동기된 시스템과 동일한 성능을 나타냈다. 따라서 제안된 RAKE수신기로 위상에러를 보정할 수 있고, 수신기 내의 PLL에서 요구되는 이득의 상한이 30㏈임을 입증하였다.

  • PDF

동기 발진기를 이용한 PN 부호 동기에 관한 연구 (On the PN Code Synchronization Using Synchronous Oscillator)

  • 정명덕;박재홍;박재운
    • 한국컴퓨터정보학회논문지
    • /
    • 제3권4호
    • /
    • pp.35-43
    • /
    • 1998
  • 본 논문은 DS/SS의 동기 복조를 위한 동기발진기의 특성에 대하여 연구하였다. 동기발진기는 외부신호가 인가되지 않을 때에는 고유 주파수를 발진하고. 고조파 및 저조파의 외부 신호가 인가되면 동기발진기는 인가 신호를 추적하여 동조한다 따라서 출력은 광대역의 외부 주파수에 동기 하므로서 주파수 분주와 주파수 증배에 이용 할 수 있으며, 디지탈 통신에 있어서 동기 문제점을 해결 할 수 있는 방안을 제시하였으며, 이와 같은 특성을 이용하여 DS/SS 동기 적용을 위한 실험에서 양호한 동기 특성을 얻을 수 있었다. 본 연구논문은 1998년 부산정보대학의 학술 연구조성비로 이루어졌으며, 지원해주신 부산정보대학에 감사드립니다.

  • PDF